Устройство цикловой синхронизации

 

Союз Советских

Соцмолмстмческмх

Респубамк (61) Дополнительное к авт. свил-ву

2 (51) М. Кл.

Н 04 4 7i08 (22) Заявлено 21.04.77 (21) 2481804/18-08 с присоединением заявки № (23) Приоритет— (43) Опубликовано 15.10.78.Бюллетень №88 (45) 11ата опубликоввиип описания 15М."Ь.

Государственный комнтет

Совета Инннстроа СССР оо делам нзабретеннй н етнрытнй (53) УДК821.Э84, *862 (088,8) 7

И. Ф. Хомич

j (.4 =,/

Пензенский завод - ВТУЗ при заводе ВЭМ филиал Пензевсктиа политехнического института (72) Автор. изобретения (54) УСТРОЙСТВО БИКГ1ОВОЙ СИНХРОНИЗАЦИИ

Изобретение относится к электросвязи и может использоваться в устройствах сии хронизации многоканальных систем передачи двоичной информации с временным уплотнением каналов.

Известно устройство цикловой синхронизации, содержащее прием ни к, накопитель, блок обн аружения потери сии хрон изма и блок определения синхронизма (1).

Однако в известном устройстве недостаточная достоверность выделения синхросигнала.

Цел ь и зоб рете ни я — повы шен ие достоверности выделения синхросигнала.

Для этого в предлагаемое устройство цикловой с и ихрон иза ции введены первы и и второй блоки сравнения, кодопреобразователь, дешифратор и ключ, при этом информационный и сигнальный выходы приемника соответственно через первый и второй блоки сравнения подключены к входам кодопреобразователя, выход которого подключен ко входу накопителя, выход последнего через де ши фра тор подключен соответственно к входам блока обнаружения потери синхронизма и блока определения синхронизма, а через ключ -- к одним входам первого и второго блока сравнения, к другим входам которых подключен выход блока обнаружения потери синхронизма, а к управляющим входам ключа подключены соответственно выходы блока обнаружения потери синхронизма и блока определения синхронизма.

На чертеже изображена структурная электрическая схема предлагаемого устройства.

1о Устройство цикловой синхронизации со-.держит приемник i, накопитель 2, блок 3 обнаружения потери синхронизма и блок 4 определения синхронизма, первый и второй блоки 5 и 6 сравнения, кодопреобразователь

?, дешифратор 8 и ключ 9, при этом инфор-. мационные сигнальные выходы приемника 1 соответственно через первый и второй блоки 5 н 6 подключены к входам кодопреобразователя 7, выход которого подключен к входу накопителя 2, выход последнего через

2о дешифратор 8 подключен соответственно к входам блоков 3 и 4, а через ключ 9 -- к одним входам первого и второго блоков 5 и 6, к другим входам которых подключен выход блока 3, а к управляющим входам ключа 9

628629 ((НИ И!1И Заказ 5813/48 Тираж 805 11олиисиое

Филиал ill ill «Патеит, г. Ужгорода. ул 11роектиая. 4 подключены соответственно выходы блоков3 и 4.

Устройство работает следующим образом.

Принимаемая последовательность, содерmamas единичные синхроимпульсы, следующие через цикл (кадр) передачи информации, поступает в приемник 1, имеющий информационный и сигнальный выходы. По информационному выходу на первый блок 5 сравнения поступают двоичные знаки, а по сигнальному выходу на второй блок 6 сравнения — сигналы о качестве их регистрации в приемнике («О» — ненадежная регистрация; «1» — надежная регистрация). 3а время приема первого кадра эта информация проходит через кодопреобразователь 7 и запоминается в накопителе 2, имеющем объем памяти в два разряда для каждой позиции цикла.

На последующих кадрах в блоках 5 и 6 сравнения вырабатываются сигналы результатов сравнения вновь принятых знаков и сигналов их регистрации с соответствующи„ми знаками и сигналами регистрации, хранящимися в накопителе 2.

Кодопреобраэователь 7 обеспечивает занесение в накопитель 2 результирующего знака и сигнала его регистрации в соответствии со следующим алгоритмом, при совпадении ,знаков и надежной их регистрации фиксируется принятый знак и единичный сигнал регистрации, а при несовпадении знаков и ненадежной регистрации одного из сравниваемых знаков фиксируется надежно принятый знак с нулевым сигналом регистрации, Благодаря этому синхроимпульсы, искаженные помехами в канале связи, могут быть восстановлены в накопителе 2 на последующих циклах анализа, обеспечивая более помехоустойчивую синхронизацию без увеличения времени вхождения в синхронизм.

С другой стороны, возрастает вероятность стирания знаков на информационных позициях накопнгеля, что снижает вероятность ложной си их рои из а ци и.

Таким образом, накопитель 2 с каждым циклом анализа постепенно очищается от информационных знаков до тех пор, пока не будет содержать на информационных поэициях кодовое значение Ol, а на позиции, соответствующей подканалу синхрониэации—

1I. В этом случае блок 4 определения синхронизма, контролирующий заполнение накопителя 2, срабатывает и с помощью ключа 9 коммутирует синхросигнал на выход устройства.

Если в накопителе 2 происходит потеря синхронизации, что соответствует кодовому признаку 01 на всех позициях, то срабатывает блок 3 обнаружения потери синхронизма, который с помощью ключа 9 размыкает цепь обратной связи накопителя 2 на блоки

5 и 6, обеспечивая поиск синхронизма сначала путем записи в накопитель 2 канальных

1а знаков и сигналов их регистрации, в результате повышается достоверность выделения си нхросигналов.

Формула изобретения

Устройство цикловой синхронизации, содержащее приемник, накопитель, блок обнаружения потери синхрониэма и блок определения синхронизма, отличающееся тем, что, с целью повышения достоверности выделения си их росигнала, введены первый и второй блоки сравнения, кодопреобразователь, дешифратор и ключ, при этом информационный и сигнальный выходы приемника соответственно через первый и второй бло30 ки сравнения подключены ко входам кодопреобраэователя, выход которого подкл ючен ко входу накопителя, выход которого через дешифратор подключен соответственно ко входам блока обнаружения потери синхро35 низма и блока определения синхрониэма, а через ключ — к одним входам первого и второго блока сравнения, к другим входам которых подключен выход блока обнаружения потери синхронизма, а к управляющим входам ключа подключены соответственно выхо40 ды блока обнаружения потери синхронизма н блока определения синхронизма.

Источники информации, принятые во внимание при экспертизе:

l. Авторское свидетельство СССР

Х 317705, кл. G 06 F 1/ОО, 1968,

Устройство цикловой синхронизации Устройство цикловой синхронизации 

 

Похожие патенты:

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровой систем передач с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам цикловой синхронизации цифровых систем передачи с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике связи и может быть использовано для приема данных с забойной телеметрической системы, использующей циклически повторяющиеся пакеты цифровых данных

Изобретение относится к системам передачи дискретной информации и может быть использовано для цикловой синхронизации в системах помехоустойчивой защиты информации, в которых применяются корректирующие, в частности каскадные коды

Изобретение относится к передаче дискретной информации и может быть использовано для цикловой синхронизации в системах помехоустойчивой защиты, в которых используются корректирующие, в частности каскадные коды
Наверх