Устройство тактовой синхронизации
ОП ИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (6!) Дополнительное к авт. свид-ву
Союз Советскик
Соцмалмстичесиих
Респу6лик (11) 599371
Я (51) М. К .
Н 04 l 7/08 (22) Заявлено 22.11.76(21)2422129/18-09 с присоединением заявки № (23) Приоритет (43) Опубликовано 25.03.78.Бюллетень №1 (45) Дата опубликования описания 24.02.78
Государственный квинтет
Совета й1нннотров ФССР оо делам иэооретеннй н открытий (53) УДК 621.394. .662 (088.8) (72) Автор изобрет ения
Б. Г. Колесников (71) Заявитель (54) УСТРОИСТВО ТАКТОВОЙ СИНХРОНИЗАЦИИ
Изобретение относится к радиосвязи и может использоваться в системах синхронного фазирования устройств приема и обработки данных телеметрии и телеуправления.
Известно устройство тактовой синхрони- 5 зации, содержащее на информационном входе блок выделении символов принимаемой последовательности импульсов, к другому входу которого и к опорному входу фазового дискриминатора подключен выход блока усреднения 0 через блок деления частоты задающего генератора, и сумматор по модулю два li).
Однако это устройство характеризуется значительным влиянием искажений входного сигнала на сигнал рассогласования фазы и 15 тем самым недостаточной точностью синхронизации.
Цель изобретения — повышение точности синхронизации.
Для этого в устройство тактовой синхро 20 низации содержащее на информационном входе блок выделения символов гринпмаемой последовательности импульсов, к другому входу которого и к опорному входу фазовоFo дискриминатора подключен выход блока . 25 усреднения через блок деления частоты зададаюшего генератора, и сумматор по модулю два, введены дополнительный сумматор по модулю два и два интегратора, при этом выход сумматора по модулю два подключен к информационному входу фазового дискрими« натора через последовательно соединенные первый интегратор и дополнительный су матор по модулю два, другой вход которо го соединен через второй интегратор с информационными входами блока выделения символов принимаемой последовательности импульсов и сумматора по модулю два, другой вход которого соединен с опорным входом фазового дискриминатора, выход которого подключен к входу блока усреднения.
На фиг. 1 приведена структурная элеи трическая схема предложенного устройства; на фиг. 2 — эпюры сигналов, поясняющие работу устройства, Устройство тактовой синхронизации, содержит на информационном входе блок 1 выделения, символов принимаемой последовательности импульсов,к другому входу
599З71 которого и к опорному" входу фазового дискриминатора 2 подключен выход блока усреднения 3 через блок 4 деления частоты задающего генератора, и сумматор 5 по модулю два, введены дополнительный сумматор 6 по модулю два и два интегратора
7 и S. При этом выход сумматора 5 подключен к информационному входу фазового дискриминатора 2 через последовательно соединенные первый интегратор 7 и дополнительный сумматор 6, другой вход которого соединен через второй интегратор
8 с информационными входами блока 1 выделения символов принимаемой последовательности импульсов и сумматора 5, другой вход которого соединен с опорным входом фазового дискриминатора 2, выход которого подключен к входу блока усреднения 3..
Устройство работает следующим обра- 20 эом, Случайная двоичная последовательность с детерминированным тактовым интервалом (см. фнг, 2a) поступает на вход суммата ра 5 по модулю. два, на другой вход ко- И торого подается местире тактовое капебание (в виде меандра) с выхода блока 4 деления частоты задающего генератора (см. фиг. 26). Результат суммирования по модулю два этих сигналов подается на 36 первый интегратор 7, а затем на дополнительный сумматор 6 по модулю два.
И случае взаимного смещения тактовых интервалов входного сигнала и местного тактового колебания на величину сигнал на Эб входе первого интегратора 7 (выходе сумматора 5) искажается дроблениями (см. фиг.
2в) в моменты смены полярности посылок входного сигнала, В силу. попосовых свойств первого интегратора 7 на его выходе форми-Ф) руется сигнал, "очищенный от дроблений (см. фиг. 2 г), который суммируется по модулю два с входным сигналом, задержанным с помощью второго инТегратора 8 на время задержки сигнала в первом нптег Е5 раторе 7. Результатом этого суммирования является сигнал, сходный по структуре с опорным «олебанием (см. фиг, 2д), но только со смещенными на величину г фронтами входнрго сигнала,. Таким образом, 59 временное смешение входного сигнала преоЬразуется во временные смешения сигнала на выходе дополнительного сумматора 6 по модулю два. Этот сигнал подается на вход фазового дискриминатора 2, который в 55 соответствии со знаком и величиной рассо ласования с через блок усреднения 3 управляет фазой местных тактовых импульсов, изменяя коэффициент деления блока Ъ деления частоты задающего генератора. Крома Ю того, местное тактовое колебание исполь= эуется дпя полной регенерации символов
Бнфифмациз B блоке 1
Если посылки входного сигнала будут искажены дроблениюпг и дли"льность их дроблений будет малой по сравнению с длительностью тактового интервала ф о, то эти искажения устраняются первым и вторым интеграторами 7 и 8. В случае более длительных .дроблений посылок сигнала, превышающих фильтруюшие воэможности первого и второго интеграторов 7 и 8, которые должны пропускать символы длительностью г ф, помехи исключаются иэ входного сигнала фазового дискриминатора 2 за счет их взаимного суммирования по модулю два (см. фиг. 2 а, г). 8 случае мультипли,- кативных искажений значительной части входного сигнала, что проявляется в изменении полярности посылок (см. фиг. 2а, к) входной сигнал фазового дискриминатора
2 сохраняет прежней свою полярность и те же самые временные смещения относительно опорного (см. фиг. 2 к).
Таким образом предложенное устройство позволяет значительно ослабить воздействие искажений входного сигнала и тем самым повысить точность синхронизации.
Ф ормула изобретения
Устройство тактовой синхронизации, содержащее на информационном входе блок выделения символов принимаемой последователь ности импульсогг, к другому входу которого и к опорному входу фазового дискриминатора подключен выход блока усреднения через блок деления частоты задающего генератора, и сумматор по модулю два, о т л и ч а ю— ш и и с я тем, что, с цепью повышения тбчнос ти синхронизации Введе ны д оп оп нителы ный сумматор по модулю два и два интегратора, при этом выход сумматора по модулю два подключен к информационному входу фа" эового дискриминатора через последовательно соединенные первый. интегратор и дополнительный сумматор по,модулю два, другой вход которогв соединен через второй интег ратор с .иифбрмационными:Ьходами блока выделения символов принимаемой ..последовательйости импульсов и сумматора по Модулю два, другой вход которого соединен с опорным входом фазового дискриминатора, выход которого подключен к входу блока. усредчения. густо:-яики информацп ;. принятые во внимание при экспертизе:
1. Авторское свидегельство СССР
bb 314319, кя. Н 04 f 77/ 0022, 1971.
599371
Составитель Л. Каграманова
Редактор Т.. Иванова Техред M. Келемеш Корректор А, Власенко
Заказ 1433/44 Тираж 805 П одпнс ное
11НИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушскаи наб., д. 4/5
Филиал ППП:"Патент, г. Ужгород, ул. Проектная, 4


