Устройство для вычисления синусной и косинусной функций
Союз Советских
Социалистических
Республик
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДВТВДЬСТВУ (11) 62О987 (61) Дополнительное к авт. свид-ву
Д (22) Заявлено 17.05,76(21) 2363304/1.8-24 (51) М. Кл с присоединением заявки № (23) Приоритет
Ст 06 Ст 7/22
Гасударственный квинтет
Всветв Инн»отрав GK9 во делам нзобретенн» н открьтнй (43) Опубликовано 25.08.785юллетеиь № 31 (53) УДК 681.333 (088,8) (45) Дата опубликования описания 12,07.78
Б. И. Кинда, В, A. Петраускас и P. 10. Ясиневичус (72) Авторы, изобретения (71) Заявитель
Каунасский политехнический институт им. Антанаса Снечкуса (54) УСТРОЙСТВО ДЛЯ ВЫЧИСЛЕНИЯ СИНУСНОЙ
И КОСИНУСНОЙ ФУHKllNA
Известно частотно-импульсное устрой- щ ство для вычисления значений синусной и косинусной функций, основанное на моделировании функций методом кусочнсь-линейной аппроксимации 1 .
Недостатком известного устройства является низкая точность вычислений и сложная конструкция.
На чертеже показана струхтурная схе ма устройства.
Устройство содержит цифрсь-аналоговые
2S преобразователи 1, 2, блок 3 определеИзобретение относится к вычислительной технике, преимушественно к специализированным гибридным вычислительным машинам, и может быть использовано в ,навигационных информационно-вычислительных.и управляюших системах, а также в системах, где требуется вычисление значений синуса, и косинуса, Известно также устройство для вычисления синусной и косинусной функций, содержашее инвертор, интеграторы и блох определения коэффициента изменения аргумента 2), В этом устройстве получают большие погрешности вычислений.
Целью изобретения является повышение точности вычисления синусной и косинусной функций.
Это достигается тем, что в устройство введены цифро-аналоговые преобразователи, цифровые входы KoTîðûõ подключены к выходу блока определения коэффициента изменения аргумента, первый вход которого через первый интегратор соединен с выходом первого цифро-аналогового преобразователя, второй вход блока определения коэффициента изменения аргумента через второй интегратор подключен к вьм ходу второго цифро-аналогово1 о преобразователя, аналоговый вход первого цифроаналогового преобразователя через инвертор подключен к выходу второго интегра тора, аналоговый вход второго цифроаналогового преобразователя соединен с выходом первого интегратора.
620987
Составитель И. Загорбинина
Техред Я. Давидович. Корректор М. Йемчик
Редактор Н. Козлова
Заказ 4661/46 Тираж 826 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП Патент", г. Ужгород, ул. Проектная, 4
3 ния коэффициента из венеция аргумента, интеграторы 4, 5 и инвертор 6.
На цифровые входы умножакияих цифро-аналоговых преобразователей 1, 2 с блока 3 подают значения аргумента из интервала его изменения, изменяя постоян ную времени интеграторов 4 и 5 и тем
3 самым, частоту генерируемых функций.
Последнюю получают прямо пропорциональной величине аргумента. Вход инвертора
6 подключен к выходу интегратора 5 а
10 его выход подключен к аналоговому входу цифро-аналогового преобразователя 1.
Запуском и остановом интеграторов 4 и
5 управляют с блока 3. Амплитуду генерируемых функций задают в виде началь35 ных усл вий интегратору 5. После остано ва на выходах интеграторов получают значения синусной и косинусной функций, соответственно, которые подают в блок 3 а используют в последуюших вычислениях.2О
Использование предлагаемого устрой;-ся иа вычисления значений синусной и ко сииусной функций по сравнению с известными способами и устройствами обеспечивает возможность вычисления значений функций с бщиьшей точностью.
Формула изобретения
Устройство для вычисления синусной и косииусной функций, содержащее инвер
ЗО тор, интеграторы и блок определения коэ фициента изменения аргумента, о т л и» ч а ю щ е е с я тем, что, с целью повышения точности вычисления, в него введены цифро-аналоговые преобразователи, цифровые входы которых подключены к выходу блока определения коэффициента изменения аргумента, первый вход которого через первый интегратор соединен с вы« ходом первого цифро-аналогового преобразователя, второй вход блока определения коэффициента изменения аргумента через второй интегратор подключен z выходу второго цифра-аналогового преобразователя, аналоговый вход первого цифро-аналогового преобразователя через инвертор подключен к выходу второго интегратора, аналоговый вход второго цифро-аналогового преобразователя соединен с выходом первого интегратора.
Источники информации, принятые во внимание при экспертизе:
1. Авторское свидетельство СССР
¹ 389517, М. Кл . 6 06 Q 7/22, 1972;
2. Корн Г. и Кори Т. Электронные аналоговые и аналого-цифровые вычислитель ные машины, Мир, М., 1967, с. 448,

