Устройство для сопряжения

 

ОПИСАНИЕ

ИЗО6РЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ и1 468 2 43

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву № 389504 (22) Заявлено 30.03.73 (21) 1901722/18-24 с присоединением заявки № (23) Приоритет

Опубликовано 25.04.75, Бюллетень № 15

Дата опубликования описания 07.08.75 (51) М. Кл. G 06т 13/00

Государственный комитет

Совета Министров СССР по делам изобретений и открытий (53) УДК 681.326.3 (088.8) (72) Авторы изобретения

Ю. А. Авах, Н. Н. Калугина, В. Н. Никитаев и В. К. Фатин (71) Заявитель (54) УСТРОЙСТВО ДЛЯ СОПРЯ)КЕНИЯ ЦИФРОВОЙ

ВЫЧИСЛИТЕЛЬНОЙ МАШИНЫ С ВНЕШНИМИ НАКОПИТЕЛЯМИ

Изобретение относится к цифровой вычислительной технике и может быть использовано при построении вычислительных машин и систем обработки данных.

Известно устройство для сопряжения цифровой вычислительной машины с внешним накопителем по авт. св. № 389504, содержащее электронные часы, логические схемы, ключи, триггеры, блок управления и буферный регистр. Однако с помощью этого устройства невозможно обнаружить ложные импульсы, поступающие из накопителя в интервалах между тактовым импульсом и меткой времени, а также между сигналом опроса, поступающим с буферного регистра, и меткой времени.

Цель изобретения — расширение эксплуатационных возможностей устройства.

Предлагаемое устройство отличается от известного тем, что содержит дополнительный триггер, первую и вторую дополнительные схемы «ИЛИ», схему регистрации, линию задержки и дополнительную схему совпадения, выход которой соединен с входом схемы регистрации, первый вход соединен с входом схемы разделения, а второй — с выходом дополнительного триггера. Входы триггера соединены с выходами дополнительных схем «ИЛИ» соответственно, причем первый вход первой дополнительной схемы «ИЛИ» соединен с выходом буферного регистра связи и с входом второй схемы совпадения, второй вход через линию задержки соединен с первым выходом схемы разделения и с входом электронных часов и схемы управления. Первый вход второй

5 дополнительной схемы «ИЛИ» соединен с выходом электронных часов и с нулевым входом третьего триггера, второй вход второй дополнительной схемы «ИЛИ» соединен с вторым выходом электронных часов.

10 Такое выполнение позволяет повысить эксплуатационные качества устройства за счет обнаружения ложных импульсов, поступающих с внешнего накопителя.

На чертеже показана блок-схема устройства

15 для сопряжения.

Предлагаемое устройство содержит электронные часы 1 с выходами 2 — 6 и входами

7 — 9, схему 10 управления, схему 11 разделения, триггеры 12 — 14, ключи 15 — 17 и схемы

20 18 — 20 совпадения, а также дополнительный триггер 21, входы которого через дополнительные схемы «ИЛИ»22 и 23 соединены с выходом буферного регистра 24 связи через линию задержки 25 с тактовым выходом схемы

25 11 разделения, с выходами 3 и 4 электронных часов 1. Выход триггера 21 подключен к входу схемы 26 совпадения, второй вход которой соединен с выходом накопителя 27. Выход схемы 26 совпадения соединен со схемой 28 региЗО страции, 468243

Предлагаемое устройство работает в режиме записи информации из вычислительной машины в накопитель и в режиме считывания ее из накопителя и передачи в вычислительную машину. В режиме записи информация, поступающая из вычислительной машины, перестраивается по заданной циклограмме и передается в накопитель 27, триггер 21, схемы 22 и 23 «ИЛИ». Линия 25 задержки, схема 26 совпадения и схема 28 регистрации при этом в работе не участвуют.

В режиме считывания сигналами со схемы

10 управления задается режим работы накопителя 27, запирается ключ 15, открывают я ключи 16 и 17 и дается команда в накопитель на начало считывания информации. Схема 11 разделения сигналов разделяет информацию, приходящую из накопителя 27 на тактовые и кодовые импульсы, тактовые импульсы подаются на вход 8 электронных часов 1 и служат командой начала отсчета времени. Кроме того, через линию 25 задержки и схему 22 ИЛИ они поступают на единичный вход триггера 21 и на его выходе появляется сигнал. Кодовые импульсы подаются на триггер 14.

С выхода 2 электронных часов 1 через ключ

16 в вычислительную машину подается импульс, который с определенной задержкой выходит из машины и подается на схему 19 совпадения. Если в этот момент на выходе триггера 14 есть сигнал, он передается в вычислительную машину и воспринимается, как код единицы.

Кодовый импульс должен появляться на выходе накопителя с определенным сдвигом после тактового. Если он появится слишком рано, сигнал, снимаемый с выхода 6 электронных часов 1 и определяющий нижний предел допустимого сдвига, сбросит триггер 14 и этот кодовый импульс не пройдет в буферный регистр связи 24 вычислительной машины. Этот же сигнал с выхода 6, пройдя через схему 23 «ИЛИ», перебросит триггер 21 в другое состояние, и сигнал на его выходе исчезнет. Таким образом, если на. выходе накопителя 27 появится ложный импульс в интервале времени между тактовым импульсом и сигналом с выхода 6, то он пройдет через схему 26 совпадения в схему 28 регистрации ложных импульсов. Линия 25 задержки выбрана таким образом, чтобы она задерживала тактовый импульс на время, равное его длительности. Это необходимо, чтобы исключить подачу одного

50 и того же тактового импульса одновременно на два входа схемы 26 совпадения.

Верхняя граница допустимого смещения кодового импульса относительно тактового определяется временем появления сигнала из вычислительной машины, подаваемого на вход схемы 19 совпадения. По сигналу с выхода 4, который подается на сбросовый вход 9 электронных часов 1 и на вход 7, прекращая подачу эталонной частоты на вход счетчика электронных часов 1, которые прекращают отсчет времени и подготавливаются к приему следующего тактового импульса со схемы 11 разделенияя.

Так же, как описано, схема 26 совпадения открывает вход схемы 28 регистрации для приема ложных импульсов в интервале времени между опросом очередного кодового импульса по сигналу с буферного регистра 24 связи и сигналом с выхода 4 электронных часов 1.

Таким образом, дополнительное устройство позволяет выявить ложные импульсы, записанные в накопитель 27, в интервалах между тактовыми и кодовыми импульсами, Предмет изобретения

Устройство для сопряжения цифровой вычислительной машины с внешними накопителями по авт. св. Ме 389504, отл ич а ю ще ес я тем, что, с целью расширения эксплуатационных возможностей, оно содержит дополнительный триггер, первую и вторую дополнительные схемы «ИЛИ», схему регистрации, линию задержки и дополнительную схему совпадения, выход которой соединен со входом схемы регистрации, первый вход соединен со входом схемы разделения, а второй вход — с выходом дополнительного триггера, входы которого соединены с выходами дополнительных схеM

ИЛИ соответственно, первый вход первой дополнительной схемы «ИЛИ» соединен с выходом буферного регистра связи и со входом второй схемы совпадения, второй вход через линию задержки соединен с первым выходом схемы разделения и со входом электронных часов и схемы управления, первый вход второй дополнительной схемы «ИЛИ» соединен с выходом электронных часов и с нулевым входом третьего триггера, второй вход второй дополнительной схемы «ИЛИ» соединен со вторым выходом электронных часов.

468243

Составитель М. Аршавский

Техред Л. Казачкова

Корректор Л. Котова

Редактор Е. Гончар

Типография, п.1. Сапунова, 2

Заказ 1858,"3 Изд. № 682 Тираж 679 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушская наб., д. 4/5

Устройство для сопряжения Устройство для сопряжения Устройство для сопряжения 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в многомашинных вычислительных системах с общей магистралью, в многомашинных системах управления связью

Изобретение относится к области вычислительной техники и предназначено для построения коммутационных сетей вычислительных систем

Изобретение относится к электросвязи и может быть использовано в автоматизированных системах управления технологическими процессам, телемеханике и локальных вычислительных сетях

Изобретение относится к электросвязи и может быть использовано в автоматизированных системах управления технологическими процессам, телемеханике и локальных вычислительных сетях

Модем // 2109332
Изобретение относится к области вычислительной техники и касается портативного интерфейсного блока или содема, который позволяет устанавливать временную двустороннюю связь между заключенной в корпус аппаратурой управления технологическим процессом и персональным компьютером общего назначения без использования электрического соединения между ними

Изобретение относится к вычислительной технике и может быть использовано для организации межмашинного обмена в распределенных вычислительных комплексах и сетях ЭВМ

Изобретение относится к устройствам для управления передачами данных через неспециализированную шину между запоминающим устройством или совокупностью внешних устройств (включая процессоры), как по отдельности, так и в совокупности, а более конкретно, к средствам, позволяющим разрешать конфликты на основе приоритетов между устройствами более эффективно, посредством исключения бесполезно отработавших циклов разрешения конфликтов и больших пакетных буферных устройств, и делать пропускную способность доступной для передачи данных

Изобретение относится к схемам модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации, более конкретно к электронным схемам модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации, обеспечивающей передачу информации даже при наличии ошибок в линии связи за счет дуплексной связи между диспетчерскими устройствами
Наверх