Устройство для согласования входных цепей электронных вычислительных машин (эвм) с выходными цепями управляемых установок
О П И С А Н И Е (ii) 432482
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советсиик
Социалистических
Ресвубпи1с (61) Зависимое от авт. свидетельства (22) Заявлено 13.06.71 (21) 168554И8-24 (51) М. Кл. С 06f 3 00 с присоединением заявки № (32) Приоритет
Опубликовано 15.06.74. Бюллетень ¹ 22
Дата опубликования описания 31.10.74
Гасударственный каинтет
Соната й1нннстроа СССР еа делам наооретеннй и открытий (53) УДК 681.332:.51 (088.8) (72) Авторы изобретения
Л. А. Богородицкий, О. Г. Грачев, Ю. С. Лебедев, В. И. Дыц снко
Л. М. Попель, И. П. Рыжих и А. Н. Сазиков
1 (71) Заявитель (54) УСТРОЙСТВО ДЛЯ СОГЛАСОВАНИЯ ВХОДНЫХ ЦЕПЕЙ
ЭЛЕКТРОННЫХ ВЫЧИСЛИТЕЛЬНЫХ МАШИН (ЭВМ) С ВЫХОДНЫМИ ЦЕПЯМИ УПРАВЛЯЕМЫХ
УСТАНОВОК
Известны устройства для согласования входных цепей ЭВМ с выходными цепями управляемых установок, содержащие две группы схем разрешения, входы первой из которых соединены с передающими кодовыми шинами управляемой установки, и дешифратор адресов исполнительных устройств. Вход управления последнего подключен через схему формирования к выходам ЭВМ. Такие устройства не обладают достаточной универсальностью.
Предлагаемое устройство отличается тем, что оно содержит буферный регистр, выходы которого соединены с приемными кодовыми шинами управляемой установки, а входы подключены к выходам второй группы схем разрешения, и блок переключателей информации.
Выходы и входы последнего соединены соответственно с приемными и передающими кодовыми шинами ЭВМ и с входами и выходами второй и,первой групп схем разрешения.
Кроме того, устройство содержит блок переключателей адресов схем разрешения, выходами присоединенный к управляющим входам схем разрешения; дешифратор адресов, входы и выходы которого соединены соответственно с кодовыми шинами адреса ЭВМ, с выходом схемы формирования и с входами блока переключателей адресов схем разрешения, а также блок переключателей кодовых
2 шин адреса. Одна группа входов блока переключателей кодовых шин адреса подключена к передающим кодовым шинам адреса ЭВМ, другая — к передающим кодовым шинам
ЭВМ, а выходы соединены с входами дешифратора адресов исполнительных устройств.
Это позволяет повысить универсальность устройства.
На чертеже показана функциональная
10 блок-схема предлагаемого устройства.
Устройство содержит две группы схем 1 и 2 разрешения, входы первой из которых соединены с передающими кодовыми шинами 3 управляемой установки 4, и дешифратор 5 адре15 сов исполнительных устройств 6. Вход управления дешифратора 5 подключен через схему 7 формирования к выходам 8 схемы сигналов сопровождения информации ЭВМ 9.
Выходы буферного регистра 10 соединены с
20 приемными кодовыми шинами 11 установки 4, а входы подключены к выходам схем 2 разрешения. Выходы и входы блока 12 переключателей информации соединены соответственно с приемными 13 и передающими 14 кодо25 выми шинами ЭВМ и с входами и выходами схем 2 и 1 разрешения. Выходы блока 15 переключателей адресов схем разрешения присоединены к управляющим входам c>:ем разрешения. Входы и выходы дешифратора 16
30 адресов схем разрешения соединены соответ432482
40 ственно с кодовыми шинами 17 адреса ЭВМ, с выходом схемы 7 и с входами блока 15, I(роме того, устройство имеет блок 18 перекл.очателей кодовых шин !9 адреса, одна группа входов которого подключена к передающим кодовым шинам 19 адреса ЭВМ, другая — к передающим кодовым шинам 14 ЭВМ, а выходы соединены с входами дешифратора 5.
Устройство подключено к управляемой технологической установке 4 и к ЭВМ 9. Для приема выбран ряд ЭВМ 9, имеющий 8, 12, 16, 20 и т. д. разрядов выходных передающих
14 и приемных 13 кодовых шин числа.
Программа работы управляемой от ЭВМ технологической установки или измерительной станции системы для контроля электрических параметров электронных схем состоит из командных, адресных, информационных слов и сигналов сопровождения, тактирующих передачу из ЭВМ или прием в ЭВМ информации.
Командные слова поступают с ЭВМ rro шинам !7 на дешифратор 16, который расшифровывает код командного слова. Выходной сигнал дешифратора 16 подготавливает к работе определенные узлы устройства.
Лдресные слова, несущие код адреса исполнительного устройства 6, через блок 18 переключателей с передающих кодовых шин
ЭВМ поступают на дешифратор 5 исполнительных устройств установки.
Информационные слова, содержащие инфор!..ацию о работе исполнительных устройств, для первых восьми разрядов поступают непосредственно с передающих кодовых шин 14
ЭВМ на входы схем 2 разрешения (первой в ряду выбрана ЭВМ, имеющая восемь приемных и передающих кодовых шин). Второе восьмиразрядное информационное слово через блок 12 переключателей подается на входы соответствующих схем 2 разрешения и т. д.
Соединения в блоках 12, 15 и 18 переключателей выполнены так, чтобы в зависимости от положения переключателей можно было в случае применения ЭВМ с числом кодовых шин 13 и 14 меньшим, чем число кодовых шин 3 и 11 установки, комбинируя подключением входов или выходов схем разрешения
25 к передающим 14 или приемным 13 кодовым шинам, за несколько тактов занесения информации записать ее во все разряды буферного регистра 10 и далее в исполнительные устройства пли в ЭВМ, т. е. в случае применения
ЭВМ с восемью разрядами передающих 14 и приемных 13 кодовых шин информацию можно занести в три такта, в случае применения ЭВМ с двенадцатью или шестнадцатью кодовыми шинами 13 и 14 — за два такта и т. д.
Предмет изобретения
Устройство для согласования входных цепей электронных вычислительных машин (ЭВМ) с выходными цепями управляемых установок, содержащее две группы схем разрешения, входы первой из которых соединены с передающими кодовыми шинами управляемой установки, и дешифратор адресов исполнительных устройств, вход управления которого подключен через схему формирования к выходам ЭВМ, отличающееся тем, что, с целью повышения универсальности, оно содержит буферный регистр, выходы которого соединены с приемными кодовыми шинами управляемой установки, а входы подключены и выходам второй группы схем разрешения, блок переключателей информации, выходы и входы которого соединены соответственно с приемными и передающими кодовыми шинами ЭВЫ и с входами и выходами второй и первой групп схем разрешения, блок переключателей адресов схем разрешения, выходы которого присоединены к управляющим входам схем разрешения, дешифратор адресов, входы и выходы которого соединены соответственно с кодовыми шинами адреса
ЭВМ, с выходом схемы формирования и с входами блока переключателей адресов схем разрешения, а также блок переключателей кодовых шин адреса, одна группа входов которого подключена к передающим кодовым шинам адреса ЭВМ, другая — к передающим кодовым шинам ЭВМ, а выходы соединены с входами дешифратора адресов исполнительных устройств.
432482
Составитель Э. Митрошин
Техред Л. Богданова Корректор А. Дзесова
Редактор Т. Юрчикова
Типография, пр. Сапунова, 2
Заказ 2917/3 Изд tw 1738 Тираж 624 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, Я-35, Раушская наб., д. 4/5