Устройство для допускового контроля
IOF.Ìæ3 ",;,.с1
ПЛТт: 11 Г,; нбл-<3- .-,н:- 1!Ь.А
ОПИС
ИЗОБРЕТЕНИЯ 1ц 460 547
Союз Советских
Социалистических
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидетельства (22) Заявлено 02.01.73 (21) 1871377/18-24 с присоединением заявки №
ГосУдаРствеиный комитет (32) Приори гег
Совета Министров СССР те„ий Опубликовано 15.02.75. Бюллетень № 6 (51) М. Кл. G 061 15/46
G 05b 23/02 (53) УДК 621.317.799-52:
:621.396.6 (088.8) н открытий
Дата опубликования описания 27.03.75 (72) Авторы изобретения А. Н. Логинов, Ю. Н. Рузанов, Е. Ю. Барзилович и В. Ф. Воскобоев (71) Заявитель
Таганрогский радиотехнический институт (54) УСТРОЙСТВО ДЛЯ ДОПУСКОВОГО КОНТРОЛЯ
Изобретение относится к области автоматического контроля.
Известно устройство для допускового контроля, содержащее коммутатор контролируемых величин, выход которого подсоединен к делителю входного сигнала, управляющими входами подсоединенного к программному блоку, который связан с блоком логической обработки и документирования, вход которого соединен с выходом компаратора, источник эталонного напряжения и переключатели, Если в процессе контроля нет дефицита времени, то допустимо применение одного компаратора, на один из входов которого подают контролируемый сигнал, а на другой поочередно подается эталонный сигнал верхнего и нижнего допусков. При этом результат контроля снимается в цифровом виде по двоичной системе. Сигналу годности соответствует число
«10», а сигналу негодности соответствуют числа «11» или «00».
Последнее обстоятельство является недостатком известного устройства, поскольку информацию о состоянии объекта контроля несут переходы из состояния «О» в состояние
«1». Поэтому наибольшей достоверностью будут обладать те сигналы, в которых имеется большее число «единиц».
У известного устройства общее число «единиц» равно общему числу «нулей». Поэтому достоверность результатов контроля невысока.
Целью изобретения является повышение достоверности результатов контроля, что достигается тем, что в устройстве выход делителя
5 входного сигнала присоединен к нормально замкнутому входу первого переключателя и нормально разомкнутому входу второго; нормально разомкнутый вход первого переключателя и нормально замкнутый вход второго
10 подключены к источнику эталонного напряжения, выходы переключателей присоединены ко входам компаратора, а входы управления— к специальному выходу программного блока.
Такое соединение переключателей позволя15 ет подключать к компаратору контролируемый и эталонный сигналы во втором рабочем такте перекрестно по отношению к подключению в первом такте.
Блок-схема устройства приведена на чер20 теже, где обозначены:
1 — коммутатор контролируемых величин;
2 — делитель входного сигнала; 3, 4 — постоянный и управляемые резисторы; 5 — контакты управления делителя; 6 — цепи управ25 ления делителем 2; 7 — переключатели, 8— компаратор; 9 — блок логической обработки и документирования; 10 — источник эталонного напряжения; 11 — программный блок;
12 — 14 — цепи управления; 15 — 16 — входы
30 компаратора 8.
46О547
На коммутатор 1 поступают контролируемые сигналы, с выхода которого эти сигналы последовательно во времени подаются на делитель 2, состоящий из постоянного резистора
3 и управляемых резисторов 4, включаемых контактами 5 по цепям 6 от программного блока 11. С резистора 3 сигнал поступает через переключатели 7 на один из входов компаратора 8, на другой вход которого подается сигнал с источника 10. Выход компаратора 8 соединен со входом блока 9 логической обработки и документирования, который устанавливается в «О» сигналом программного блока
11 по цепи 12 и разрешает переход на следующий шаг программы по цепи 13. Переключатели 7 управляются по цепи 14 из программного блока 11.
Устройство работает следующим образом.
Источник 10 эталонного напряжения выдает сигнал постоянной величины, например
1 Вольт, который в первом такте поступает на вход 15 компаратора 8. На вход 16 в первом такте с резистора 3 подается часть контролируемого сигнала, величина которого при значении, равном нижнему допуску, также должна быть равна 1 В, а в случае, если уровень сигнала не достиг нижнего критического значения, с резистора 3 будет сниматься напряжение, превышающее 1 В. Необходимый коэффициент деления устанавливается при помощи контактов 5 по командам с программного блока 11, поступающим (в виде кода) по цепям 6.
Таким образом, если уровень контролируемого сигнала выше нижнего критического значения, то уровень на входе 16 превышает уровень на входе 15 и на выходе компаратора
Ь получаем сигнал «1», в противном случае на выходе компаратора будет зафиксирован
«0».
Во втором такте переключатели 7 по команде из программного блока 11, передаваемой по цепи 14, переводятся в противоположное состояние. При этом эталонное напряжение подается на вход 16, а часть измеряемого сигнала, снимаемого с резистора 3, подается на вход 15. Одновременно по цепям 6 из программного блока 11 подается код, устанавливающий новый коэффициент деления, такой, ч о при верхнем критическом значении контролируемого сигнала уровень на входе 15 бу5 дет равен 1 В (для нашего примера). Если контролируемый сигнал не достигает верхнего критического значения, то уровень на входе
15 ниже уровня на входе 16, и тогда на выходе компаратора 8 будет зафиксирован сиг10 нал «1». В противном случае на выходе компаратора 8 будет зафиксирован «О».
Таким образом, возможна фиксация 3-х положений: значение контролируемого сигнала лежит в пределах допуска, при этом на вы15 ходе компаратора 8 будем иметь две «1»; если уровень контролируемого сигнала ниже нижнего допуска или выше верхнего допуска, то на выходе компаратора 8 получим «О», «1» или «1», «О» соответственно, Количество пе20 реходов (из «О» в «1»), несущих информацию, в предлагаемом устройстве увеличено на один, благодаря чему увеличена достоверность результатов контроля.
Предмет изобретения
Устройство для допускового контроля, содержащее коммутатор контролируемых вели,ин, выход которого подсоединен к делителю входного сигнала, управляющими входами
30 присоединенного к программному блоку, который связан с блоком логической обработки и документирования, вход которого соединен с выходом компаратора, источник эталонного напряжения и переключатели, о т л и ч а юЗ5 щееся тем, что, с целью увеличения достоверности результатов контроля, выход делителя входного сигнала присоединен к нормально замкнутому входу первого переключателя и нормально разомкнутому входу второго пе40 реключателя, а нормально разомкнутый вход первого переключателя и нормально замкнутый вход второго переключателя подключены к источнику эталонного напряжения, выходы переключателей присоединены ко входам ком50 паратора, а входы управления — к выходу программного блока.
460547
Составитель В. Финогенов
Техред А. Камышникова
Корректор И. Позняковская
Редактор Б. Панкина
Типография, пр. Сапунова, 2
Заказ 676/7 Изд. М 1105 Тираж 679 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, )К-35, Раушская наб., д. 4/5


