Запоминающее устройствоцп•'t-li
ОЛИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
1!!1 4)9982
Союз Советских
Социалистических
Республик (61) Зависимое от авт. свидетельства (22) Заявлено 12.07.71 (21) 1681459/18-24 (51) Л!. Кл. G 11с 11/00 с прнсоеди:Зенпсм заявки
Государственный комитет
Совета Министров СССР по делам изобретений и открытий (32) Приоритет
Опубликовано 15.03.74. Бюллетень ¹ 10
Дата опубликования описания 12.08.74 (53) УДК 681.327.66 (088.8) (72) Авторы изобретения (71) Заявитель
К. Г. Самофалов, Я. В. Мартынюк и T. В. Груц
Киевский ордена Ленина Политехнический институт имени 50-летия Великой Октябрьской социалистической революции (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО
Изобретение относится к области запоминающих устройств.
Известно запоминающее устройство (ЗУ), содержащее регистр адреса, соединенный со входами перестраиваемого дешифратора, выходы которого соединены с управляющими входами адресных ключей, другие входы которых объединены и подключены через общие адресные ключи к источникам напряжения
:поляризации и считывания, дополнительный общий адресный ключ, .подсоединенный к одному источнику напряжения частичной поляризации, матрицу запоминающих пьезотрансформаторов, адресные шины которых подключены к выходам адресных ключей, экрацирующие шипы — к выходам разрядных ключей, входы которых объединены и соединены через общие разрядные ключи соответственно с источником напряжения поляризации и другим источником напряжения частичной поляризации, разрядные шины — ко входам диффсpeIll3IIo»a aI »»ix усилителей считывания.
Предложенное ЗУ отличается от известного тем, что содержит вспомогательный общий адресньш клк3ч, вход которого подсоединен ко входам адресных ключей, а выход — к Bblxoду дополнительного общего адресного ключа и через резисторы — к адресным шинам.
ЭТИ ОТЛ!»!ИЯ ПОЗВОЛЯ!ОТ СНИЗИТЬ Х!О!ППОС Ь, потребляемую устройством.
На чертеже изображена блок-схема устройства.
Устройство содержит блок 1 управлеь»!я по адресу, 1! 3тр33ц1. 2 за33омина3ощпх
5 1oclibix пьсзотрансформаторов, блок 3 управления по разряду и блок 4 усилителей считывания.
Блок 1 управления по адресу содержит регистр 5 адреса, перестраиваемын дешифратор
10 6 с представле33нем выхо:шых перемен»ых в системе высоких II 33изкпх потенцпа10в, выходы которого соед3шены с управляю!ними Входами составных адресных ключей 7. Каждый из составных адресных ключей состоит из
15 ключа 8, через который адресные шины 9 м ирицы 2 соединены с ц»шой нулевого потенциала, и из ключа 10, через который адресные шины 9 подключены к шн33е 11 управляющих напряжений. Шина 11 через общий адресный
20 ключ 12 сосдпнена с источником напряжснп;1 считывания — L (клемма 13) и через другой общий адресный ключ 14 соединена с источником напряжения поляризации — Ь „ (клемма 15). Клеммы 16 и 17 являются уп25 равляющпмп входамп соответс333снно ключей
12 и 14. Кроме того, управляющие входы запрета адресных клю 3еп 10 соединены с шиной
18 «Запрет». Адресные шины 9 через резисторы 19 подключены к выходу дополнительного
30 общего адресного ключа 20, вход которого
419982
20 (клемма 21) соединен с источником напряжения частичной поляризации — с р з, составляющего одну треть напряжения поляризации.
Клемма 22 является управляющим входом ключа 20. Выход ключа 20 через вспомогательный общий адресный ключ 23 соединен с шиной управляющих напряжений 11, т. е. с входами адресных ключей 7. Клемма 24 является управляющим входом ключа 23. В матриц 2 входные электроды 25 широкополосных запоминающих пьезотрансформаторов 26 (запоминающих элементов) соединены с адресными шинами 9. Экрапирующие электроды 27 пьезотрансформаторов обьединены по разрядам в экранирующие шины 28. Выходные электроды 29 и 30 (по два на каждый разряд) пьезотрансформаторов объединены в разрядные шины 31 и 32, которые соединены с входами дифференциальных усилителей считывания 33 блока 4. Пьезокерамические пластины
34 генераторной секции пьезотрансформаторов имеют жесткую поляризацию, противоположного направления,под выходными электродами 29 и 30. Пластина 35 секции возбуждения может иметь различную поляризацию, направление ее определено записанной информацией. Экранирующие шипы 28 подключены к выходам составных разрядных ключей
36, каждый из которых состоит из двух ключей: ключа 37, через который экранирующие шины соединены с шиной нулевого;потенциала, и ключа 38, через который экранирующие шины соединены с шиной напряжений 39.
Управляющие входы разрядных ключей соединены с входами регистра числа 40. Шина 39 соединена через один ключ 41 с источником напряжения поляризации — U» (клемма 42) и через второй ключ 43 с источником напря2 жения частичной поляризации — — Ь (клем3 ма 44), составляющего две третьих напряжения поляризации. Клеммы 45 и 46 являются управляющими входами соответственно ключей 41 и 43.
Запись информации,по данному адресу производится с предварительной подготовкой элементов, при этом ранее записанная информация стирается, что производится следующим образом. Все разряды регистра 40 устанавливаются в «О», и потенциалы на выходных шинах регистра открывают ключи 38 и закрывают ключи 37. Дешифратор адреса перестраивается в состояние с представлением выходных переменных в системе низких потенциалов. При этом в исходном режиме положительным потенциалом на всех выходных шинах дешифратора ключи 8 закрыты, закрыты и ключи 10 положительным потенциалом на шине 18 «Запрет». По сигналу стирания потенциал на выходной шине дешифратора, соответствующий коду в регистре адреса 5, снижается до нуля, на остальных шинах потенциал остается высоким, вследствие чего открывается только ключ 8 выбранного адреса и соответствую25
65 щая адресная шина 9 подключается к шине нулевого потенциала. Одновременно сигналы стирания поступают на управляющие входы
17, 24, 45 соответственно ключей 14, 23, 41.
К экрапирующим шинам через ключи 38 и к адресным шинам через резисторы 19, за исключением выбранной адресной шины, прикладывается напряжение — Uy. В выбранном адресе на пряжение — Ьр к шине 9 не прикладывается, так как соответствующий ключ
8 открыт и эта шина подключена к шине нулевого потенциала. Таким образом, к электродам 27 и 25 пьезотрансформаторов только выбранного адреса прикладывается разница напряжения — Ьр. Под действием этого напряжения поляризация пластин 35 принимает направление, соответствующее значению «О», т. е. стирается ранее за писанная информация и данный адрес подготавливается к записи нового числа.
Записываемое число принимается .в регистр
40. При этом под действием потенциалов на выходных шинах регистра экранирующие шины 28, соответствующие тем разрядам регистра, которые находятся в «1», подключаются через ключи 37 к шине нулевого потенциала, а экранирующие шины, соответствующие тем разрядам регистра, которые находятся в состоянии «0»,,подключаются через ключи 38 к шине 39. Дешифратор адреса перестраивается в состояние с представлением выходных переменных в системе высоких потенциалов. В исходном состоянии нулевым потенциалом на всех выходных шинах дешифратора ключи 10 закрыты. Снижением до нуля напряжения смещения — U,„(íà чертеже не показано) закрываются и ключи 8 всех адресов. По сигналу записи положительный импульс напряжения на выходной шине дешифратора, соответствующей коду адреса в регистре 5, открывает выбранный ключ 10, Одновременно с этим сигналы записи, прикладываются к управляющим входам 17, 22, 46 ключей, и ключи 14, 20, 43 открываются. При этом к выбранной адресной шине 9 через открытый ключ 10 прикладывается напряжение — U„, к Hpâûáðàííûì адресным шинам через резисторы 19 прикладывается напряжение— — Up. К экранирующим шинам 28, которые
3 подключены к шине 39,через ключи 38, открытые согласно коду регистра числа 40, при2 кладывается напряжение — — Ур, остальные
3 экранирующие шины через открытые ключи
37 подключены к шине нулевого .потенциала.
Вследствие этого к электродам 27, 25 элементов невыбранных адресов приложено напря1 1 —. жение + — U или — — Ур, к электродам эле3 3 ментов выбранного адреса, в которые записы1 ваются нули приложено напряжение + — 4
419982 и к электродам элементов, в которые записываются единицы, приложено напряжение
+ Uð. При действием напряжения + U„изменяется направление поляризации пластин 35 соответствующих элементов, т. е. происходит запись «1». Для изменения поляризации плас1 тин 32 напряжения — U íåäoñòàòî÷ío, поэтому разрушения информации в невыбранных адресах и записи ложной информации в выбранном адресе не происходит. Таким образом после стирания предыдущей информации и записи новой пьезокерамические пластины 35 элементов выбранного адреса поляризованы в направлениях, которые соответвуют записываемому числу.
В режиме считывания информации все разряды регистра 40 находятся в состоянии
«1», ключи 37 открыты и экранирующие шины подключены к шине нулевого потенциала.
Дешифратор 6 находится в состоянии, при котором выходные переменные дешифратора представлены в системе высоких потенциалов. При этом в исходном состоянии ключи 10 закрыты, а ключи 8 открыты, вследствие чего адресные шины 9 подключены к шине нулевого потенциала. К шине 11 через открытый ключ 12 приложено постоянное напряжения — U . По сигналу чтения короткий положительный импульс с соответсгвующего выхода дешифратора прикладывается к управляющему входу выбранного адресного ключа. При этом ключ 8 закрывается, ключ 10 открывается и во время действия импульса с выхода дешифратора к адресной шине .прикладывается на пряжение — U, Импульс напряжения, приложенный к адресной шине, вызывает импульсную деформацию пластины 35 элементов,данного адреса и одновременно с этим импульсную деформацию пластины 34, причем направление этой деформации зависит от направления поляризации пластины 35, т. е. от записанной информации. При этом на разрядных шинах 31 и 32 появляются разнополярные сигналы, так как участки пьезокерамики лод электродами 29 и 30 поляризованы встречно, причем полярность выходных сигналов определяется направлением механической деформации пластины 32, т. е. записанной ин5 формацией. Эти сигналы поступают «а входы разрядных усилителей считывания, и а выxîäàх усилителей, появляются импульсы, полярность которых однозначно связана с записанной информации. Данное устройство до10 пускает многократное считывание, причем считывание является неразрушающим, благодаря чему подобное устройство целесообразно использовать в качестве полупостоянного запоминающего устройства.
Предмет изобретения
20 Запоминающее устройство, содержащее регистр адреса, соединенный со входами, перестраиваемого дешифратора, выходы которого соединены с управляющими входами адресных ключей, другие входы которых объедине25 ны и подключены через общие адресные ключи к источникам напряжения поляризации и считывания, дополнительный общий адресный ключ, подсоединенный к одному источнику напряжения частичной поляризации, матрицу
30 запоминающих пьезотрансформаторов, адресные шины которых подключены к выходам адресных ключей, экранирующие шины — к выходам разрядных ключей, входы которых объединены и соединены через общие разряд35 пые ключи соответстBc11110 с источником напряжения поляризации и другим источником напряжения частичной поляризации, разрядные шины — ко входам дифференциальных усилителей считывания, о т л и ч а ю щ е е с я
40 тем, что, с целью снижения потребляемой мощности, оно содержит вспомогательный общий адресньш ключ, вход которого подсоединен ко входам адресных ключей, а выход— к выходу дополнительного общего адресного
45 ключа и через резисторы — к адресным шинам.
419982
Составитель В. Рудаков
Редактор Н. Беляевская Техред Л. Богданова Корректор О Усова
Заказ 1915116 Изд. И 1362 Тираж 591 Подписное
LIHHHIIH Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, К-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2



