Устройство для регистрации телемеханическойинформации
1и1 4l9947
О ПИ
ИЗОБРЕТЕНИЯ
Союз Советских
Социалистических
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидетельства (22) Заявлено 03.03.71 (21) 1634540/18-24 (5!) М. Кл. С 08с 19/28
G 061 3/12 с присоединением заявки (32) Приоритет
Опубликовано 15.03.74. Бюллетень ¹ 10
Дата опубликования описания 02.09.74
Гасударственна|и квинтет
Саввтв Министрав СССР ав делаи изааретеиий к аткра|тий (53) УДК 621.398:654.94 (088.8) (72) Авторы изобретения
Т. М. Алиев, А. А.-оглы Джавадов, Н. М.-оглы Кязимов, Б. О.-оглы Ахмедов и С. 1У1.-оглы Вахабов
Научно-исследовательский и проектный институт по комплексной автоматизации нефтяной и химической промышленности
Азербайджанской ССР (71) Заявитель (54) УСТРОЙСТВО ДЛЯ РЕГИСТРАЦИИ ТЕЛЕМЕХАНИЧЕСКОЙ
ИНФОРМАЦИИ
Предложенное устройство относится к области телемеханики и предназначено для использования в системах централизованного контроля.
Известны устройства для регистрации телемеханической информации, содержащие: пускоостанавливающий блок, первая группа разрешающих выходов которого соединена с соответствующими входами блока памяти функциональных адресов, а вторая группа разрешающих выходов подключена к первым входам сдвигающих схем совпадения; генератор импульсов, вход которого соединен с запускающим выходом пускоостанавливающего блока, а первый выход подключен к первому входу пускоостанавливающего блока; тактирующие схемы совпадения, в первой из которых один из входов соединен со вторым выходом генератора импульсов; двухвходовой логический элемент «ИЛИ», один из входов которого подключен к выходу первой тактирующей схемы совпадения; последовательно включенные распределители импульсов, вход первого из «0торых соединен с выходом двухвходового логического элемента «ИЛИ», а продвигающий
Выход второго подключен ко второму входу дускоостапавливающего блока; блоки памяти информации, первые входы которых соединены с первой группой разрешающих выходов пускоостанавливающего блока, а вторые входы подключены к выходам соответствующих сдвигающих схем согпаденпя; блок опроса, информационные входы которого coca!!i!el!i! с выходами соответствующих блоков памяти информации, а выход по:|ключен к соответствующим входам блока выдачи информации; дешифратор IlspopiiaIII»1, входы которого cocZIIиены с выхо:1лм11 блока выдачи информации, первый выход — с третью, входом пускооста10 авливающсго блока и с другим входом первой тактируюп!Ой схемы совплдеш|я, а второй
Выход подк,. Ilочсll кО Вход блока печати, кОдирующие схемы совпадения, многовходовые логические элементы «11Л11», логический эле15 мент «ИЛИ вЂ” HE».
Однако пзвсс ilbic устройства сложны и недостаточно надежны в работе. Кроме того, в известных устройствлх прп несовпадении количества разрядов поступающей пнформа!цш
20 с количеством рлзрядов регистров блоков памяти информации приходится прибегать либо к конструктпв||ому изме|,енпю блоков памяти инфорх|ан|пl, IT0 В|.|зыв cT б0,1bllIIIc. экспл 1 а тацио ныс пеудОбствл, либо к пропуску холо25 стык тактов, что отрицательно сказывлется па быстродействии подобных устройств.
С целью попы!пс11пя надежности работы и быстродействия усгройствл H 1|см Входы коднрующих схем совплдсIIIIp. соединены с соответ30 ство!Ощих! II Выхода XIII олокл па1111тп фмпкцио419947
15
50 нальных адресов и с соответствующими канальнымн выходамн распределителей импульсов, а выходы подключены к соответствующим входам многовходовых логических элементов «ИЛИ», входы логического элемента
«ИЛИ вЂ” 1!Г» соедпнены с выходами многовходовых логических элементов «ИЛИ», подключенными к соответствующим входам блока выдачи информации, а выход соединен со вторыми входами сдвигающих схем совпадения и с управляющим входом блока опроса, входы второй тактирующей схемы совпадения подключены к третьему выходу генератора импульсов и к управляющему выходу пускоостанавливающего блока, а выход соединен с другим входом двухвходового логического элемента «ИЛИ».
На чертеже представлена блок-схема предлагаемого устройства, которое содержит: пускоостанавливающий блок 1, блок памяти функциональных адресов 2, блоки памяти информации 3 — 6, сдвигавшие схемы совпадения
7l — 74, генератор импульсов 8, тактирующие схемы совпадения 9, 10, двухвходовой логический элемент «ИЛИ» 11, распределители импульсов 12, 13, блок коммутации 14 с кодирующими схемами совпадения 15 — 154, многовходовыми логическими элементами «ИЛИ» 16i — 16 и логическим элементом «ИЛИ вЂ” НЕ» 17, блок опроса 18, блок выдачи информации 19, дешифратор информации 20, блок печати 21.
Работа происходит следующим образом.
В исходном состоянии с одного из выходов пускоостапавливающего блока 1, служащего для синхронизации устройства с внешними блоками и для управления его внутренними блоками, выдается сигнал «готовность». С приходом сигнала «пуск» пускоостанавливающий блок 1 ипульсами с одной из групп разрешающих выходов разрешает прием и запись функциональных адресных и информационных сигналов соответственно в б,токе памяти функциональных адресов 2, выполненном на триггерных ячейках, и в блоках памяти информации 3 — 6, выполненных на регистрах сдвига.
Кроме того, запускается генератор импульсов
8 и с его выходов импульсы с двумя разными частотами fl и f> поступают на входы тактирующих схем совпадения 9, 10 для продвижения распределителей импульсов 12, 13. Распределитель импульсов 12 является распределителем тактов и содержит сдвигающие регистры, количество которых соответствует количеству слогов в регистрируемой группе информации. Распределитель импульсов 13 выполняет роль распределителя групп и содержит сдвигавшие регистры, количество которых опведеляется количеством групп регистрируемой информации.
Частота импульсов f> является рабочей и зависит от технической скорости блока печати
21. Более высокая частота импульсов / предназначена для продвижения распределителя импульсов 12 на холостых тактах.
При каждом импульсе, поступающем на вход распределителя импульсов 12, происходи регистрация символа в блоке печати 21.
На одних тактах распределителя импульсов
12 информация в двоично-десятичном коде поступает с выходов блоков памяти информации через блок опроса 18, блок выдачи информации 19 и дешифратор информации 20. На других тактах распределителя импульсов 12, когда в блоке коммутации !4 формируются какие-либо признаки, информация в пятизначном коде поступает по тому же пути с выходов многовходовых логических элементов «ИЛИ», По окончании каждого цикла распределителя импульсов 12 происходит сдвиг на один канал распределителя импульсов 13. При этом с одного из разрешающего выходов пускоостанавливающего блока 1 через соответствующую сдвигающую схему совпадения подводится сигнал для сдвига информации в следующем блоке памяти информации.
При несовпадении длительности кодовых слов в регистрируемых группах информации, т. е. когда количество разрядов поступающей информации меньше количества разрядов регистров блоков памяти информации, или при использовании нескольких масштабов измерения в блоке коммутации 14 формируется признак «холостой такт». Этот признак, как вспомогательная информация, поступает на блок выдачи информации 19 и после дешифрации в дешифраторе информации 20 поступает на вход тактирующей схемы совпадения 10, разрешая прохождение импульсов на вход распределителя импульсов 12 с повышенной частотои fz.
Предмет изобретения
Устройство для регистрации телемеханической информации, содержащее пускоостанавливающий блок, первая группа разрешающих выходов которого соединена с соответствующими входами блока памяти функциональных адресов, а вторая группа разрешающих выходов подключена к первым входам сдвигающих схем совпадения, генератор импульсов, вход которого соединен с запускающим выходом пускоостанавливающего блока, а первый выход подключен к первому входу пускоостанавливающего блока, тактирующие схемы совпадения, в первой из которых один из входов соединен со вторым выходом генератора импульсов, двухвходовой логический элемент
«ИЛИ», один из входов которого подключен к выходу первой тактирующей схемы совпадения, последовательно включенные распределители импульсов, вход первого из которых соединен с выходом двухвходового логического элемента «ИЛИ», а продвигающий выход второго подключен ко второму входу пускоостанавливающего блока, блоки памяти информации, первые входы которых соединены с первой группой разрешающих выходов пускоостанавливающего блока, а вторые входы подклю419947
Составитель Л. Морозов
Техред Т. Курнлко
Редактор Л. Цветкова
Корректор А. Дзесова
3aказ !9!8/!6 Изд. № !366 Тираж 624 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по де.там изобретений и открытий
Москва, Ж-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2 чены к выходам соответствующих сдвигавших схем совпадения, блок опроса, информационные входы которого соединены с выходами соответствующих блоков памяти информации, а выход подключен к соответствующим входам блока выдачи информации, дешифратор информации, входы которого соединены с выходами блока выдачи информации, первый выход — третьим входом пускоостанавливающего блока и с другим входом первой тактирующей схемы совпадения, а второй выход подключен ко входу блока печати, кодирующие схемы совпадения, многовходовые логические элементы «ИЛИ» и логический элемент «ИЛИ вЂ” НЕ», о т л и ч а ющееся тем, что, с целью повышения надежности работы и быстродействия устройства, в нем входы кодирующих схем совпадения соединены с соответствующими выходами блока памяти функциональных адресов и с соответствующими ка !альными выходами распределителей импульсов, а выходы подключены к
5 соответствующим входам многовходовых логических элементов «ИЛИ», входы логического элемента «ИЛИ вЂ” НЕ» соединены с выходами многовходовых логических элементов «ИЛИ», подключенными к соответствующим входам
10 блока выдачи информации, а выход соединен со вторыми входами сдвигающих схем совпадения и с уцравляющим входом блока опроса, входы второй тактирующей схемы совпадения подключены к третьему выходу генератора им15 пульсов и к управляющему выходу пускоостанавливающего блока, а выход соединен с другим входом двухвходозого логического элемента «ИЛИ».


