Патент ссср 413502

 

ОПИСАНИЕ 413502

ИЗОБРЕТЕНИЯ }

Со»оз (. оветснФ

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства №

Заявлено 16Х1.1972 (№ 1798798/18-24) с присоединением заявки №

Приоритет

Опубликовано 30.1.1974. Бю,».зетень Ж 4

Дата опубликования описания 6Х1.1974

} M. Кл. G 06j 3/00

Гасударственный комитет

Совета Министров СССР па делам изаоретений и открытий

УДК 681.34(088.8) Авторы изобретения Ц. И. Вайсберг, Ю. Н. Евлах, В. А. Песков и Н. И. Якубовская

Заявитель

ЦИФРО-АНАЛОГОВЫЙ ФУНКЦИОНАЛЬНЫЙ

ПРЕОБРАЗОВАТЕЛЬ

11зобрете»»ие относится к области вычислительной техники.

Известен цифро-аналоговый функциональный преобразователь, содержащий входной регистр, один выход которого подключен к первому входу сумматора, другой выход — к второму входу анализатора кода, преобразователь напряжение — код, выход которого соединен с вторым входом сумматора, а выход сумматора — с первым входом выходного регистра, ключи, логический элемент «ИЛИ», первый преобразователь код — напряжение.

Предлагаемое устройство отличается от известного тем, что в него введены датчик эталонного напряжения, преобразователь кода, второй преобразователь код — напряжение и второе матричное запоминающее устройство.

Вход второго запсмина»ощего устройства соединен с входом первого матричного запоминающего устройства, а выход — с первым входом первого преобразователя код — напряжение, второй его вход подключен к датчику эталонного напряжения, а выход первого преобразователя код — напряжение — к первому входу второго преобразователя код †напряжение, второй вход которого соединен с выходом логического элемента «ИЛИ». Выход второго преобразователя код — напряжение подсоединен к входу преобразователя напряжение — код, выходы анализатора кода — к второму входу выходного реп»стра и к упрапл", ощим входам ключей, сигнальные входы которых соединены с вторым выходом входного регистра. Выход первого ключа связан с первым входом логического элемента «11ЛИ», в»орой вход последнего через преобразователь кода — с выходом второго ключа.

На чертеже показана схема цифро-аналогового функц»»o»;>ëh»»îão преобразователя.

1о Она содержит в;одной регистр 1, выходы старгиих разрядов которого соединены с входами первого 2 и второго 3 табличных запоминающих устройств и анализатора 4 кода, а выходы м 7адгиих разрядов регистра 1 — с

15 входами анализатора кода и через ксиочи 5 1»

6, преобразователь 7 кода (прямого в дополнительный), элемент «11Л11» 8 — — с входами преобразователя 9 код — напряжение. Вы î j запомиц»огцсго устройства 3 подключен к

20 одному из гходов преобразователя 10 коднапряжение, другой вход этого преобразователя — к датчику 11 эталонного напряжения.

Выход преобразователя 10 связан с другиъ» входом (эталонного напряжения) прсобразо25 вателя 9, игход последнего--- с входом преобразователя 12 апряжсние — код, выход которого соед»ьпен с одним из входoB сумматора

13. Другой вход сумматора подключен к выходу табличного запоминающего устройства

20 2, а выход сумматора — к входу выходного

413502 регистра 14, знаковый вход которого соединен со знаковым выходом анализатора 4 кода.

Работа функционального преобразователя при положительных значениях функции производной функции, а также при отрицательных значешгях функции и производной функции, может быть описана формулой

g=g + g или

10 (ӄ— У») (х — х») (1) где gÄ вЂ” значение фу.нкции, соответствующее значешпо аргумента х„; у„+i — — значение функции, соответствующее 15 значеншо аргумента х+, х„- — значение аргумента, выраженное старшими разрядами кода; х — полное значение аргумента, выраженное старшими и младшими раз- 20 рядами кода; т — шаг интерполяции.

1zL=:- (л», — х„). (2)

Значения g„, g„+z, ..., записаны в табличном запоминающем устройстве 2, значения

gn i — д> — в табли шом запоминающем устройстве 3, х — х„— значение, выраженное младшими разрлдамн кода аргумента; шаг интерполяции m ьыбнрается в зависимости от точности преобразователя.

Работа функционального преобразователя при поло>кительном значении функции и отрицательном значении производной функции, а также при отрицательном значении функции и поло>кительном значении производной функции может бьп ь описана аналоги шой формулой, но нри этом, чтобы исключить операцию вычитания

1 =g» Ag, (3) 40 вычисление необходимо проводить по формуле

У = У» z + одоп. (4)

Приращение функции в этом случае вычисляется по формуле

» »», Значение кода, соответствующее x z — х, можно получить, преобразовав прямой код 50 младших разрядов аргумента в дополнительный.

Код старших разрядов аргумента х„из входного регистра попадает на вход табличного запоминающего устройства 2, последнее 55 выдает на выход параллельный код соответствующего значения функции у„, илн у+ь который поступает на один из входов сумматора 13. Значение кода х„ проходит также на вход табличного запоминающего устрой- 60 ства 3, которое выдаст значение приращений фушоцни g;, z — gn.

Параллельный код приращенил функции поступает на один из входов преобразователя

10, на другой его вход подается эталонное 65 напряжение от датчика 11 эталонного напряжения, которое выбираетсл в зависимости от шага интерполяции т. На выходе преобразователя 10 образуется напряжение, соответствующее зависимости

У 1 >In которое как эталонное, поступает на вход преобразователя 9. На другой вход этого преобразователя попадает параллельный код младших разрядов аргумента х — х„прямой или дополнительный. 1(од младших разрядов проходит через ключ 5 и элемент «ИЛИ» 8 или ключ 6, преобразователь 7 прямого кода в дополнительный, элемент «ИЛИ» 8. На выходе преобразователя 9 устанавливаются напряжения, соответствующие значению (Vn,> — У )(— )

»z или (У» У») (-«» t.I .«)

Управление ключами 5 или 6 осуществляет анализатор 4 кода, на вход которого поступают коды старших и младших разрядов аргумента из входного регистра 1.

Напряжение с выхода преобразователя 9 подается на вход преобразователя 12, где преобразуется в код значений Лу функции, который поступает на сумматор 13. Последний су мм ирует значение функции, соответствующее коду старших разрядов аргумента, с кодом интерполированных значений, соответствуюшим коду младших разрядов аргумента.

С выхода сумматора 13 код значений функции поступает в выходной регистр 14, в который также попадает значение знака функции с анализатора кода. Считывание кода функции проводится с выходного регистра.

Предмет изобретения

Цифро-аналоговый функциональный преобразователь, содержащий входной регистр, один выход которого подключен к первому входу анализатора кода и через первое табличное запоминающее устройство к первому входу сумматора, другой выход входного регистра соединен с вторым входом анализатора кода, преобразователь напряжение — код, выход которого подключен к второму входу сумматора, а выход сумматора соединен с первым входом выходного регистра, ключи, логический элемент «ИЛИ» и первый преобразователь код — напряжение, отличающийся тем, что, с целью повышения быстродействия преобразователя, в него введены датчик эталонного напряжения, преобразователь кода, второй преобразователь код — напряжение и второе матричное запоминающее устройство, вход которого соединен с входом первого матричного запоминающего устройства, а выход подключен к первому входу первого преобразователя код — напряжение, второй его

4t3502

Составитель В. Рудой

Техред Е, Борисова

Корректор Н. Аук

1 едактор И. Грузова

Заказ 1264/12 Изд. ¹ 1199 Тираж 624 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушская наб., д. 4:5

Типография, пр. Сапунова, 2 вход соединен с датчиком эталонного напряжения, а выход первого преобразователя код —напряжение подключен к первому входу второго преобразователя код — напряжение, второй в .îä козорого соединен с выходом логического элемента «ИЛИ», а выход второго преобразователя код — напряжение подключен к входу преобразователя напряжение-код, выходы анализатора кода подключены к второму входу вь1ходного регистра и к управляющим входам ключей, сигнальные входы которых соединены с вторым выходом входного регистра, выход первого ключа соединен с первым входом логического элемента «ИЛИ», второй вход которого через преобразователь кода соединен с выходом второго ключа.

Патент ссср 413502 Патент ссср 413502 Патент ссср 413502 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в оптоэлектронных вычислительных комплексах

Изобретение относится к вычислительной технике и может применяться в системах управления в качестве спецвычислителя с целью принятия решений в условиях неопределенности, а также при оперативном управлении технологическими процессами по нечетким алгоритмам

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах сбора и обработки информации, а также в системах управления для приема сигналов от аналоговых датчиков и выдачи аналоговых сигналов в виде абсолютных значений напряжения, относительных значений напряжения, а также в виде синусно-косинусных сигналов

Изобретение относится к средствам автоматизации натурных исследований двумерных сигналов датчиков изображений и может быть использовано для регистрации, обработки и воспроизведения радиолокационных эхо-сигналов

 // 414604

 // 415678

 // 415679

 // 418865
Наверх