Патент ссср 411472

 

ческая чЕ ..)А

Союз Сееетскни

Социалмсти нескин

Респ и блик

Зависимое от авт. свидетельства №

М. Кл. G 06j 1/00

Заявлено 05.И11,1971 (№ 1688001 18-24) с присоединением заявки №

Приоритет

Опубликовано 15.1.1974. Бюллетень № 2

Дата опубликования аписания 5Х1.1974

Государственный комитет

Совета Министров СССР по репам изобретений и открытий

УДК 681.325(088.8) Авторы изобретения

Я. Ф. Блейерс и А. П. Спалвинь

Рижский ордена Трудового Красного Знамени политехнический институт

Заявитель

ЦИ ФРО-АНАЛОГОВОЕ МНО)КИТЕЛЬНО-ДЕЛ ИТЕЛ ЬНОЕ

УСТРОЙСТВО

Изобретение относится к области вычислительной техники, а именно, к множительноделительным устройствам гибридных вычислительных машин.

Известны цифро-аналоговые делительные устройства, состоящие из аналого-цифрового преобразователя и источника опорного напряжения. При делении делимым является аналоговое напряжение, подаваемое на вход аналого-цифрового преобразователя, а делителем— опорное напряжение.

Однако такие устройства не позволяют производить операцию умножения.

С целью расширения функциональных возможностей устройства оно содержит блок управления опорным напряжением, содержащий инверторы, первую и вторую группы схем «И», схемы «ИЛИ», триггеры, ключи, резисторную сетку типа R — 2R; входы блока управления опорным напряжением соединены с первыми входами первой группы схем «И» и со входами инверторов, выходы инверторов соединены с первыми входами второй группы схем «И», вторые входы первой и второй групп схем «И» соединены с управляющими входами блока управления опорным напряжением, выходы схем «И», первой и второй групп, относящихся к одному входу блока управления опорным напряжением, соединены со входами схем «ИЛИ», выходы которых соединены с единичными входами триггеров, единичные выходы триггеров соединены со входами ключей, .выходы ключей соединены с резисторной сеткой типа R — 2R, 5 выход которой является выходом блока управления опорным напряжением и соединен со входом источника опорного напряжения.

На чертеже приведена схема предлагаемого устройства.

10 Устройство включает аналого-цифровой преобразователь 1, соединенный с источником опорного напряжения 2, на входном каскаде которого включен блок управления 3, а второй вход преобразователя 1 соединен с источ15 ником аналогового напряжения, На входе источника опорного напряжения

2 включена сетка резисторов 4 — 11 типа

R — 2R.

Резисторы 5, 7, 9 сетки установлены»а вы20 ходах ключей 12 — 14, входы которых соединены с единичными выходами триггеров

15 — 17.

Входы триггеров 15 — 17 соединены схемами «ИЛИ» 18 — 20, на входы которых уста25 новлены логические схемы «И» 21 — 26. Входы логических схем «И» 22, 24, 26 соединены с инверторами 27 — 29.

Устройство работает следующим образом.

Код на выходе преобразователя 1 поразрядЗ0 ного уравновешивания прямо пропорцпонален

ЗО

Отношению аналогового Модного йапряжения

U» к опорному на|пряжению U,„: у g ВХ оп

Следовательно, для реализации операции деления опорное на пряжение должно меняться пря|мо пропорционально коду делителя, подаваемого из цифровой вычислительной машины. Для четырехразрядного нормализованного кода делителя пределы изменения кода составят от 1000 до 1111, что соответствует изменению опорного напряжения в пределах от 0,5 Uon до Uon.

Для выполнения операции деления из цифровой вычислительной машины на один из входов схем «И» 21, 23, 25 подается разрешающий потенциал, а на другие — нормализованный код мантиссы масштабного коэффи циента, который через схемы «И» 21, 23, 25 и схемы «ИЛИ» 18 — 20 поступает на триггеры 15 — 17. Сигнал с триггеров 15 — 17 передается на ключи 12 — 14, при этом к резисторам 5, 7, 9 подключается либо эталонное напряжение, что соответствует единичному состоянию в данном разряде, либо общая точка источника опорного напряжения, что соответствует нулевому состоянию разряда.

Резистор 11 постоянно соединен с источником эталонного напряжения, так как код,мантиссы масштабного, коэффициента из цифровой вычислительной машины, подается в нормализованной форме. Если подан код 1000, то резисторы 5, 7, 9 подключены к общей точке источника опорного .напряжения 2 и опорное напряжение на его выходе будет минимальным, т. е. 0,5 UoD.

Если подан код 1111, то резисторы 5, 7, 9 подключаются к эталонному напряжению и опорное напряжение на выходе источника будет,максимальным.

При различных промежуточных комбинациях кода мантиссы, масштабного коэффициента напряжение на выходе источника 2 будет принимать различные и промежуточные значения.

Для выполнения операции умножения выходной .код аналого-цифрового преобразователя,1 должен быть прямо пропорционален произведению аналогового напряжения U„ и преобразованного U „: — К вк оп

Ki где /оп = оп

Это значит, что на,выходе источника 2 напряжение должно меняться обратно пропорционально коду цифровой вычислительной машины.

Если 4исло разрядов Ме превь1й1ает четЫрех, получение обратно пропорциоййльного кода сводится к инвертированию 2, 3 и 4 разрядов прямого кода и осуществляется следующим образом.

Из ЦВМ на блок управления 3 поступает нормализованный код множителя. В режиме умножения 2, 3 и 4 разряды кода инвертирук>тся инверторами 27 — 29 и поступают на схемы «И» 22, 24 и 26, на второй вход которых подан разрешающий потенциал из ЦВМ.

С выходов схем «И» проинвентированный код

2, 3, 4 разрядов через схемы «ИЛИ» 18 — 20 поступает на триггеры 15 — 17, единичные выходы которых подключены к управляющим входам ключей 12 — 14.

Ключи 12 — 14 под ключают к резисторам 5, 7 и 9 либо к источнику эталонного напряжения, что соответствует единичному состоянию в данном разряде, либо к общей шине устройства, что соответствует нулевому состоян.ию в данном разряде. На выходе источника спорного напряжения 2 появится напряжение сбратно пропорциональное коду,,поданному на устройство из ЦВМ.

Таким образом, выходной код аналого-цифрового преобразователя будет пропор|ционален произведению входного напряжения на код множителя.

Предмет изобретения

Цифро-аналоговое множительно-делительное устройство, содержащее аналого-цифровой преобразователь, первый вход которого соединен с выходом источника опорного напряжения, а второй вход соединен с выходом источника аналогового напряжения, о т л ич а ю щ е е с я тем, что, с целью расширения функциональных возможностей устройства, оно содержит блок управления опорным напряжением, содержащий инверторы, первую и,вторую группы, схем «И», схемы «ИЛИ», триггеры,,ключи, резисторную сетку типа

R — 2R, входы блока управления опорным напряжением соединены с первыми входами первой группы схем «И» и со входами инверторов,,выходы инверторов .соединены с первыми |входами второй группы схем «И», вторые входы первой и второй групп схем «И» соединены с управляющими входами блока управления опорным напряжением, выходы схем «И» первой и второй групп, относящихся к одному входу блока управления опорным напряжением, соединены со входами схем

«ИЛИ», выходы которых соединены с единичными входами триггеров, единичные выходы триггеров соединены со входами ключей, выходы ключей соединены с резисторной сеткой типа R — 2R, выход которой соединен со входом источника опорного напряжения, Составитель И. Долгушева

Редактор Л. Цветкова Техред Е. Борисова Корректор О. Тюрина

Заказ 1163/12 Изд. № 1173 Тираж 624 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, 7К-35, Раушская наб., д. 4/5

Типография., пр. Сапунова, 2

Патент ссср 411472 Патент ссср 411472 Патент ссср 411472 

 

Похожие патенты:

В п т б // 408337

Вптб // 397941

Эс // 369589

Изобретение относится к области вичислительной техники и может быть использовано в гибридных вычислительных системах

Изобретение относится к области вычислительной техники и может быть использовано в вычислительных системах с параллельной обработкой информации смешанной формы представления

Изобретение относится к вычислительной технике и может быть использовано для реализации как логических, так и арифметических операций с дискретными и аналоговыми значениями нулей и единиц

 // 418864

 // 433511
Наверх