Патент ссср 410540
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ.
4I0540
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства №вЂ”
Заявлено 30.XI.1971 (№ 1719325/26-9) с присоединением заявки №вЂ”
Приоритет
Опубликовано 05.1.1974. Бюллетень № 1
Дата опубликования описания 26.IV.1974
М. Кл. Н 03k 3/82
Гасударственный комитет
Соаета Министраа СССР по делам изобретений и открытий
УДК 621.374(088.8) Автор изобретения
И. М. Соколов
Заявитель
ФОРМИРОВАТЕЛЬ ТАКТОВЫХ ИМПУЛЬСОВ
Изобретение относится к области автоматики и вычислительной техники и может быть использовано в синхронизаторах, электронных коммутаторах и других устройствах.
Известны формирователи тактовых импульсов, содержащие генератор, распределитель тактовых импульсов, состоящий из счетчика и дешифратора, логические схемы, линию задержки и триггер.
Этот формирователь не дает возможности формирования на каждой шине дешифратора им пульсов р азлич ной длительности.
Цель изобретения — формирование на каждой шине дешифратора импульсов различной длительности.
Для этого в формирователь введены делитель частоты с переменным коэффициентом деления, состоящий из счетчика, дешифратора, его выходы соединены со входами схемы
< И», а выходы схемы «И» подключены ко входам схем «ИЛИ», и коммутатор, при этом выходные шины дешифратора распределителя тактовых импульсов связаны через коммутатор и делитель частоты с одним входом триггера, его выходы подключены к логическим схемам «И», включенным в цепи связи генератора со счетчиками делителя частоты и распределителя тактовых импульсов, а другой вход триггера соединен через логическую схему «И» и линию задержки со входом счетчика распределителя тактовых импульсов.
На чертеже приведена функциональная схема предлагаемого формирователя импульсов.
Он содержит распределитель 1 тактовых импульсов, выполненный на счетчике 2 и дешифраторе 3, выходы 4а — 4п которого связаны через коммутатор 5 с логическими схемами
«И» ба — бп делителя 7 частоты с переменным
10 коэффициентом деления.
Делитель 7 частоты выполнен на счетчике 8 с дешифратором 9, его выходы через логические схемы «И» ба — бп и схемы «ИЛИ» 10 и
11 связаны со сбросом счетчика 8 и через ло15 тические схемы «И» 6a — бп и схемы «ИЛИ»
10 и 12 — со входом триггера 13. Выходы триггера 13 подключены к логическим схемам
«И» 14 и 15, включенным в цепь связи генератора 16 со счетчиками 8 и 2. Другой вход
20 триггера 13 связан через логические схемы
«И» 17 и «НЕ» 18 с генератором 16 и через линию задержки 19 — со входом счетчика 2.
Формирователь работает следующим образом.
25 В исходное состояние распределитель 1 тактовых импульсов устанавливается при подаче импульса общего сброса или переполнения счетчика 2 на логическую схему «ИЛИ» 20.
В этом случае счетчики 2 и 8 — на нуле, а
30 триггер 13 подключает схему «И» и отключает схему «Й» 14. В исходном состоянии также осуществляется связь выходов 4a — 4n дешифратора 3 со схемами «И» 6а — 6n дешифратора 9 с помощью коммутатора 5 и управляющих сигналов, подаваемых на него.
После включения генератора 16 первый импульс проходит через схему «И» 15 на вход счетчика 2. Это приводит к появлению сигнала на первой шине (выход 4а) дешифратора 3, которая через коммутатор 5 подключена к одной из схем «И» 6а — 6п, включенной, например, в пятую шину дешифратора 9, После прохождения первого импульса триггер 13 перебрасывается, отключает схему «И» 15 и подключает схему «И» 14. При этом импульсы генератора 16, пройдя схему «И» 14, поступают на вход счетчика 8, но на выходе схемы
«ИЛИ» 10 сигнал не появляется, так как подключена схема «И» только пятой шины дешифратора 9. При прохождении пяти импульсов на выходе схемы «ИЛИ» 10 появляется сигнал, который приводит к сбросу счетчика 8 и перебрасыванию триггера 13 в исходное состояние, отключая схему «И» 14 и подключая схему «И» 15.
Следующий импульс проходит через схему
«И» 15 на вход счетчика 2, что приводит к появлению сигнала на второй шине (выход 4б) дешифратора 3, которая подключена через коммутатор 5 к одной из схем «И» 6а — бп, включенной, например, в тринадцатую шину дешифратора 9. После прохождения этого импульса триггер 13 вновь перебрасывается, отключает схему «И» 15 и подключает схему
«И» 14. При этом импульсы с генератора 16, пройдя схему «И» 14, поступают на вход счет410540
4 чика 8, но на выходе схемы «ИЛИ» 10 сигнал появится только после прохождения тринадцати импульсов. После этого происходит сброс счетчика 8, а триггер 13 устанавливается в исходное состояние. После заполнения счетчика
2 появляется сигнал на последней шине (выход 4n) дешифратора 3, приводящий формирователь в исходное состояние.
Программа работы коммутатора 5 подается
1О на управляющие шины 21а — 21n коммутатора 5, Предмет изобретения
Формирователь тактовых импульсов, содержащий генератор, распределитель тактовых импульсов, состоящий из счетчика и дешифратора, логические схемы, линию задержки и триггер, отличающийся тем, что, с целью формирования на каждой шине дешифратора импульсов различной длительности, в формирователь введены делитель частоты с переменным коэффициентом деления, состоящий из счетчика, дешифратора, его выходы соединены со входами схем «И», а выходы схем «И» подключены ко входам схемы «ИЛИ», и коммутатор, при этом выходные шины дешифратора распределителя тактовых импульсов связаны через коммутатор и делитель частоты с од ним входом триггера, его выходы подключены к логическим схемам «И», включенным в цепи связи генератора со счетчиками делителя частоты и распределителя тактовых импульсов, а другой вход триггера соединен через логическую схему «И» и линию задержки со входом счетчика распределителя тактовых импульсов.

