Патент ссср 410532

 

ОПИСАНИЕ

ИЗОБРЕТЕН И

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

4IO532

Союз Советских

Социалистических

Республик

1 рсессюа н ам 1

„,,„.o т-,.;,иячеи инив

:и1ибяио ежа Мф, Зависимое от а вт. свидетельства Ме

Заявлено 13.Х11.1971 (№ 1723487/26-9) с присоединением заявки Х

Приоритет

Опубликовано 05.1.1974. Бюллетень М 1

Дата опубликования описания 05.V.1974

М. Кл. Н 03k 3/00

Государственный комитет

Совета Министров СССР оо делам иэооретений и открытий

УДК 681.326.35:621. .373.5 (088.8) Автор изобретения

А Н. Кармазинский

Московский ордена Трудового Красного Знамени инженернофизкческий институт

Заявитель

ГЕНЕРАТОР ЧЕТЫРЕХТАКТНЫХ ИМПУЛЬСОВ

Изобретение относится к радиотехнике и может быть использовано в устройствах вычислительной техники.

Известен генератор четырехтактных импульсов на МДП-транзисторах с индуцированными каналами, содержащий задающий генератор, подключенный к источнику синхронизирующих импульсов с двумя парафазными выходами, соединенными со входами двух идентичных устройств формирования импульсов.

Каждое устройство формирования состоит из триггера, управляющий транзистор которого включен последовательно с активным транзистором первого плеча, выход второго плеча соединен со входом устройства задержки на

МДП-транзисторах. Этот генератор ненадежен в работе.

Цель изобретения — повышение надежности четырехтактного генератора.

Для этого выход первой секции устройства задержки на МДП-транзисторах каждого устройства формирования импульсов через дополнительно введенный формирующий каскад присоединен к затвору введенного установочного транзистора, который подключен параллельно одному плечу дополнительно введенного второго триггера. Выход второй секции устройства задержки на МДП-транзисторах через дополнительно введенный второй формующий каскад присоединен к затвору введенного второго установочного транзистора, который подключен параллельно первому плечу первого триггера, причем оба плеча каждого второго триггера присоединены к

5 затворам транзисторов выходных формирователей.

Параллельно активному транзистору первого плеча каждого второго триггера включен дополнительный транзистор, затвор которого

1О присоединен к стоку транзистора второго плеча каждого первого триггера.

На фиг. 1 приведена принципиальная электрическая схема предлагаемого генератора; на фиг. 2 — временные диаграммы его рабо15 ты.

Генератор четырехтактных импульсов содержит задающий генератор 1, собранный на транзисторах 2 — 12. Транзистор 2 используется для внешней синхронизации задающего

20 генератора. Генератор 1 имеет два парафазных выхода, которые подключены к формирующим инверторам, собранным на транзисторах 13 и 14, 15 и !6. Парафазные выходы инверторов соединены со входами устройств 17

25 и 18 формирования импульсов. Устройства 17 и 18 имеют идентичные схемы. Устройство 17 содержит триггер 19, управляющий транзистор 20 которого включен последовательно с активным транзистором 21 первого плеча. Вы30 ход второго плеча триггера 19 соединен со

410532

3 входом устройства задержки 22 на МДП-транзисторах. Выход секции 23 устройства задержки 22 через формирующий каскад 24 на транзисторах 25 и 26 присоединен к затвору установочного транзистора 27, который подключен параллельно одному из плеч триггера 28. Выход секции 29 устройства задержки 22 через формирующий каскад 30 присоединен к затвору установочного транзистора 31, который подключен параллельно первому плечу триггера 19. Оба плеча триггера 28 присоединены к затворам транзисторов 32 и 33 выходных формирователей. Параллельно активному транзистору 34 триггера 28 включен транзистор 35, затвор которого присоединен к стоку транзистора 36 второго плеча триггера 19. В схеме устройства 17 формирования импульсов применены также транзисторы 37 — 54.

Устройство 17 формирования импульсов имеет выходы 55, 56, 57, устройство 18 формирования импульсов — выходы 58, 59, 60. Устройство формирования 18 выполнено на транзисторах 61 — 89.

На фиг. 2 кривая а показывает напряжение на выходе генератора 1, кривые 55 — 60 — напряжения на соответствующих выходах устройств 17 и 18 формирования импульсов.

Работает генератор следующим образом.

От генератора 1 непрерывно поступают импульсы со скважностью, равной двум, на устройства 17 и 18 формирования импульсов.

Эти импульсы формируются инверторами на транзисторах 13 и 14, 15 и 16, причем отрицательной полуволне генерируемых колебаний (если считать, что схема выполнена на МДПтранзисторах с каналами р-типа) соответствует положительный перепад напряжения на стоке транзистора 13 и отрицательный перепад напряжения на стоке транзистора 15. При подаче отрицательных перепадов напряжения на затворы управляющих транзисторов 20, 49, 62 и 80 триггеров устройств 17 и 18 формирования импульсов они открываются.

Предположим, что некоторый момент времени, который будем считать начальным, соответствует исходному состоянию инвертора устройства 17 и на затворах управляющих транзисторов 20 и 49 высокий (по абсолютной величине) отрицательный уровень напряжения, обеспечивающий открытое состояние этих транзисторов. В начальный момент оба триггера 19 и 28 устройства 17 (или 18) оказываются в таком состоянии, что на стоках транзисторов 20 и 49 низкие (по абсолютной величине) уровни напряжения, а на стоках транзисторов 36 и 52 — высокие. Такие исходные состояния триггеров 19 и 28 устанавливаются автоматически.

Действительно, для того чтобы па стоках транзисторов 20 и 49 были высокие уровни напряжения, необходимо, чтобы транзисторы

21, 34, 35 были закрыты, а на стоках транзисторов 36 и 52 были низкие уровни напряжения, т. е. эти транзисторы должны быть открыты. В результате транзисторы 41, 26, 46

4 оказываются закрытыми, а транзисторы 42 и

45 открытыми, тогда на стоках транзисторов

26 и 48 будут высокие уровни напряжения, которые подаются на затворы транзисторов 31 и 27, и они открываются. Эти транзисторы шунтируют цепь последовательно соединенных транзисторов 20, 21 и цепь, состоящую из транзистора 49, подключенного к параллельно соединенным транзисторам 34 и 35. Это приводит к уменьшению по абсолютной величине напряжений на стоках транзисторов 20 и 49, отпиранию транзисторов 21, 34, 35 и запиранию транзисторов 36 и 52. Инвертированный уровень напряжения со стока транзистора 36 через устройство 22 задержки передается на затворы транзисторов 27 и 31, закрывая их и устанавливая схему в исходное состояние. Таким образом, всегда в начальном состоянии на стоках транзисторов 36 и 52 триггеров 19 и 28 высокие уровни напряжения, а на выходах 55 и 56 — низкие уровни напряжения.

При подаче положительного перепада напряжения со стока транзистора 15 на затворы транзисторов 20 и 49 последние закрываются, так как на стоке транзистора 15 устанавливается низкий уровень напряжения, по абсолютной величине меньший, чем пороговое напряжение транзисторов 20 и 49. На стоках транзисторов 20 и 14 напряжение увеличивается, что приводит к перебросу триггеров 19 и 28 (перебрасываются транзисторы 36 и 52 и запираются транзисторы 21, 34 и 35).

Перепад напряжения со стока транзистора

36 передается на устройство 22 задержки. 3адержанный секцией 23 устройства 22 задержки на транзисторах 39 — 42 и сформированный каскадом 24 «а транзисторах 25 и 26 перепад напряжения со стока транзистора 26 поступает на затвор транзистора 27 и отпирает его.

Это приводит к уменьшению напряжения на стоке транзистора 49, запиранию транзистора

52, перебросу триггера 28 и отпиранию транзистора 34. Таким образом, триггер 28 формирует короткий импульс, который после выходного инвертора на транзисторах 32 и 33 поступает на выход 55.

Перепад напряжения со стока транзистора

36, задержанный на пяти каскадах устройства задержки 22 на транзисторах 42 — 46, время задержки которых превышает время задержки первых двух каскадов на транзисторах 41, 39, 40, но меньше длительности полупериода колебаний генератора 1, поступает на формирующий инвертор на транзисторах

47 и 48 и со стока транзистора 47 передается па затвор транзистора 31, отпирая его и вызывая переброс триггера 19 в начальное состояние. На выходах триггера 19 формируется длинный импульс, который через инвертор на транзисторах 53 и 54 поступает на выход

56. После переброса триггера 19 должен закончиться входной сигнал, который открывает транзисторы 20 и 49. Задержка между срабатыванием триггера 19 и окончанием входного сигнала должно быть меньше времени за.

410532 держки на первых двух каскадах устройства

22 задержки (транзисторы 41, 39, 40).

Плавная регулировка длительности выходных импульсов может проводиться переменными резисторами, если ими заменить транзисторы 39, 40, 44 в устройстве 17 и транзисторы 67, 69, 75 в устройстве 18.

1. Генератор четырехтактных импульсов на

МДП-транзисторах с индуцированными каналами, содержащий задающий генератор, подключенный к источнику синхронизирующих импульсов с двумя парафазными выходами, соединенными со входами двух идентичных устройств формирования импульсов, каждое из которых состоит из триггера, управляющий транзистор которого включен последовательно с активным транзистором первого плеча, выход второго плеча соединен со входом устройства задержки на МДП-транзисторах, о тл и ч а ю шийся тем, что, с целью повыше23 22 24 Р9 50 17 ZP

Предмет изобретения ния надежности, выход первой секции устройства задержки на МДП-транзисторах каждого устройства формирования импульсов через дополнительно введенный формирующий каскад присоединен к затвору вновь введенного установочного транзистора, который подключен параллельно одному плечу дополнительно введенного второго триггера, а выход второй секции устройства задержки на МДП-тран10 зисторах через дополнительно введенный второй формирующий каскад присоединен к затвору вновь введенного второго установочного транзистора, который подключен параллельно первому плечу первого триггера, причем

1s оба плеча каждого второго триггера присоединены к затворам транзисторов выходных формирователей.

2. Генератор по п. 1, отличающийся тем, что параллельно активному транзистору

20 первого плеча каждого второго триггера включен дополнительный транзистор, затвор которого присоединен к стоку транзистора второго плеча каждого первого триггера.

410532

Фг г. 2

Составитель Ю. Еркин

Техред 3. Тараненко

Корректор Л. Орлова

Редактор T. Орловская

Типография, пр Сапунова, 2

Заказ 1023/14 Изд. № 365 Тираж 811 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, К-35, Раушская паб., д. 4,5

Патент ссср 410532 Патент ссср 410532 Патент ссср 410532 Патент ссср 410532 

 

Похожие патенты:

Модулятор // 406314

Вптб // 406305

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управлениях

Изобретение относится к области высоковольтной импульсной техники и может быть использовано в качестве источника импульсного электропитания различных электрофизических установок

Изобретение относится к устройствам цифровой автоматики и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2103808
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, в вычислительных устройств, устройствах связи различных отраслей техники

Изобретение относится к области электротехники, в частности к области генерирования электрических импульсов с использованием трансформаторов

Изобретение относится к импульскной технике

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах, работающих в частотном режиме, а также при разработке источников коротких высоковольтных импульсов

Изобретение относится к электротехнике и электронике и может быть использовано в устройствах питания радиоэлектронной аппаратуры, для питания электроприводов и т.д
Наверх