В п тб h т^^1щ1 ,-, -j-.• :,••..i,i j i
406298
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
СО3оз Совекких
Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 14.Х11.1971 (№ 1723290/26-9) с присоединением заявки №
Приоритет
Опубликовано 05.Х1.1973. Бюллетень № 45
Дата опубликования описания 21.III.1974
М. Кл. Н 03k 3/286
Гасударственный комитет
Совета Министров СССР по делам изобретений и открытий
УДК 621.374.3(088.8) 1
А. Г. Солод, С. И. Яровой, Г. Г. Мацкевич. С. В. Высочина, В. П. Волкогон и А. А. Молчанов
-;. ; г °: г ., Г 11
"., -ль.
Авторы изобретения
Заявитель
ТРИГГЕР НА МОП-ТРАНЗИСТОРАХ
Изобретение относится к микроэлектронике.
Устройство может быть использовано в автоматике, цифровой измерительной и вычислительной технике в качестве пересчетного элемента при построении различных счетчиков, преобразователей и т. д.
Известны триггеры на МОП-транзисторах, содержащие первый ипвертор, подключенный выходом ко входу второго инвертора, а входом — к выходу второго и через проходной транзистор, подключенный затвором к одной из шин тактовых импульсов, управляющие транзисторы.
Предлагаемое устройство отличается от известных тем, что содержит дополнительный инвертор, подключенный входом к выходу второго инвертора через первый управляющий транзистор, затвор которого соединен с затвором проходного транзистора, а выход дополнительного инвертора подключен ко входу первого инвертора через второй управляющий транзистор, затвор которого соединен с другой шиной тактовых импульсов, причем третий управляющий транзистор соединен затвором с третьей шиной тактовых импульсов, а истоком и стоком — соответственно со входом второго и дополнительного инверторов.
Это позволяет расширить функциональные возмо кности устройства.
На фиг. 1 изображена принципиальная схема устройства; на фиг. 2 представлены временные диаграммы, поясняющие работу устройства.
В месте соединения истока управляющего транзистора 1 с затвором транзистора 2 и с истоком проходного транзистора 3 образован узел 4 в месте соединения стока транзистора
2 с истоком транзистора 5 и с затвором тран10 зистора 6 — узел 7.
Объединение транзисторов 3, 6 управляющего транзистора 8, а также истока транзистора 9 образует узел 10. Исток управляющего транзистора 8 соединен с затвором трапзис15 тора 11. B точке их соединения образован узел 12.
В результате объединения транзисторов 11 и 1, а также истока транзистора 13 образо20 вался узел 14. Затвор транзистора 1 через шину 15 соединен с источником фазы ФI, затворы проходного 3 и управляющего 8 транзисторов через шину 16 соединены и источником фазы Ф2. Стоки и затворы транзисторов 5, 9
25 и 13 через шину 17 подключены к источнику питающего напряжения. Источники транзисторов 2, 6 и 11 подключены к земляной шине.
Транзисторы 2 и 5 образуют первый инвертор, транзисторы 6, 9 — второй, а 11 и 13—
30 дополнительный.
406298
Сток управляющего транзистора 18 соединен с узлом 7, исток — с узлом 12, затвор подключен к шине фазы ФЗ.
Во время пассивного периода, когда фаза
Ф1 (фиг. 2 а) имеет низкий потенциал, а фаза Ф2 (фиг. 2б) — высокий, транзисторы 3 и 8 поддерживаются в открытом состоянии, а транзистор 1 — в закрытом. Предположим, что в этом случае в узлах схемы 4, 10, 12— низкий потенциал (фиг. 2в, д. е), в узлах 7, 14 — высокий (фиг. 2 r, ж). Такое состояние схемы устойчиво.
Во время передачи информации, когда действуют фазы Ф1 и Ф2, транзисторы 3 и 8 закрываются, а транзистор 1 открывается. Высокий потенциал с узла 14 прикладывается к узлу 4 и транзистор 2 запирается.
Таким образом, в результате действия фаз потенциалы в узлах устанавливаются следующим образом: в узлах 4, 10, 14 — высокий, а в узлах 7 и 12 — низкий. Потенциалы в узлах
12 и 14 в результате действия фаз остаются прежними, так как затвор транзистора 11 изолирован от остальной части схемы. Потенциал в узле 12 продолжительное время, определяемое сопротивлением МОП-транзистора и величиной паразитной емкости 19 в узле, остается неизменным.
Когда транзисторы 3 и 8 вновь открываются, а транзистор 1 закрывается, высокий потенциал с узла 10 прикладывается к затвору транзистора 11, закрывая его. В результате этого потенциалы схемы распределяются следующим образом: в узлах 4, 10, 12 — высокий, в узлах 7, 14 — низкий, т. е. за время действия фаз Ф1 и Ф2 состояние схемы изменяется.
Воздействие фаз в следующий момент устанавливает триггер в исходное состояние, что свидетельствует о пересчетном режиме устройства.
Когда длительность активного периода фаз больше времени разряда паразитного конден5 сатора в узле 12, нормальная работа триггера нарушается. Для обеспечения постоянства потенциала в узле 12 на время передачи фаз включается транзистор 18, связывающий инвертор на транзисторах 2 и 5 с дополнитель10 ным инвертором на транзисторах 11, 13. Транзистор 18 включается фазой ФЗ, синфазной фазе Ф1 и задержанной относительно нее на время, необходимое для заряда паразитных емкостей в плечах триггера.
Предмет изобретения
Триггер на МОП-транзисторах, содержащий
20 первый инвертор, подключенный выходом ко входу второго инвертора и входом — к выходу второго инвертора через проходной транзистор, подключенный затвором к одной из шин тактовых импульсов, управляющие тран25 зисторы, отлича>ошийся тем, что, с целью расширения функциональных возможностей, в него введен дополнительный инвертор, подключенный входом к выходу второго инвертора через первый управляющий транзистор, 30 затвор которого соединен с затвором проходного транзистора, а выход дополнительного инвертора подключен ко входу первого инвертора через второй управляющий транзистор, затвор которого соединен с другой шиной так35 товых импульсов, причем третий управляющий транзистор соединен затвором с третьей шиной тактовых импульсов, а истоком и стоком — соответственно со входом второго и дополнительного инверторов.
406298
91
Ф2 Рог Я
Составитель А. Федорова
Редактор Б, Федотов
Техред T. Ускова
Корректор О. Тюрина
Заказ б17/1б Изд. № 224 Тираж 780 Подписное
ЦНИИПИ Государственного комнтсза Совета Министров СССР по делам изобретений и открь|тий
Москва, 7К-35, Раугнская наб., д. 4!5
Типография, пр. Сапунова, д. 2


