Патент ссср 403010
4ОЗОЮ
ОПИСАН )
ИЗОБРЕТЕН ИЯ
Союз Советских
Социвлмстицвшик
Реслу6лик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Зависимое от авт. свидетельства ¹ —. > 1.К.т. H 03b 19/00
Заявлено 13.1Х,1971 (¹ 1697279/1S-24) с присоединением зяязкц %в
Приоритет -—
Опубликсвяц|? 19.Х.1973. Бюллетень ¹ 42
Дата оп>>бликован:гя Опи.анця 27Л.1974
1асударственна|й камнтет
Саввта й1инистрав СССР па делам нзааретенкй и аткрытнй
i ЛК 681 325 57 (0SS Я) Авторы изобретвния
l0. П. Бурченко, К. И. Диденко, А. Н. Конярев, M В. Трепашко и И. С.Шандрин
Заявитель Специальное конструкторское бюро систем автоматического управления
УСТРОЙСТВО ДЛЯ УМНОЖЕНИЯ И ДЕЛЕНИЯ ЧАСТОТНЫХ
СИГНАЛОВ
Изоб1?еТОНие OTllOPHTÑH к 00:Iя |11 1 Tidal;iT 1ки и вычислительной техники.
Известны устройства для умножения и деления частотных сигналов, соде!)?кяlц|lе зядатчцк временных интервалов, клапаны, истОчник 5 частотных сигналов, двоичные и.-разрядны;. счетчики пя триггерах, схемы совпадения, выходами соединенные " выходной собирающей схемой, блок выделения m периодов частотного сигнала, соединен ный с выходом второго 1О источника частотного сигнала, генератор эталонной частоты ц источники управляющи ; с|гналов «умножение» и «делецие».
Предложенное устройство отличается от цзьестных тем, что в нем выход задятчика вре- 1;> моц I! Ix ццтервалов и:выход пергого источника
lастотного сигнала, соедин"-нного со входом первого двои шого счетчика, через соот|ветствующHp. входы первого клапана соединены сН входами с первой по и-ю схему совпадения, О другие входы которых подключены к соответствующим сдщщчным выходам первого двоичного счет п|ка, нулевые выходы которого подключены со сдвигом на разряд к соответствующим дополнительным входам всех после- 2а дующих схем совпадения; выходы второго дгоичцого счет 1икя соединены с соответствующими входам;1 .с п по первую схему совпадения, а вход второго двоичного счетчика подклкгчец к выходам второго и третьего клана- 30 ня. Црцчсм ; Io.ll>l второго клапана соответст«ец>ио соедц1:Си|1 с выходом второго источника частотного сцгд зля ц гыходом источника упрявл|пощего сигналя «умножение», а входы третьсго клс 1яця соответственно соединены с выходом генератора эталонной частоты и через бло1 выделения иг периодов частотного сигналя — с выходом цсточ||цка управляющеГО СЦ ГН ЯЛ Я «ДЕЛ ЕН||Е».
Зто позволило повысить быстродействие:1 упростить устройство.
Блок-схема устройства приведена ня черте?K C.
Устройство содержит зядатчпк I временных цнтсрзH7p3, кля:|яны 2, 3, 4, источники 5, 6 частотных сигналов, двоичные и-разрядные счетчики 7, 8 ня триггерах, схемы совпадения
9 — 18, выходную .собирающую схему 14, блок
15 выделения иг периодов частотного сигнала. генератор 1б эталонной частоты и источники управляющих сигналов «умножение» 17 ц «деле|вне» 18.
Устройство работает следующим образом.
Каждый триггер двоичного и.-разрядного счетчика 7 делит поступающую на его вход частоту на 2, в результате чего на выходе 1-го, 2-го, ..., и-го его триггеров величины частот будут равны соответственно /1 2 —, /1 2 —, ..., / 2 †".
Разрядность двоичных и-разрядных счетч11403010 т. е. Bl 1хсдн а 5! l Ei то !ч! !! рО!10!) цн )El!i lhEI 3 частному Входных частот. во ков 7;! 8 одинакова и выбирается из усло<вия, чтобы пр! выбранных параметрах устройства счетчик 8 не переполнялся.
Число импульсов N2, поступающее в двоичный и-разрядный счетчик 8, равно:
Vg = К! . 2о+ К2. 2 1 + Кз . 2
+К .2л — 2 +К 2л-- где Кь Кг, Кь ", К вЂ” l, К, — коэффициенты, дарг)нимающие значения О или 1.
Импульсы, поступающие на выход устройства через собирающую схему 14, синхрс<низированы частотой f! и проходят через схемы совпадения 9, 10, 11, 12, И при соблюдении определенных условий состояния три<г)геров д<воичных и-разрядных счетчиков 7 и 8. 15
Импульсы опроса схем совпадения формируются выходными импульсами трипгеро!в— делителей двоичного и-разрядного счетчика 7 и синхронизированы частотой fl, причем выходы указа<нных трит<геров счетчика 7 комбинируются таким образом, чтобы ни один из импульсов опроса не <совпадал с другими во времени. Разрешен<нем прохождения указанных
HMIIl) ëüñîâ опроса через схемы ссв<па<дения 9, 10, 11, 12, И на выход устрой<ства является единичное состояние триггеров счетчика 8.
При нулевом состоянии некоторых т<риггеров счетчика 8 определенная часть импуль<сов опроса <на выход устройства не проходит.
Исходя из вышеизложенного и учитывая,лс коммутацию выходов триггеров д<воичпых п.-разрядных счетчиков 7 и 8 на входах схем совпадения 9 — И, очевидно следующее выражение для выходной частоты устройства:
Р=f! 2 4п+f! ° 2 — Kn !+... 5 f 2-(л- !) . К +f 2 -л . К, "
Преобразо!вывая .данное выражение, получим
F= f1 2 л (К .2л ив )+К .2л--2+
+К2 2 ) =fl 2 " Nq, 4О
При умножении частот открывается клапан 8:на время Т». ° и в счетчик 8 поступает
N = Т) лл f2 им пУльссв.
Выход<ная частота устройства для данного случая ра<вна: 15
F = f i . ) . 2 " . Т -.. », т. е. выходная частота пропорциональна произведению входных частот. .При делении частот запускается блок 15 выделения т периодов входной частоты f и в 5с
4 счетчик 8 посту)пает Л2 — — m =- импульсоB.
f»
Выходная частота устройства для данного случая равна: 55
Время открытого состояния клапана 2 определяется временем, необходимым для измерения <выходной частоты устройства. При этом прои<сходит одрос <схем совпадения 9 — 18 при фиксиро)ванном числе V2 в счетчике 8. Клапаны 8 и 4 <в это время должны быть закрыты.
При заполнении счетчика 8 клапан 2 закрыт, т. е. налагается запрет на прохождение импульсов опроса на схемы совпадения. Заполнение счетчика 8 при умножении <производится импульсами частоты jg за время Т».. открытого состояния клапана 8, При делении частот счетчик 8 наполняется импульсами частоты fe за время открытого состояния клапана 4, обрат<но пропорциональное входное частоте f2, m т. е. — . Перед каждым оче!редным заполнеf и l< AI счетчика 8 производится уста<нсвка его в н .левое состояние.
Предмет изобретения
Устройство для умножения и деления ча тот«EI r сигналов, содержащее задатчик временных интервалов, клапаны, пер<вый и второй источники частотных сигналов, двоичные и-разрядные счетчики на триггерах, схемы совпадения, и.!ходамп соединенные с выходной собирающей схемой, блок выделения т периодов частотного сигнала, -оединенный с выходом второго источника частотного сигнала, генератор эталонной частоты и источники управляющих сигналов «умножение» и «деление», отличаюш,ееся тем, что, с целью повышения быстродействия и упрощения устройства, ь нем выход задатчнка временных инторвалов и выход первого источника частотного сигнала, соединенного со входом первого двоичного
c
«ух!!!О>ке!лие», а гходы третьего клапана соотзетствсннс соединены с ВыхОдОм Генератора эталонной частоты и через блок выделения m периодов ча TOTHl;! о сигнала - — с,выходом источника упр!!Вл)!!Он!ег!);нгна l
Составитель Ю. Козлов
Тсхред А. Камышникова Корректор T. Добровольская
Редактор Б. Нанкина
Подписное
Заказ 1796 Изд. № 1106 Тираж 780
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, К-35, Раушская наб., д. 1, 5
0бл, тип. Костромского управления издательств, потl:, ãðÿôè:, и книжкой торговли


