Патент ссср 402068

 

еМ. %ы3О ф ) ., 1

;тбфжот::ФМ

402068

Союз Советскик

Социалистических

ИЗОБРЕТЕН ИЯ

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства ¹,Ч. Кл. G 11с 29 00

Заявлено 29.Х.1971 (№ 1709909. 18-24) с присоединением заявки ¹

Приоритет

Опубликовано 12.Х.1973. Бюллетень № 41

Дата oil) áл пковапия oil licH IIIIII 18.11. 1974

Гасударственный комитет

Совета Министров СССР по делам изоеретений и открытий

Ъ,1К 681.327.66(088.8) Авторы изобретения И. И. Рогушин, А. И. Козырь, Р. T. Кулякина и И. П. Пасечникова

Заявитель

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ И ИСПЫТАНИЯ

ЗАПОМИНАЮЩИХ УСТРОЙСТВ С ОБМОТКАМИ ЗАПРЕТА

И СЧИТЫВАНИЯ СИГНАЛА

Предлагаемое устройство относится к области испытательной аппаратуры для контроля оперативных ЗУ на ферритовых сердечниках в вычислительной технике.

Известно устройство согласования цепей тока запрета и считывания для систем контроля и испытания ЗУ на кольцевых ферритовых сердечниках, содержащее генератор тока запрета, симметрирующий трансформатор, обмотки запрета и считывания сигнала, разделительные диоды, согласующие сопротивления и дифференциальный усилитель.

Целью изобретения является повышение надежност и р а боты устр ойства.

Зта цель достигается тем, что в предложенном устройстве две симметрические обмотки запрета и считывания сигналов первыми концами соединены с разноименными входами симметрирующего трансформатора, другие входы которого соединены с выходом генератора тока запрета. Вторые концы обмоток запрета п считывания сигнала соединены с шиной питания через разделительные диоды, заIII) í TèðoâàíIIûå согласующими сопротивлениями, и через разделительный трансформатор— со входами дифференциального усилителя сигналов с пьт ывания.

На чертеже приведена электрическая схема предлагаемого устройства согласования цепей запрета и сигнала считывания, предназначенного для систем контроля и испытания запо минающих устройств на ферритовых сердечника: с трехобмоточной прошивкой.

Выход генератора 1 тока запрета соединен с разноименными входами спмметрирующего тр ансфор м атор а 2. Вторые входы тр ансформатора 2 соединены с концами двух обмоток 3 и 4 запрета и считывания сигнала испытуемой матрицы 5. Вторые концы обмоток 3, 4

1О запрета и считывания сигнала соединены с разделительными диодами 6 и 7 и согласующими сопротивлениями 8 и 9 через разделительный трансформатор 10 со входами дифференциального усилителя 11.

15 Устройство раоотает следующим образом.

Импульс тока от генератора 1 тока запрета (прп записи «О» в данном разряде) через трансформатор 2 поступает в обмотки 3 и 4 испытуемой матрицы 5 и через разделитель20 ные диоды 6 и 7 возвращается к источнику питания.

Трансформатор 2 выравнивает токи, текущие через обмотки 3 и 4.

По окончании импульса тока запрета диоды

25 6 и 7 закрываются, и обмотки 3 и 4 оказываются нагруженными па сопротивления 8 и 9.

При этом паразптпые электрические колебания, возникающие в этих обмотках по окончании импульса тока запрета благодаря соглазо сующим сопротивлениям, быстро затухают.

402068

Предмет изобретения

10 =

Составитель Е. Иванеева

Техред Л. Грачева

Корректор В. Федулова

1зедактор Л, Утехина

Заказ 275!19 Изд. № 104 Тираж 576 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, 7К-35, Раушская наб., д. 475

Типография, пр. Сапунова, 2

При считывании ток запрета отсутствует, а сигнал, наведенный в одной из обмоток 3 пли

4, поступает через разделительный трансформатор 10 на входы дифференциального усилителя 11 считывания сигналов.

Предложенное устройство обеспечивает защиту дифференциального усилителя 11 от коротких замыканий обмоток 3 или 4 запрета и считывания сигналов с другими цепями (например, с координатной обмоткой матрицы 5), которые возникают при испытании неисправной матрицы.

Устройство для контроля и испытания запоминающих устройств с обмотками запрета и считывания сигнала, выполненных на кольцевых ферритовых сердечниках, содержащее генератор тока запрета, симметрирующий трансформатор, разделительные диоды, согласующие резисторы, дифференциальный усилитель, от,гпиа ощеесл тем, что, с целью повышения надежности работы устройства, обмотки запрета и считывания сигналов запоминающего устройства первыми концами соединены с разноименными входами симметрирующего

10 трансформатора, другие в оды которого соед|инены с выходом генератора тока запрета, а вторые конты обмоток запрета и считывания сигнала соединены с шиной питания через разделительные диоды, параллельно которым

15 включены согласующие резисторы, и со входами дифференциалы1ого усилителя сигналов считывания через разделительный трансформатор.

Патент ссср 402068 Патент ссср 402068 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх