Патент ссср 402009
О П И i Н И Е аОаОО9
ИЗОБРЕТЕНИЯ
Союз Советских
Социалистических
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Зависимое от авт. свидетельства №
Заявлено 10.XI!.1971 (№ 1723280 18-24) с присоединением заявки №
Приоритет
Опубликовано 12.Х.1973. Бюллетень ¹ 41
Дата опубликования описания 20.11.1974
>l. Кл. G 06g 7!18
Государственный комитет
Совета Министров СССР по делам изобретений и открытий
УДК 681.335(088.8) Авторы изобретения
Г. Е. Пухов, В. Ф. Евдокимов, Л. А. Казакевич, Н. Ю. Пивень, Ю. А. Плющ и H. П. Тимошенко
Институт электродинамики AH Украинской ССР
Заявитель
ИНТЕГРО-ДИФФЕРЕНЦИРУЮЩЕЕ УСТРОЙСТВО
Х1 = Х« ... Х« ... im, Изобретение относится к области вычислительной техники.
Известно интегро-дифференцирующее устройство, содержащее обратимые сумматоры.
Недостатком устройства является невысокая точность.
Предложенное устройство отличается тем, что оно содержит последовательно соединенные инвертор и линию задержки,. через которые входные (выходные) шины устройства подключены к одним из входов каждого последующего обратимого сумматора, другие входы которого соединены соответственно с входными и выходными шинами устройства и выходом предыдущего обратимого сумматора.
Это позволило повысить точность устройства.
Схема предлагаемого устройства для случая трех обратимых сумматоров приведена на чертеже.
Устройство состоит из обратимых сумматоров 1 — 3, инверторов 4 — 6 и линий задержки
7 — 9.
В общем случае число обратимых сумматоров, инверторов и линий задержки соответствует m, где т — число разрядов исходной независимой переменной представленной в виде векторов напряжений, моделирующих соответствующие разряды: и1 — — U«Ufj ... У1
Общее уравнение предлагаемого устоойст5 ва выглядит следующим образом:
А,+Az 1+В,.h=0, где А — вектор напряжений на шинах а; в момент времени t;
10 А,— вектор напряжений на шинах С; в момент времени t — Й;
 — вектор напряжений на шинах b; в момент времени t;
h — шаг изменения функции, подаваемой на шины а;, если необходимо получить на шинах b; функцию, равную производной от входной. Если подавать исходную функцию на шины Ь;, то на шинах а; будут получены ком20 поненты вектора машинной переменной, равной интегралу от исходной.
Следует отметить, что шаг изменения функции h также может задаваться в общем случае m-разрядным числом, соответствующие
25 разряды которого набираются с помощью основных двухполюсников в обратимом сумматоре по схеме умножения вектора напряжений на постоянный коэффициент.
Вектор напряж tIHIz на шинах «с;» в момент
30 времени t — !т создается с помощью линий за402009 и для случая дифференцирования:
Х,— Х
Х =
Ф (!7 Ол
Составитель И. Калмыков
Техред 3. Тараненко 1,орректор В. Федулова
Редактор Л. Утехина
Зака. 310 17 Иад. М !38 Тирани 1!47 По;пгнсное
ЦНИИПИ Государственного комитета Совета Министров СССР но делам изооретений и открытий
Москва, Ж-35, Раушскан наб., д. 475
Типографи:., р. Сапунова, 2 держки, подключенных входами к шинам а;, осуществляющих задержку на такт, pBBIIVIA h.
Инвертор служит для согласования знака в основном уравнении предлагаемого устройства.
На шины d; подаются компоненты вектора переноса из младшего разряда в старший, вырабатываемые из напряжения сброса в обратимых сумматорах младших разрядов.
В целом устройство позволяет производить обратимую операцию поразрядного ип.сгродифференцировапия с учетом мсжразрядных связей по уравне!ппо, имеющему вид для случая интегрирования:
Y, .= — (YI 1 + Х,lг) где Y< — инверсное значение функции, равной значешно интеграла от исходной и момент времени t;
У< 1 значение функции, равной значению интеграла в момент времени (†h;
Х значение исходной функции в момент времени 1;
Х I — значение исходной функции в момент времени t — h;
h — шаг изменения исходной функции;
Х вЂ” инверсное значение функции, равной значению пропзводноп от исходной в момент времени t.
Предмет изобретения
Пнтегро-дифференцирующее устройство, содержащее обратимые сумматоры, отличающееся тем, что, с целью повышения точности, QHo содержит последовательно соединенные инвертор и линию задержки, через которые входные (выходные) !пины устройства подключены к одним из входов каждого последующего обра20 тимого сумматора, другие входы которого соединены соответственно с входными и выходными шинами устройства и выходом предыдущего обратимого сумматора.

