Взаимно-корреляционный анализатор спектра
О П И С А Н И Е 3925I6
ИЗОБРЕТЕНИЯ :оюз Советских, Социалистических
Республик
V. А В8ТTОOРСКОМУ СВИДЕТЕЛЬСТВУ
Зависимое от авт. свидетельства ¹
Заявлено 26.XI.1971 (№ 1718i088/18-24) с присоединением заявки №
Приоритет
Опубликовано 27.VII.1973. Бюллетень № 32
Дата опубликования описания 11.XII.1973
М. Кл. G 06д 7/52
Гасударственный комитет
Совета Министров СССР на делам ивааретений и открытий уДК 681,333:519.2. (088.8) А. П. Разуваев, В. Т. Переверткин, А. А. Кукушкин. и E. А. Заголуздин
Авторы изобретения
Заявитель
ВЗАИМНО-КОРРЕЛЯЦИОННЫЙ
АНАЛИЗАТОР СПЕКТРА
Изобретен ие относится к специализированным средствам вычислительной техники, предназначенной для анализа и обнаружения детерминированного сигнала в шуме.
Известные анализаторы аналогичного назначения содержат генераторы опорного сигнала, фильтры, детекторы, интеграторы схемы задания порогового сигнала, схемы сравнения и фазовр ащатели.
С целью сокращения времени анализа, предложенный анализатор содер кпт фазовращател ь с многими выходами, соединенными через усилители с вторыми входами блоков умножения,. схему выбора канала с максимальным сигналом, подключенную и второму входу схемы сравнения; второй вход переключателя соединен с синхронизатором.
На чертеже показана блок-схема анализатораа.
Блок-схема содержит генератор 1 перестраиваемой частоты, генератор 2 ступенчатого напряжения, синхронизатор 3, фазовращатель 4, усилитель 5, смеситель б, блоки 7 умножения, интегратор 8, схему 9 выбора канала с максимал ьиым сигналом, кварцевый генератор 10, схему 11 сравнения, схему 12 задания порога, схему 18 связи с электроннолучевой трубкой, ключевую схему 14, переключатель 15 и реле
1 б .
Исследуемый непрерывный сигнал поступает на смеситель б, на другой вход которого подается на пряжение с кварцевого генератора 10. Сигнал с выхода смесителя на блоках 7 умножения перемножается с сиги алом пере.
5 страиваемого генератора 1 при различных сдвигах фаз от 0 до 180 . Сдвиг фаз осуществляется фазовращателем 4. Перемноженные сигналы интегрируются интегратором 8 в течение времени Т, необходимого для получения
10 требуемой разрешающей способности, Это время задается синхронизатором 8. С помощью ключевой схемы каждый из интеграторов в определенной последовательности подключаетсй к схеме 9 выбора канала с максимальным
15 сигналом. При этом входы блоков умножения с помощью ключевой схемы переключателя 15 соединяются с корпусом устройства.
Сигнал с выбранного канала поступает ца схему 11 сравнения и сравнивается с порого20 вым напряжением, задаваемым устройством
12 и, если он превышает заданный пороговый уровень, то проходит на вход схемы 18. Развертка электроннолучевой трубки осуществляется генератором 2 ступенчатого напряжения.
25 По истечении данного цикла с помощью контактов реле lб напряжения на интеграторах 8 становятся равными нулю, перестраиваемый генератор скачком изменяет частоту. Выход смесителя с помощью ключевого переключа30 теля 15 подсоединяется к входам блоков 7
392516
Предмет изобретения
Составитель В. Жовинский
Редактор М. Жиляева Техред T. Курилко Корректор В, Жолудева
Заказ 3261/15 Изд. № 1797 Тираж 647 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, Ж-35, Рауьнская наб., д. 4/5
Типография, пр. Сапунова, 2 умножения, и начинается анализ нового участка спектра.
Взаимно-корреляционный анализатор спектра, содержащий смеситель, соединенный одним входом с генератором фиксированной частоты, а вторым — с источником входного сигнала, генератор перестраиваемой частоты, подключенный управляющим входом через генератор ступенчатого напряжения к синхронизатору, блоки умно?кения, первые входы которых соединены через переключатель со смесптелем, а выходы связаны с соответствующими интеграторами, подключенными к ключевым схемам, схему задания порога, соединенную со схемой сравнения, подключенной к схеме связи с электроннолучевой трубкой, отличаюи1ийся тем, что, с целью повышения быстродействия, он содержит соединенный с генератором перестраиваемой частоты фазовращатель, подключенный выходами через уси10 лители к вторым входам блоков умно?кения, схему выбора канала с максимальным сигналом, подключенную к второму входу схемы сравнения, другой вход переключателя соединен с синхронизатором.

