Цифро-аналоговый преобразователь
ОП ИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
375780
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено ОЗ.VI!1.1971 (№ 1688О12 26-9) М. Кл. H 0 ЗЖ 1 3/04 с присоединением заявки №
Приоритет
Опубликовано 23Л1!.1973. Бюллетень № 16
Дата опубликования описания 27Л 1.1973
Комитет по делам изобретений и открытий при Совете Министров
СССР
УДК 681.3i25(088.8) Автор изобретения
В. И. Карлащук
3а.явитель
ЦИФРО-АНАЛОГОВЫЙ ПРЕОБРАЗОВАТЕЛЬ,1
Изобретение относится к области вычислительной техники и автоматики и предназначено для преобразования цифровых кодов в постоянный ток.
Известны цифро-аналоговые преобразователи, содержащие аттенюатор резисторов R—
2К и разрядные ячейки на триггере и управляемом им по эмиттеру транзисторном стабилизаторе тока по схеме с общей базой.
Существующие преобразователи не обеспечивают высокой точности из-за нестабильности разрядного тока., вызываемой изменением в широких пределах напряжения на коллекторе транзисторного стабилизатора тока при различном значении преобразуемого тока,.
Предлагаемый преобразователь в значительной степени лишен указанного недостатка благодаря тому, что в каждой разрядной ячейке к триггеру через эмиттерный повторитель подключен второй транзисторный стабилизатор тока по схеме с общей, базой, выход которого соединен с одноименным разрядом дополнительного аттенюатора, R — 2R и через резистор — с эмиттером транзистора основного стабилизатора тока.
На чертеже показана принципиальная схема одной разрядной ячейки.
Ячейка, состоит из триггера на транзисторах 1, 2 и резисторах 8 — 8. Управление триггером производится по базам транзисторов
1, 2. Управление разрядным стабилизатором тока на транзисторе 9 осуществляется по эмиттерной цепи за счет общего с транзистором 1 эмиттерного резистора R„. Выход этого стабилизатора тока подключен к аттенюатору резисторов R> — 2R> 10. К триггеру через эмиттерный повторитель на транзисторе II подключен второй стабилизатор тока на транзисторе 12, выход которого подключен к до10 полнительному аттенюатору резисторов R2— — 2R2 И и через резистор R„. 14 к эмиттеру транзисторов 1, 9. При закрытых транзисторах 1. 11 токи стабилизаторов определяются сопротивлением резисторов 15, 1б и напряжением смещения Е<, Питание коллекторных цепей триггера и повторителей осуществляется от источника Е2, аттенюаторов сопротивления — от Ез.
В зависимости от состояния ячеек преобра20 зователя, определяемого преобразуемым кодом, напряжение на коллекторе транзистора 9 меняется от некоторого минимального до некоторого максимального значения, и в результате, при наклоне коллекторных характеZS ристик разрядный ток меняется íà Л1, =
=bV,, S, где AV„„, — изменение коллекторного тока транзистора 9 при I-M состоянии ячеек преобразователя; S — крутизна коллекторной характеристики транзистора 9 в схеме
30 с общей базой. 37578О и, hI„, = а.
1 к
Составитель А. Кузнецов
Техред Л. Богданова
Корректор Е. Сапунова
Редактр Е. Караулова
Заказ 173873 Изд. И 1380 Тираж 780 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Ж-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2
Погрешность преобразования от,Ы, ран и на, где 1„— значение разрядного тока.
Так как дополнительный стабилизатор управляется синхронно с основным, то на его коллекторе напряжение при -м состоянии ячеек принимает значение ЛРи, и изменяется синхронно с коллекторным напряжением транзистора 9. Поскольку практически Е„ «Кк, то приращение коллекторного тока транзистооа 9 за счет AV,, противоположно по знаку Л1и, и равно где а — коэффициент усиления по току транзистора 9.
Подбирая сопротивление резистора R„, можно добиться положения, когда Л1и, =
=bin, при всех возможных значениях AV„,.
А7и, В результате этого погрешность может
1р быть сведена к минимуму.
5 Предмет изобретения
Цифро-аналоговый преобразователь, содержащий аттенюатор резисторов R — 2R и разрядные ячейки, состоящие из триггера на двух транзисторах и стабилизатора тока на
10 транзисторе по схеме с общей базой, причем стабилизатор и триггер имеют общий эмиттерный резистор, отличаюш,ийся тем, что, с целью повышения точности, в каждой разрядной ячейке к одному из выходов триггера, че15 рез эмиттерный повторитель подключен дополнительный стабилизатор тока, выполненный аналогично основному, выход которого соединен с одноименным разрядом дополнительного аттенюатора резисторов R — 2R и че20 рез резистор — с эмиттером транзистора основного стабилизатора тока.

