Устройство для сортировки резисторов
ОПИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Ссветскнв
Социалистически>
РЕСпублнк
Зависимое от авт. свидетельства №
Заявлено 15.Ч11.1970 (№ 1459327/26-9) с присоединением заявки №
Приоритет
Опубликовано 01.Ш.1973. Бюллетень № 13
Дата опубликования описания 23,V.1973
М. Кл. G 01r 27/02
Н Olc 17/00
Комитет по лелем изобретений и открытиЯ прн Совете Министров
СССР
УДК 621.317.73(088.8) Авторы изобретения
В. Д. Гительсон и Ю. С. Коновалов
Заявитель
УСТРОЙСТВО ДЛЯ СОРТИРОВКИ РЕЗИСТОРОВ
Известно устройство для сортировки резисторов, содержащее измерительный мост с ключами коммутации плеч, нуль-орган, распределитель тактовых импульсов для подключения выхода нуль-органа к ячейкам памяти, а также дешифратор и исполнительный блок.
Предлагаемое устройство отличается тем, что для повышения производительности в него,введены логические схемы «И» и регистры сдвига. Схемы «И», управляемые распределителем тактовых импульсов, включены между выходами ячеек памяти и входами ключей коммутации плеч моста. Сигнальные входы регистров сдвига подключены к выходам соответствующих ячеек, памяти, а сдвиговые входы — к одному из,выходов распределителя тактовых импульсов, и все выходы регистров сдвига подключены к дешифратору.
На чертеже приведена функциональная схема устройства.
Устройство для сортировки резисторов на
N групп (У)5 — 8) состоит из четырехплечего моста сопротивлений 1, в одно из плеч которого включают сортируемый резистор, и ключей 2 коммутации плеч моста (n=N — 1), и логических схем «И» 8, нуль-органа 4, т ключей 5 (m=log2N), распределителя тактовых импульсов б с числом выходов m, и ячеек памяти 7, т регистров сдвига 8 с чистом разрядов N, дешифратора 9 и исполнительного блока 10. В момент появления на первом выходе распределителя б тактового импульса, который упр авляет логическими ячейками «И» 8, последние в свою очередь
5 замыкают соответствующие ключи 2 коммутации плеч моста, сигнал небаланса которого поступает на нуль-орган 4 и, усиленный в нем через соответствующие ключи 5, управляемые тактовыми импульсами со второго выхода
10 распределителя б, записывается в соответствующую ячейку памяти 7, переводя ее либо в нулевое, либо в единичное состояние.
Далее с выхода ячеек памяти сигнал поступает на другие входы логических схем «И» 3
15 и одновременно в регистры сдвига 8. На входы регистров также поступает с третьего выхода распределителя тактовых импульсов б сдвигающий импульс, синхронизирующий движение резистора в исполнительном блоке
20 10 с информацией о его параметрах, движущейся в регистрах сдвига. С выходов регистров сдвига сигнал через дешифратор 9 поступает в исполнительный блок.
Предмет изобретения
Устройство для сортировки резисторов, содержащее последовательно соединенные измерительный мост с ключами коммутации плеч, нуль-орган, ключи, управляемые распредели30 телем тактовых импульсов, для подключения
372512
Составитель Л. Петрушева
Редактор Б. Федотов
Техред Т. Ускова
Корректор Е. Денисова
Заказ 1371/9 Изд. № 282 Тираж 755 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, 5К-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2 выхода нуль-органа к ячейкам памяти, а также дешифратор и,исполнительный блок, отличаюи геся тем, что, с целью, повышения производительности, оно снабжено логическими схемами «И» и регистрами сдвигов, при этом схемы «И», управляемые распределителем тактовых импульсов, включены между выходами ячеек памяти и входами ключей коммутации плеч моста, сигнальные входы регистров сдвига подключены к выходам соответствующих ячеек памяти, а сдвиговые входы— к одному из выходов распределителя тактовых импульсов, и все выходы регистров сдвига подключены к дешифратору,

