Счетное устройство, сохраняющее информацию при перерывах питания
ОПИСАНИЕ
ИЗОБРЕТЕН ИЯ
Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
364П2
Союэ Соеетскиэ
Социалистические
Республик
Зависимое от авт. свидетельства №вЂ” Ч. Кл. Н 03k 23/10
Заявлено 16Лл111.1971 (№ 1690218/26-9) с присоединением заявки №вЂ”
Приоритет—
Опубликовано 25.Х11,1972. Бюллетень х о4 за
Дата опубликования описания 21.111.1973
Нотлнтет по делгтл изобретение и открытий при Саооте Мнниа раз
СССР
УД К 6 ° .ч. 055 (088.8)
Авторы изобретения
И. П, Калинкин, Г. Б. Селезнев и Л. С, Трифонова
Заявитель
СЧЕТНОЕ УСТРОЙСТВО, СОХРАНЯЮЩЕЕ ИНФОРМАЦИЮ
ПРИ ПЕРЕРЫВАХ ПИТАНИЯ
Изобретение относится к вычислительной ехнике и мохкст оыть использовано В со«стемах автомат»1ки и телемеханики.
Известны счетнь«е устро««ст1ва, сохраняlошпе информацшо пр I перерывах питания, содержащ«ие генератор одиночных импульсов, триггеры, элементы памяти и линии задержки.
Однако эти устройства имеют ограниченные логические возможности и не позволяют применять транзисторы одного и того же типа проводимости.
С целью расширения логических возможностей в предлагаемое устройство введены схемы запрета и схема сборки, причем выход гс,1ератора одиночных импульсов соединен с одним из установочных входов триггеров и через одну из линий задержки — co входами считывания элементов памяти и с одним из входов схемы сборки, другой вход которой подключен к шине «команды считывания», при этом выход схемы сборки через втору«о линию задержки соединен с сигнальными входами схем запрета, управляющие входы которых соединены с выходами триггеров, а выходы схем запрета подключены ко входам элементов памяти, выходы которых соединены со вторыми установочными, входами триггеров.
На чертеже приведена блок-схема предлагаемого счетного устройства.
Устройстзо работ",ет слсдук:щпм образом
Т па его вход 1 поступшот импульсы, колиIeСтВО КОтОрЫХ СиитаЕтСя ТрщгссраМИ 2 дО
5 прихода команды окон«ания с«ета, которая
ПОДаЕтС,I На Ш::ШУ т «:(OÌ«I.III-! С-«итЫВаНИЯ».
К приходу этой команды каждый из триггеров
2 OI(азь«вается II опреде;тснно>1 coc«o«1 1 II («1»
ll Ill «О») . хс.,le 4 запрета кая(дого трпгге10 ра 2 оказываются либо открытыми, когда триггеры ««аход«1тся в положении «1», либо .закрытыми, когда триггеры находятся в положении «О».
15 Имгульс око«тчапия счета, пройдя через с ему 5 сборки, л11нию 6 задержки и открытые схемы 4 запрета, установит элементы 7 памяти в положе«1ие «1». Остальные элементы 7 памяти, схемы 4 запрета которы.; были закрыты, останутся в положении «О». Таким образом, после окончания счета в элементах
7 памяти запишется информация о состоянии триггеров 2 устройства.
Если в какой-то момент времени произойдет отключение напряжения литания устройства, а затем его включение, то при появлении напряжения литания сработает генератор
8 одиночных импу,IbcoB. Импульс с его BbIxoзо да установит все триггеры 2 в состояние «О».
364112
Предмет изобретения
Составитель Н. Степанов
Техред Л. Богданова
Редактор Г. Кобельский
Корректоры А. Степановн и А. Васильева
Заказ 27/271 Изд. ¹ 1058 Тираж 404 Подни снос
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров ССС1
Москва, Ж 35, Раушская иаб. д. 4/5
Тип. Харьк. фил. пред. «Патент»
Через время, равное времени задержки л. I нии 9, появится импульс на считываю цих входах элементов 7 памяти. При этом на выходах элементов памяти, находившихся в положении «1», появятся импульсы, которые установят соответствующие триггеры в положение
«!».
На выхо!дах элементов 7 памяти, которые находились в положении «0», импульсы не появятся, и поэтому соответствующие им триггеры останутся в положении «0».
Импульс с выхода линии 9 задержки поступает также на вход схемы б сборки. Через время, равное времени задержки линии 6, на выходах элементов 7 памяти появляется импульс, который вновь запишет в и:1х восс1ановленное состояние триггеров 2 устройства.
Таким образом, после отключения питания и затем его .включения каждый из триггеров 2 устана вливается B положение, соответствующее его положению до выкл1очения питания.
Счетное устройство, сохраняющее ин(1>ормацию при перерывах питания, содержащее генератор одиночных импульсов, триггеры, элементы памяти и линии задержки, отличающееся тем, что, с целью расширения логических возможностей, в него введены схемы запрета и схема сборки, причем выход генерарз тора одиночных импульсов соединен с одним из установочных входов триггеров и через одну из линий задержки — со входами считывания элементов памяти и с одним из входов схемы сборки, другой вход которой подклю15 чен к шине «команды считывания», при этом .выход схемы сборки через вторую линию задержки cOGJHHåí с сигнальными входами схем запрета, управляющие входы которых соединены с выходами триггеров, а выходы
20 схем запрета подключены ко входам элементов памяти, выходы которых соединены со вторыми установочными входами триггеров.

