Всесоюзнаяi •пзте;:7..с-.-.';ь::^1ес1га;; ; бкбшо7е;ча, мба ^_^
ОП ИСАНИЕ
И3ОБРЕТЕ Н ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Саветскит
Социалиотическиз республик
Зависимое от авт. свидетельства ¹â€”
М. Кл. Н 03k 13/20
G 06g 7/26
Заявлено 22.Xll.1970 (№ 1612757/26-9) с присоединением заявки №вЂ”
Комитет по делам изобретений и открытий при Сосете Министров
СССР
Г1риорите г—
У Д К 681 325 (088.8)
1 !
Опубликовано 16.1.1973. Бюллетень № 7
Дата опубликования описания 17.11/.1973
Авторы изобретения
В. Н, Бабков, К. Э. Каринди, О. 1О. Саммал и Э. В. Ужванский
Специальное конструкторское бюро АН Эстонской ССР— --%
ВСЕСОЮЗНАЯ
Заявитель бкбьнотесай МХА с «
АМПЛИТУДНО-ВРЕМЕННОЙ ПРЕОБРАЗОВАТЕЛЬ
Изобретение относится к области информационно-,измерительной техники и может быть использовано в цифровых вольтметрах одиночных импульсов, анализаторах переходных процессов и других устройствах.
Известен амплитудно-временной преобразователь, содержащий запоминающее устройство, состоящее из последовательно соединенных усилителя, диода, накопительного конденсатора и истокового повторителя, охваченных цепью отрицательной обратной связи, генератор тока разряда накопительного конденсатора, логические схемы и схемы задержки, ключ, пороговый элемент и пересчетную схему. Однако, известное устройство характеризуется ошибками дрейфа усилителя и диск риминатора. Для повышения точности преобразования и расширения функциональных возможностей устройства выход усилителя в предлагаемом устройстве соединен со входом ключа, выход которого через линию задержки подключен к входу генератора тока разряда накопитель ного конденсатора, к входу первой логической схемы «И»,и к входу схемы «ИЛИ». При этом другой вход первой схемы «И» соединен с выходом ключа, а другой вход схемы
«ИЛИ» подключен к выходу второй схемы «И».
Один вход второй схемы «И» соединен с выходом порогового элемента и с входом перес-.етной схемы. а другой вход — с выходом пересчетной схемы. вход порогового элемента подключен к входной клемме всего преобразователя.
На чертеже представлена структурная схема предложенного устройства.
Устройство содержит усилитель 1, входные клеммы 2. диод 8, чакопительный конденсатор 4, ключ 5, генератор б тока, истоковый о повторитель 7, л,пппо задержки 8, первую логическую схему 9 «И», пороговый элемент 10, пересчетную схему 11, вторую логическую схему 12 «И» и схему 13 «ИЛИ».
Когда на входных клеммах 2 — нулевой
15 потенциал, усилитель 1 работает в режиме компенсации разряда конденсатора 4 генератором б тока. Таким образом на выходе усилителя 1 устанавливается потенциал, соответствующий нулю на входе. Когда на вход по20 ступает сигнал, начинается заряд конденсатора 4 током, значительно превышающим ток разряда. Отрицательная обратная связь обеспечивает слежение напряжения конденсатора
4 за напряжением на входе до момента пере25 хода входного сигнала за максимум. Когда входной сигнал переходит точку максимума, усилитель 1 и диод 8 запираются, а .на ключе б фо рхгируется передний фронт выходного сигнала. Генератор б тока разряжает кондензо сатор 4 до нулевого уровня, когда усилитель
366572
Предмет изобретения
Составитель Л. Багян
Техред Т. Курилко
Кооректоры Г. Запорожец и А. Степанова
Редактор Е. Гончар
Заказ 113/565 Изд. № 135 Тираж 780 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Ж-35, Раушская наб., д. 4/5
Тип. Харьк. фил. пред. «Патент»
1 открывается и переходит в режим компенсации, при этом ключ 5 формирует задний фронт выходного сигнала.
В случае, если продолжительность заднего фронта вход ного сигнала превышает про- 5 должителыность разряда конденсатора,или если пребуется интервал времени, пропорцио нальный наибольшему импульсу из о днократной серии импульсов, необходимо линейный разряд конденсатора начать с задержкой 10 времени, та к, чтобы кривая разряда не пересекала задний фронт или последующие импульсы из пачки. При пачке импульсов на входе на выходе ключа 5 образуется серия им пульсов. Линия задержки 8 времени вклю- 15 чается с приходом первого импульса на ее
ex0igr,. Сипнал с линии задержки 8 выключает генератор б тока. После окончания сигнала на входе усилителя 1 на конденсаторе 4 устанавливается напряжение, равное амплитуде 20
1наибольшего импульса. Спустя время, определяемое линией задержки В, включается генератор б тока и на выходе схемы 9 «И», имеющей прямой и инверсный входы, форми,руется передний фронт выход ного сигнала. По 25 окончании разряда конденсатора 4 срабатывает ключ 5 и схема 9 «И» формирует задний фронт выходного сигнала. Если на вход схемы поступает сипнал переходного процесса с
Выбросом и на входе устанавливается новое 30 значение напряжения, то конденсатор 4 раз ряжается до нового уровня напряжения, т. е. преобразование происходит относительно этого установившегося уровня.
Для преобразования одного из импульсов, превышающего некоторый заданный уровень, из однократной серии импульсов, к клеммам
2 присоединен пороговый элемент 10 (например, триггер Шмидта), на выходе которого появляется прямоугольный импульс каждый раз, когда входной сигнал превышает заданный уровень. Пересчетная схема 11 имеет перемененный коэффициент пересчета и позволяет вместе со схемой 12 «И» осуществить выбор номе ра импульса из превышающих заданный уровень. Сигнал со схемы 12 «И» че рез схему 18 «ИЛИ» деблокируют усилитель и амплитуда выбранного импульса преобразуется в интервал времени.
Амплитудно-времен ной преобразователь, содержащий запоминающее устройство, состоящее из последовательно соединенных усилителя, диода, накопителыного конденсатора и истокового повторителя, охваченных цепью отрицательной обратной связи, генератор тока разряда накопительного конденсатора, логические схемы и схемы задержки, ключ, пороговый элемент и пересчетную схему, отличаюu1uucÿ тем, что, с целью повышения точности преобразования и расширения функциональных возможностей устройства, выход усилителя соединен со входом ключа, выход которого через линию задержки подключен к входу генератора тока разряда накопительного конденсатора, к входу первой логической схемы «И» и к входу схемы «ИЛИ», причем другой вход первой схемы «И» соединен с выходом ключа, а другой вход схемы «ИЛИ» подключен к выходу второй схемы «И», один вход которой соединен с выходом порогового элемета и со входом пересчетной схемы, а другой вход — с выходом пересчетной схемы, вход порогового элемента подключен к входной клемме всего преобразователя.