Аналого-дискретный преобразователь
365828
О П И С А Н И Е
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 23.Ч11.1971 (№ 1684398/26-9) с присоединением заявки №
Приоритет
Опубликовано 08.1.1973. Бюллетень ¹ 6
Дата опубликования описания 20.111.1973
М. Кл. Н 03k 13/17
Кааитет по делам изобретений и открытий при Совете Министров
СССР
УДК 681.325(988.8) Автор изобретения
Д. А. Абдуллаев
Заявитель
АНАЛОГО-ДИСКРЕТНЫЙ ПРЕОБРАЗОВАТЕЛЬ
Изобретение относится к устройствам аналого-дискретного преобразования непрерывных сигналов.
Известны аналого-дискретные преобразователи, содержащие коммутаторы, сравнивающее устройство, кодирующее устройство, экстраполятор, группы ячеек блока памяти эталонов, блок памяти измерений и узел формирования порядка номинала.
Однако в известных устройствах возникают ошибки преобразования в зонах изменчивости сигнала.
С целью повышения точности преобразования в предлагаемом преобразователе один выход кодирующего устройства через экстраполятор подключен ко входам группы ячеек блока памяти эталонов, выходы которых через коммутатор соединены с узлом формирования порядка полинома и одним входом сравнивающего устройства; другой вход последного подключен к выходу блока памяти измерений, соединенного с другим выходом кодирующего устройства, причем один выход сравнивающего устройства соединен с узлом формирования порядка полинома, а другой— с одним входом ключа, другой вход которого подключен к выходу блока памяти измерений, а третий вход — к узлу формирования порядка полинома.
С целью формирования предсказываемых значений сигналов на каждом такте работы устройства в нем экстраполятор содержит узлы формирования конечной разности и сумматор, причем выход каждого предыдущего узла формирования конечной разности соединен со входом последующего и со входом сумматора.
На фиг. 1 дана блок-схема предлагаемого преобразователя; на фиг. 2 — схема экстраполятора.
10 Предлагаемый преобразователь содержит первый коммутатор 1, кодирующее устройство 2, блок 8 памяти измерений, экстраполятор 4, ячейки о блока памяти эталонов, второй коммутатор 6, сравнивающее устройство
15 7, узел 8 формирования порядка полинома, выходной ключ 9, узел 10 формирования конечной разности, сумматор 11.
Аналого-дискретного преобразователя раоотает следующим образом.
20 Непрерывные, подлежащие преобразованию сигналы подаются на вход первого коммутатора 1. Мгновенные значения сигнала в кодирующем устройстве 2 преобразуются в цифровую форму.
25 Сигналы поступают в блок 8 памяти измерений и подаются на вход экстраполятора 4, который построен на реализации полинома
Ньютона, позволяющего по значениям функции в предыдуших тактах предсказать ее зна30 чение в следующем такте. Особенность схемы экстраполятора заключается в том, что с от365828
Х1
X„,м у /2) у /3) уf+) Типография, пр. Сапунова, 2 дельных Bblxo+Hbix каналов сумматора 11 выдаются результаты частичных сумм в соответствии с формулой Ньютона.
Результаты вычислений полиномами записываются в соответствующие ячейки 5 блока памяти эталонов.
Второй коммутатор 6 поочередно опрашивает ячейки 5 и подключает их на вход сравнивающего устройства 7, на другой вход которого подается из блока 8 ппааммяятти и ииззмерений 10 измеренное значение сигнала.
В процессе сопоставления сравнивающее устройство определяет, какой из,полиномов обеспечивает минимум ошибки преобразования, 15
Этот оптимальный на данном такте опроса порядок полинома фиксируется в узле 8 формирования порядка полинома представляется в кодированной форме. После сравнения сравнивающее устройство отпирает выходной 20 ключ 9, через который, измеренное значение сигнала и порядок оптимального полинома передаются потребителю для воспроизведения формы сигнала.
Предмет изобретения
1. Аналого-дискретный преобразователь, содержащий коммутатор. сравнивающее устройство, кодирующее устройство, экстраполятор, группы ячеек блока памяти эталонов, блок памяти измерений, узел формирования порядка пол инома, отличающийся тем, что, с целью повышения точности преобразования, в нем один выход кодирующего устройства через экстраполятор подключен ко входам группы ячеек блока памяти эталонов, выходы которых через коммутатор соединены с узлом формирования порядка политкома и одним входом сравнивающего устройства; другой вход последнего подключен к выходу блока памяти измерений, соединенного с другим выходом кодирующего устройства, пр ичем один выход сравнивающего устройства соединен с узлом формирования порядка полинома, а другой — с одним входом ключа, другой вход которого подключен к выходу блока памяти измерений, а третий вход — к узлу формирования порядка полинома.
2. Устройство цо и. 1, отличающееся тем, что, с целью формирования предсказываемых значений сигналов на каждом такте работы устройства, в нем экстраполятор содержит узлы формирования конечной разности и сумматор, причем выход каждого предыдущего узла формирования конечной разности соединен со входом последующего и со входом сумм а тор а.
Составитель A. Белов
Редактор Т. Морозова Техред Л, Грачева
Корректоры: М. Коробова и А, Николаева
Заказ 532/2 Изд. Ro 1163 Тираж 780 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Ж-35, Раушская наб., д. 4/5

