Преобразователь код-аналог
О Г1 И С А Н И Е 363200
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Реслублик
Зависимое от авт. свидетельства №
М. Кл, Н 03 13/04
G 06g 7/26
Заявлено 19.111.1971 (№ 1634588.i26-9) с присоединением заявки №
Комитет ло делам иаобретемий и открытий лри Сосете Министрое
СССР
Приоритет
УДК 681.325(088.8) Опубликовано 20.Х11.1972. Бюллетень ¹ 3 за 1973
Дата опубли кования описания 20.11.1973
Авторы изобретения
В. Г. Балакай, М. Д. Феоктистов и А. М. Избишин
Заявитель
ПРЕОБРАЗОВАТЕЛЬ КОД-АНАЛОГ
Изобретение относится к области автоматики и вычислительной техники.
Известен преобразователь код-аналог, содержащий регистр на триггерах, связанный через дешифратор с ключевыми схемами и матрицей с двоичным законом деления, источник эталонного напряжения.
Для повышения точности предлагаемое устройство содержит дополнительный источник эталонного напряжения V, 2 с переключателем и элемент «запрет», причем источник эталонного напряжения и дополнительный источник эталонного напряжения подключены соответственно к первому и второму входу переключателя, выход которого соединен с шиной питания матрицы с двоичным законом деления, а управляющий вход переключателя подключен к выходу триггера младшего разряда регистра. Модулирующий вход преобразователя через элемент «запрет» соединен с управляющим входом дешифратора.
На чертеже приведена блок-схема предлагаемого устройства.
Устройство содержит дешифратор 1, ключевые схемы 2, регистр 8, статический триггер 4 младшего разряда, переключатель 5 эталонных напряжений (токов), элемент 5 запрета, эталонный источник 7 напряжения
V> (тока 1,), дополнительный источник 8 эталонного напряжения КД 2 (тока 1,У2).
Пусть на входы регистра 8 и триггера 4
5 поступил код 0101. Первые три старших разряда кода (010), управляющие работой дешифратора 1, поступают на соответствующие старшие разряды статических триггеров регистра 8. Выходные сигналы регистра посту10 пают на дешифратор.
Рассмотрим формирование эталонного напряжения на примере кода 0101.
Единица младшего разряда, пришедшей кодовой комбинации 0101, поступает на ста1s тический триггер 4 младшего разряда регистра, управляющий переключателем 5 эталонных напряжений (токов) .
Так как в данной кодовой комбинации присутствует единица младшего разряда, то
20 со статического триггера 4 младшего разряда поступает сигнал на переключатель 5 эталонных напряжений (токов), который в этом случае подключает к ключевой схеме 2 эталонное напряжение (ток), поступающее с
25 дополнительного источника 8 эталонного напряжения (токов) V, 1 2 (или тока 1, 2).
При отсутствии единицы в младшем разряде переключатель 5 эталонных напряжений
30 (токов) подключает к шине питания ключе363200
Предмет изобретения
Составитель А. Горбачев
Техред Т. Ускова
Корректоры: Е Денисова и Т. Медведева
Редактор Е, Гончар
Заказ 275/1 Изд. Кз 59 Тираж 404 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Я-35, Раушская наб., д. 4/5
Типография, пр, Сапунова, 2 вой схемы 2 эталонное напряжение (ток) с источника 8 эталонного напряжения (тока 1а) ..
При наличии единицы в младшем разряде переключатель 5 эталонных напряжений (токов) подключает напряжение (ток), равное
V У2 (1з 2).
При использовании преобразователя для амплитудной модуляции в случае задания огибающей в виде двоичного кода подают импульсы несущей на вход элемента б запрета, а двоичный код на входы схемы 2, если закон декодирования линейный, или на входы регистра 8 и триггера 4, если закон декодирования экспоненциальный.
При наличии импульсов, поступающих на элемент б запрета, последняя сигналом запрещает импульсы управления, поступающие на ключевую схему 2, поступающие с дешифратора 1.
При отсутствии импульса на элементе б амплитудное значение выходного напряжения устройства соответствует пришедшей кодовой комбинации.
Для приведенного примера с кодовой комбинацией вида 0101 амплитуда импульсного сигнала на выходе преобразователя код-аналог соответствует значению / 1 —
1 а 2
Преобразователь код-аналог, содержащий
10 регистр на триггерах, связанный через дешифратор с ключевыми схемами и матрицей с двоичным законом деления, источник эталонного напряжения, отличающийся тем, что, с целью повышения точности, он содержит
15 дополнительный источник эталонного напряжения с переключателем и элемент «запрет», причем источник эталон ного напряжения и дополнительный источник эталонного напряжения подключены соответственно
20 к первому и второму входу переключателя, выход которого соединен с шиной питания матрицы с двоичным законом деления, а управляющий вход переключателя подключен к выходу триггера младшего разряда ре25 гистра, модулирующий вход преобразователя через элемент «запрет», соединен с управляющим входом дешифратора.

