Цифровое устройство для воспроизведения фазовых сдвигов
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
362465
Союз Созетскиз
Социалистическиз
Республик
Зависимое от авт. свидетельства №
Заявлено 01.111.1971 (№ 1628974/26-9) с присоединением заявки ¹
Приоритет
М. Кл. Н 03k 13/20
Комитет по белем изобретеиий и открытиЯ ори Совете Министров
СССР
Опубликовано 13.XII.1972. Бюллетень ¹ 2 за 1973 г.
Дата опубликования описания 31.1.1973
УДК 681.325(088.8) Авторы изобретения
В. И. Мутанов, В. Л. Соловьев и В. Б. Игнатьев
Заявитель
ЦИФРОВОЕ УСТРОИСТВО ДЛЯ ВОСПРОИЗВЕДЕНИЯ
ФАЗОВЫХ СДВИГОВ
Известны цифровые устройства для воспроизведения фазовых сдвигов, содержащие задающий генератор, связанный с делителем частоты, выходы которого соединены с одними входами блока сравнения, другие входы которого подключены к выходам блока установки кода фазового сдвига, счетный триггер, фильтры и схемы совпадения.
Однако известные устройства не обеспечивают требуемого диапазона преобразуемых частот.
С целью расширения диапазона преобразуемых частот в предлагаемое устройство введены схема однозначности и схема неоднозначности и триггер с раздельным управлением, при этом выход счетного триггера соединен с первыми входами схем однозначности и неоднозначности, вторые входы которых подключены к выходу старшего разряда блока установки кода фазового сдвига, а выходы схем однозначности и неоднозначности соединены с одними входами схем совпадений, другие входы которых подключены к выходу блока сравнения, а выходы схем совпадения соединены с соответствующими входами триггера с раздельным управлением.
На чертеже приведена блок-схема предлагаемого устройства.
Предлагаемое цифровое устройство содержит задающий генератор 1, делитель 2 частоты, счетный триггер 8, блок 4 сравнения кодов, схему 5 однозначности, схему б неоднозначности, схемы 7 и 8 совпадения, триггер 9 с раздельными входами, фильтры 10 и 11 низких частот и блок 12 установки кода фазового сдвига.
Выходные импульсы задающего генератора
1 поступают на вход делителя 2 частоты, имеющего п — 1 разряд.
Выходной сигнал делителя 2 частоты поступает на счетный триггер 8, выход которого связан с фильтром 10 низкой частоты, с последнего снимается опорное напряжение.
Выходные сигналы разрядов делителя 2 частоты (переменный код а1... а,) поступают на блок 4 сравнения кодов, на другие входы которого заводятся все разряды, кроме
20 старшего, кода Ьт ... Ь„1 установки, поступающие с блока 12 установки кода фазового сдвига.
В моменты равенства кодов блок 4 сравне25 ния кодов вырабатывает импульс, поступающий на схемы совпадения 7 и 8. Со счетного триггера 8 выходной сигнал кода а„и старший разряд кода b„ с блока 12 установки кода фазового сдвига заведены на схему 5
30 однозначности, реализующую логическую
362465
Предмет изобретения
Составитель А. Мерман
Редактор 1. Морозова Техред Л. Богданова Корректоры: А. Николаева и M. Коробова
Заказ 96/15 Изд. № 1026 Тира>к 403 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий прн Совете Министров СССР
Москва, K-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2
3 функцию a b„+ а„б„и схему б неоднозначности, которая реализует функцию a„b„+
+ a„b„.
Выходные сигналы схем б однозначности и схемы б неоднозначности, представляющие собой противофазные меандры, поступают на входы схем 7 и 8 совпадения. Выходной импульс схемы совпадения 7 смещается относительно момента равенства нулю кода аь a> ... ..., а„на величину фазового угла, определенного кодом установкифазовогоугла b, b2 ... b .
Выходной импульс схемы 8 совпадения смещается относительно выходного импульса схемы 7 совпадения всегда на 180 . Выходные сигналы схем 7 и 8 совпадения подаются на раздельные входы триггера 9 фазопеременного канала, который формирует симметричный меандр, поступающий на фильтр 11 низких частот для выделения первой гармоники. Предлагаемое устройство значительно расширяет частотный диапазон выходных сигналов в область высоких частот и уменьшает величину дискрета фазовото сдвига.
Цифровое устройство для воспроизведения фазовых сдвигов, содержащее задающий генератор, связанный с делителем частоты, выходы которого соединены с одними входами блока сравнения, другие входы которого подключены к выходам блока установки кода фазового сдвига, счетный триггер, фильтры, схемы совпадения, отличающийся тем, что, с целью расширения диапазона преобразуемых частот, в него введены схема однозначности и схема неоднозначности и триггер с раздельным управлением, причем выход счетного триггера соединен с первыми входами схем однозначности и неоднозначности, вторые входы которых подключены к выходу старшего разряда блока установки кода фазового сдвига, а выходы схем однозначности и неоднозначности соединены с одними входами схем совпадений, другие входы которь1х подключены к выходу блока сравнения, а выходы схем совпадения соединены с соответствующими входами триггера с раздельным управлением.

