Устройство для контроля блока постоянной намяти на четность

 

О П И С А Н И Е 357594

ИЗОБРЕТЕНИЯ

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетсльства №

Заявлено 25.1.1971 (№ 1616778/18-24) М. Кл. G 1lc 29/00

G 11с 17 00 с присоединением заявки №

Приоритет (тотоитет оо делам иаобретений и открытий ори Сонете Миниотрое

СССР

Опубликовано 31,Х.1972. Бюллетень № 33

Дата опубликованич описания 27.XI.1972

УДК 681.327.6(О88.8) Авторы изобретения

Ю. Н. Бутин, Б. Е. Бычков и О. Л. Маковеев

Заявитель

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ БЛОКА ПОСТОЯННОЙ

ПАМЯТИ HA ЧЕТНОСТЪ

Изобретение относится к Области запоминающих устройств.

Известно устройство для контроля блока постоящ(ой памяти на четиость, содер>кащее регистр со счетными входами, подключенными к блоку постоянной памяти и шину началы(ой )>C (2((0(II((I.

Описываемое устройство отличается от известных тем, что установочные входы триггеров регистра обьедицеиы согласно контрольному коду и подключены к шине на (альиой установки, а единичные выходы всех триггеров регистра подсоединены к дополнительно введенной cx«ме «ИЛИ». Такое выполнение позволяет упростить устройство и повысить наZC>I(!(Oc(I его работы.

1 la i(ep Ге>ке, изО бр а>((еи а Олок- cxe ма устроя ства для контроля блока постоянной памяти на чет(и)сть.

Устройст(:О содерж<цт регистр 1 со счетными входами 2, подключенными к блоку постоянной памяти, >, Il(!II(v начялы(ой установки 4, к которой подключены единичные входы 5 одних триггеров p! П(стря и нулевые входы () дру Ilx триперо», согласно контрольному коду, и схему «ИЛИ» 7, со входами 8 которо((СОЕД!(((СI(l>I ВЫХOД(>(ВССХ ТРИГГСPОВ PЕ I(СТРЯ;

9 — - выход схемы «ИЛИ».

Устройство работает следующим образом.

Перед с и (I(I)a(((le)I первого числа сигналом

«Начальная установка», поступающим по шиие 4 от устройства управления маш(п(ы, в разрядах регистра устанавливается контрольная сумма, равная сумме по модулю 2 всех одноименных разрядов блока иостояииоц памяти 8.

5 Количество разрядов равно п. При подаче на вход блока постоянной памяти 3 кодл адреса и импуль.а запроса с el o выхода считывяюгся и поступают ия счетные входы 2 регистра

2л-разрядные числя. После считывания всех

10 чисел в слу (не правильной работы олока постоянной памяти все разряды регистра устава Влив>110тс)! В состояние <<0», на! Выходе схемы «ИЛИ» также оудет <О». В случае нечетных oil((I ool(по стол она м те разряды, Где

15 произошля ошибка, будут находиться в состоянии «1», при этом на выходе 9 схемы

«ИЛИ» появится «1».

П ргдмет изобретен и я

20 Устройство >>. ()I I(on rpoz)I Олокя посто>чино(«( памяти иа четиость, содержащее регистр cî счети(>(ми входами, подключенными к блоку гостояииой памяти и шину начальной установки, отлика(о(>(еесл тем, что, с целью упро25 !I(c(»I усгройствя и повышения его надежности, уcTBI(o()o (íûå входы триггеров регистра объединены согласно контрольному коду и

ИОДКЛ (О (Е>>И>1 К Ill(! IIP На !ЯЛЬИОЙ УС Я ИОВКИ, единичиыс выходы всех триггеров регистра

ЗО подсоединены к дополнительно введенной схеме «ИЛИ», 357594

Составитель А. Корюкова

Текред Л. Богданова

Корректор Г. Запорожец

Редактор Е. Гончар

Заказ 3849/13 Изд. № 1617 Тираж 406 Подписное

ЦНИИПИ Ком песта ио дел IXI илобретс шй и озкрытии ри Совете MIIIIIIcTpoII СССР

Москва, К-35, Рзушская иаб., д. 4/5

Типография, пр. Сапунова, 2

Устройство для контроля блока постоянной намяти на четность Устройство для контроля блока постоянной намяти на четность 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для вычисления логических функций в отказоустойчивых системах
Наверх