Устройство для контроля запоминающих матриц

 

Союз Советских

Социалистических

Республик

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

356696

Зависимое от авт. свидетельства ¹â€”

Заявлено 28ЛХ.1970 (№ 1475414/18-24) с присоединением заявки №вЂ”

Приоритет—

Опубликовано 23.Х.1972. Бюллетень № 32

Дата опубликования описания ЗО.XI.1972

М Кч Ст 11с 29 00

Комитет по делам изобретений и откритий при Совете 1т1инистрсв

СССР

УДК 68 1.327(088.8) Авторы изобретения В. С. Голоборщенко, В. К. Ероховец, В. М. Савкин и В. Д. Трофимов у©(Е ЗЮЗНАР

Р. .".:; ." . 1х:. т.у °,ею ц от

Заявитель

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЗАПОМИНАЮЩИХ МАТРИЦ

Изо бретенпе относится к области автоматики и вычислительной техники и предназначено для Hlcпользования при п3I отовлении матричных запоминающих устройств.

Известные устройства для (Koaòðoëÿ запо- 5 минающих матриц, содержащие генератор стуненчатых напряжений, один выход которого соединении через блок управления со входа ми,блока выявления сооев,непосредственно и через контролируемую матри цу, а второй вы- 1О ход генератора через блок управления печатью, соединенный с выходом счетчика числа сбоев, .подключен к выходу блока печати. не позволяют ретистрироваTb в о(бластях неработоопособ ности числа сбоев типа «ложная 15 единица» и «ложный нуль».

Отличием описываемого vlcTpoHcTBB является то, что оно содержит блок управления цветом |печати, два триггера и логическую схему «ИЛИ», при чем единичные входы таврит- 20 геров соединены с выходами блока выявления сбоев и через логическую схему «ИЛИ» — ico входом счетчика числа с боев, нулевые входы триггеров объедине|ны и соединены с выходом блошка управления, а их выходы сое- 25 динены через блок управления цветом печати со входом блока печати.

Это позволяет повысить точность контро ля и осуществлять печать числа сбоев разных типов различными цветами.

На чертеже показана блок-схема устройства.

Оно содержит блок управления 1, генератор 2 сту пенчаTblx напряжений, блок 8 выявления сбоев, блок печати 4 (как минимум с двухцветной печатью), блок 5 управления печатью, счетчик б числа сбоев, блок 7 управления цветом печати; .контролируемая матрица 8 включается между блоком управления

1 н блоком 8 выя влеттпя сбоев; 9 — логическая схема «ИЛИ»; 10 — триггеры.

Устройство работает .следующим образом.

Блок управления выдает по программе один или несколько циклов «запись — считывание» информации по всем адресам ковгтролируемой матрицы 8. Записываемая н считываемая ин формация сравнивается в блоке 8 выявления сбоев. При не совпадении записанной и считанной и)гформации блок выявления сбоев фиксирует соой и передает на счетчик числа сбоев, который подсчитывает число сбоев за один обход всех адресов проверяемой матрицы. Число сбоев, накопленное в счетчике числа сбоев, через блок 5 управления печатью передается на блок печати 4, который производит документирование числа сбоев. Прн совпадении записанной и считапНоН информации а блоке выявления сбоев через логическую схему «ИЛИ», счетчик числа сбоев и блок управления печатью па блок

356696

Предмет изобретения

Составитель Е. Иванеева

Техред Е. Борисова

Корректор Е. Миронова!

>едактор Б. Нанкина

Заказ 525/2007 И зд. М . 1555 Тира>к 406 Подп исвос

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Ж-35, !>аушская наб:, д. 4/5

Тип; Харьк, фил. пред. «Патент» ичати 4 подается сигнал «чуль» сбоев, в результате чего печатается знак, соответствующий отсутствию сбоев и определяющий работоспособность проверяемой матрицы 8.

Благодаря связи между генератором 2 ступенчатых напряжений и блоком 5 управления печатью, каждому отпечатанному зна.ку соответствует испытание проверяемой мат,рицы 8 при фиксированных и вполне опреде ленных значениях токов возбуждения. В ревультате работы устройства оудут отпечатаны область ра ботоспособности и область неработоспособности проверяемой матрицы.

При поступлении сигналов сбоев на счетчик б числа сбоев с блока 8 выявления сбоев анализируются типы сбоев: произошли ли все сбои типа «ложная единица» или все сбои типа «ложный нуль». В случае сбоев типа

«ложная единица» на блок 7 управления цветом печати с выходов триггеров 10 подается о пределенная ком бииация потенциалов, н блок печати 4 печатает число сбоев, поступающее со счетчика числа сбоев, одним цветом; в случае сбоев типа «ложный нуль» с выходов триггеров,l0 подается на блок управления ц ветом печати другая комбинация, и блок печати печатает число сбоев типа

«ложный нуль» другим цветом. Аналогично производится печать числа совместного сбоя третьим цветом. Таким образом, цвет печати является носителем .информа ции и определяется характером сбоев, Цвет же знаков, характеризующих работоспособность проверяемого устройства, не является носителем информации и выбирается толыко,из условия наглядности представления. При использовании печатающей машины с двухцветной печатью регистрация сбоев типа «ложная единица» и «ложный нуль» остается прежней, а по линии управления 40 счетчиком б числа сбоев запрещается выдача на печать числа сбоев. С помощью блока 5 управления печатью выдается на;печать сигнал совместного аооя, который будет отпеча тан блоком печати 4 определенным знаком, 45 на!пример,;значком «С». Ц вет этого знака выбирается"только из условия наглядности представления и не является носителем ин|форма ции.

Устройство для контроля запоминающих матриц, содержащее генератор ступенчатых напряжений, один выход которого соединен через блок управления со входами блока выя вления сбоев непосредственно и через контролир .емую матрицу, а второй выход гене ратора через блок управления печатью, соеди ненный с выходом счетчика числа сбоев, подключен к выходу блока печати, отличаюи ееся тем, что, с целью повышения точности контроля, оно содержит блок выправления ц ветом печати, два триггера и логическую схему

«ИЛИ», причем единичные входы триггеров соединены с выходами блока выявления сбоев и через логическую схез>у «ИЛИ» — со входом счетчика числа сбоев, нулевые входы трпа>геров объединены и соеди|нены с выходом блока управления, а их выходы соединены через блок управления цветом печати со входом блока печати.

Устройство для контроля запоминающих матриц Устройство для контроля запоминающих матриц 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх