Запоминающее устройствоiш?b=;lr^иj•:a^^^l'h:шi биь.:г-ю-:;:; ;л \
О П И С А Н И Е 344448
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Со аз Советских
Содиалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 22.XII.1970 (№ 1612752/18-24) с присоединением заявки №
Приоритет
Опубликовано 07.VII.1972. Бюллетень № 21
Дата опубликования описания 29.VI I I.1972
М. Кл. 6 06g 7/02
G 11с 27/00
Комитет по делам изобретений и открытий при Совете Министров
СССР
УДК 681.337(088.8) Авторы изобретения
Т. Г. Голикова, В. И. Кузьмичев, Б. И. Ланцман, В. Г. Лесков и А. Н. Рудаков
Заявитель
ЗАПОМИНА10ЩЕЕ УСТРОЙСТВО
Изобретение относится к аналоговым запоминающим устройствам, предназначено для запоминания и хранения аналоговых напряжений и может быть использовано в аналоговых и цифро-аналоговых вычислительных машинах.
Обработка аналоговых сигналов в вычислительных аналоговых и цифро-аналоговых машинах требует запоминания дискретных значений сигналов при квантовании по времени, при построении линии задержки и т. д. Одной из разновидностей запоминающего устройства является схема, содержащая ключ в цепи запоминаемого сигнала, управляемый командным импульсом, и конденсатор, служащий для хранения информации.
Необходи мость считывания запомненной информации приводит к шунтированию конденсатора, что и ограничивает время памяти.
Даже при достаточно высоком входном сопротивлении считывающего устройства, выполненного, например, с применением полевых триодов, имеет место утечка, обусловленная конечными значениями сопротивления изоляции конденсатора и сопротивления закрытого ключа.
Цель изобретения — увеличение времени хранения информации.
Это достигается применением цепи апериодических звеньев, ключей, параллельных их выходам, и сумматора, позволяющих компенсировать в ограниченном интервале времени памяти ошибку, обусловленную разрядом конденсатора.
5 На чертеже показана схема предлагаемого запоминающего устройства.
Запоминающее устройство состоит из ключа
1 в цепи сигнала, конденсатора 2, соединенных последовательно апериодических звеньев
10 3 и 4, ключей 5 и 6, параллельных их выходам, и сумматора 7.
Цепи управления всех ключей соединены между собой и с цепью командного импульса, Конденсатор и втяходы всех апериодических
15 звеньев соединены с входами сумматора, а вход первого апериодического звена — с конденсатором.
Запоминающее устройство работает следующим образом, 20 При подаче командного импульса все ключи схемы замыкаются. Конденсатор 2 заряжается входным сигналом, а все апериодические звенья 3, 4 н т. д. «обнуляются», так как их выходы шунтируются открытыми ключами 5, 25 6 и т. д. Йа выходе сумматора 7 появляется сигнал, равный входному. С исчезновением командного импульса все ключи размыкаются.
Конденсатор 2 переходит в режим памяти и начинает разряжаться. Постоянная времени
30 разряда конденсатора 2 определяется как
Тр — — СЯ, где R — сопротивление параллельной цепи из входного сопротивления сумматора (здесь может быть применена развязка), сопротивления утечки конденсатора, сопротивления закрытого ключа и входного сопротивления апериодического звена 8. Одновременно с разрядом конденсатора 2 нарастают напряжения на выходах апериодических звеньев.
На выходе сумматора напряжение оказывается равным К = U,2+Ê3U3+Ê4U4+..., где
U3, U ... — напряжение на выходах апериодических звеньев 8, 4; Кз, К4 — коэффициенты.
При этом напряжение на конденсаторе 2
t тр с2 = вх . 8 где U — запомненный входной сигнал, а на выходах апериодических звеньев — t — с — 4
U=U2 1 — е =U ер 1 — e
U,=U21 — е 1 — е — t — t — t
=U„-ер 1 — е 1 — е где Тз, Т4 и т. д. постоянные времени апериоди чески х з вен ьев 8, 4.
Таким образом, напряжение на выходе сумматора — t — t
U, = U„.å ее (1+l<,(1 — e ) +К К, g
Х (1 — е е ) (1 — е ) J или е — вх + Л1 + Лг + ° ° где Л1, Л2 и т. д. — ошибки памяти, пропорциональные соответственно t;, Р и т. д.
344448 параметры К„, К4 и т. д., тз, т4 и т. д. могут быть выбраны такими, чтобы уменьшить суммарную ошибку памяти или, другими словами, увеличить время памяти, определяемое из5 менением запомненного напряжения в допустимых пределах. Например, при наличии двух апериодических звеньев 8 и 4 и выбора
ТЗ Т4 Тр и КЗ вЂ” К4 — 1
Л =Л =0 и ошибки памяти Л Л
4 2 3+ 4+
При 4=0,1 T„где t„— время памяти, суммарная ошибка равна 0,0009 U„, тогда как в случае отсутствия апериодических звеньев суммарная ошибка
15 — tg
U„1 — е Р =-U, (1 — е — ") =0,0952 U„, будет достигнута в случае отсутствия апери20 одических звеньев лишь при 4=0,001 Тр т. е. два апериодических звена увеличивают время памяти при заданной ошибке 0,10/О в сто раз.
Предмет изобретения
Запоминающее устройство, содержащее ключ, управляющий вход которого соединен с источником управляющих сигналов, а выход— с запоминающим конденсатором, отличающе30 еся тем, что, с целью увеличения времени хранения информации, оно содержит и последовательно сосдиненных апериодических звеньев, дополнительные ключи и сумматор, причем вход первого апериодического звена подклю35 чен к запоминающему конденсатору и к одному из входов сумматора, другие входы которого подключены к выходам апериодических звеньев, соединенных с сигнальными входами дополнительных ключей, управляющие входы
40 которых подключены к источнику управляющих сигналов.
344448
° ° ° т омаидп
Составитель С. Белан
Техред Т. Ускова
Редактор И, Грузова
Корректор Е. Миронова
Типография, пр. Сапунова, 2
Заказ 2646/9 Изд. № ll63 Тираж 406 Подписное
ЦНИИПИ Комитета по делам изобретений и orêðûòèé при Совете Министров СССР
Москва, Ж-35, Раушская наб., д. 4/5


