Устройство для сохранения инфорл1ации в блоке оперативной памяти
О ll И.C:::ЖЧЧЧ4 Е изоы етения
33!424
CttIs Советских
Социалистических
Ресл)!бднк
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Зависимое от авт. свидетельства М—
МКл. О 11 2700
Заявлено 31 VI1.1970 (№ 1471068/18-24) с присоединением заявки X-Приоритет—
Опубликовано 07.111.1!)72 г. Б)оллстси! Х 9
Дата опубликования описания .1Х.1972
Комитет ло делам изобретений н открытий при Совете Министров
СССР
УД К 681.327.66(088.8) Лвторы изобретения Г. В. Дубровский, Е. С. Кузьмин, Н. В. Михайлов и В. F.. Хавкин
ЗЯЯВИТСЛЬ
УСТРОЙСТВО ДЛЯ СОХРАНЕНИЯ ИНФОРМАЦИИ В БЛОКЕ
ОПЕРАТИВНОЙ ПАМЯТИ
П1)едмст изооретсиия
Известны устройства, обсспсчивгиощис сохранение инфорхтации в блоке оперативной памятки на матнитных элементах. Однако они характеризуются разрушением информации ири изменении величины питающего напряжения 33 допустимые пределы; большими г3баритами и малой надежностью; ограниченHbDI температурным диапазоном.
Предлагаемое устройство отличается от известных тем, что в«оды дел!)тслей иапряже)шя соединены с источни.ком питания, а выходы с первыми входами усилителей, вторые входы которых соединены с источником эт Iлонного напряжения, выходы усилителей через последовательно соединенные схему совпадения, интегратор и преобразователь линейной функции в дискретную соединены с запрещающим входом формирователя тока выборки в блоке оперативной памяти.
На чертеже представлена схема предлагаемого устройства.
Напряжение в блоке питания 1 контролируется устройством, состоящим из делителей напряжения 2 и 8, диффереициальиы«дву«КЯСКЯДИ)>)Х,CH,IIITCTICÉ ПОСТОЯИИОГО ТОКЯ 4 Il О, источника эталонного напряжения б, схемы совпадения 7, интегратора 8, преобразователя
9 линейной функции в дискретную.
Контролируемое напряжение с блока питания через делители напряжения подастся ня
В«одь! JI!) «дис!))1)сренни ),.)ьиь!«), l!,Il! с,)еll. 1 1;i другие входы которых для сравнения пода Tся эталонное напряжение.
При напря)tiealiii IIIITa»I )t, pat»to)t lot)) cailмому, напряжение на вы«оде ) llë»òeëåè р313но нулю, и на вь!«оде преооразоватс.ья сигнал рассогласования отсутствует. При этом сигнал запроса через с«ему управления блока памяти 10 и с«ему формирования тока Выооркtt II
t!) попадает в накопитель 12.
При напряжении питания, большем:!л:! меньшем допустимого, на вы«оде одного из усилителей появляется уровень напряжения, который через с«ему совпадения, иитсгрaòoð и
1з преооразоьатель линейной функции в дискретиу)о попадает Ila в«од запрета схемы фo!).,Illрован»я тока nb!oopsè, Те» сямым !1рскре!!цат! подачу импульсов запроса В накопитель.
Интегрятор с.)у;к!!т для! ис!,т)очсния исp
)!) «)ен ной сОст3В !я юи)еи В с)! Гнало От кол СО!!тельного процесса, возникающего В дифференциальных усилителя«, R моменты, ко ja oil!i работают В .»)нейио)! части В«од))ой «30.1кгсристики. ч
Устройство для со«ранения информацtt.:. h блоке оперативной памяти при изменении назр пряжения исто шика питания, соде;)жашсс и; 331424
Составитель В. Михеев
Текред А. Камышникова
Корректор Н. Шевченко! редактор Е. Гончар
Заказ 155! Изд. ¹ 318 Тираж 448 Подписи ое
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Мипистров СССР
Москва, 7К-35, Раушская иаб., д. 4/5
Загорская типография точник эталонного напряжения, два делителя напряжения, два усилителя, схему совпадения, интегратор и преобразователь линейной функции в дискретную, отличающееся тем, что, с целью .повышения надежности входы делителей напряжения соединены с источником питания, à выходы — с первыми входами
4 усилителей, вторые входы которых соединены с источником эталонного напряжения, выходы усилителей через последовательно соединенные схему совпадения, интегратор и преобразователь линейной функции в дискретную соединены с запрещающим входом формирователя тока выборки в блоке оперативной памяти.

