Устройство для управления управляющей логической системой
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
Союз Советских
Содиалистииеских
Республик
Зависимое от авт. свидетельства № 291204
М. Кл. G 06f 9/00
Заявлено 12.Х,1970 (¹ 1489343/18-24) с присоединением заявки ¹
Приоритет
Опубликовано 07.VII.1972. Бюллетень М 21
Дата опубликования описания 29Х1I I.1972
Комитет по делам изобретений и открытий при Совете Министров
СССР
УДК 681.326.3 (088.8) Авторы изобретения
М. И. Блиндер, В. Л. Артюхов, Л. М. Фишман, А. Е. Тарасов и Ю. Я. Лубанов
Заявитель
УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ УЛРАВЛЯЮЩЕЙ
ЛОГИЧЕСКОЙ СИСТЕМОЙ
Предлагаемое устройство является зависимым от авт. св. № 291204 и представляет его дальнейшую разработку. Для обеспечения работоспособности устройства для управления управляющей логической системой при одновременном срабатывании датчиков-сигнализаторов разных групп предлагается дополнительно ввести групповые логические схемы
«И», распределитель со схемой управления, состоящей из двух триггеров, двух общих логических схем «И», общей логической схемы «ИЛИ», и схему совпадения с числом входов, равным числу одновибраторов и двумя выходами, реализующую первым выходом симметрическую функцию «только один из К», причем, выходы групповых одновибраторов подключены к входам схемы совпадения и к одному из соответствующих входов групповых логических схем «И», выход которых соединен с управляющими входами всех групповых клапанов соответствующих групп, а другие входы схем «И» соединены с первым выходом схемы совпадения, Прн этом, второй выход схемы совпадения подключен к запускающему входу первого триггера и одному из входов первой логической схемы «И» выход которой ,соединен с входом второго триггера, при этом прямой выход первого триггера соединен с запускающим входом распределителя, у которого первый выход подключен к сбрасывающему входу второго триггера, соединенного инверсным выходом с первым входом второй логи;еской схемы «И», второй вход которой соединен с последним выходом распределите5 ля, а остальные выходы распределителя подключены к входам соответствующих групповых логических схем «ИЛИ» и к входам общей логической схемы «ИЛИ», выход которой соединен со вторым входом первой логической
10 схемы «И».
На фиг. 1 изображена блок-схема предлагаемого изобретения (для наглядности показана структура системы на две группы с двумя датчиками-сигнализаторами и двумя ис15 полнптельными органами в каждой (введенные дополнительно элементы выделены); на фиг. 2 — реализация схемы совпадения па контактных элементах.
Устройство для управления управляющей
20 логической системой содержит датчики-сигналпзаторы параметры 1 и 2 — первой группы, 8 и -1 — второй группы с прямыми и инверснывш выходамп а и а, в и в, с и с, д н d соответственно, которые подключены на входы дифференцирующих цепей б, б, 7, 8 и на входы групповых клапанов 9 и 10 подачи логических переменных.
Выходы групповых клапанов 9 и 10 соединены с входами универсального логического
30 блока 11, выходы которого в свою очередь
344441
15 гю
YP — — VXi (ЛХ1), l†= j=I
1=г
3 подключены на входы групповых клапанов выдачи результата 12 и l8, Клапаны выдачи результата соединены своими выходами с запускающими входами «1» триггеров запоминанияпя результата 14 и 15, к выходам которых подключены исполнительные органы 16 и 17.
Входы клапанов взаимного соединения логических схем 18 и 19 подключены к выходам соответствующих логических схем универсального логического блока 11, а выходы к входам соответствующих логических схем того же блока. Для подачи питания на блок 11 имеются клапаны подачи питания соответствующей группы 20 и 21, входы которых подключены к источнику питания, а выходы — к шинам подачи питания на логическле элементы блока 11. Выходы дифференцирующих цепей
5, б, 7, 8 подключены на входы групповых логических схем «ИЛИ» 22 и 28 соответствующей группы, выходы которых подключены на сбрасывающие входы «О» триггеров запоминания результата 14 и !5 и на входы групповых одновибраторов 24 и 25, выходы которых соединены с входами схемы совпадений 26 и с одним из входов соответствующих групповых логических схем «И» 27, 28. В устройстве имеется распределитель 29, первый выход которого подключен на сбрасывающий вход «О» общего запоминаюшего триггера 80, последний выход — на один из входов общей логической схемы «И» 81, а остальные выходы — на входы групповых логических схем — «ИЛИ» 22, 28 и на вход общей логической схемы «ИЛИ»
82. Выход этой общей логической схемы подключен на одлн из входов общей логической схемы «И» 88, выход которой подключен на запускающий вход «1» триггера 80, соединенного инверсным выходом с другим входом логической схемы «И» 81 Схема «И» 81 подключена на сбрасывающий вход «О» общего запоминающего триггера 84, на запускающий вход «1» которого подключен выход к схемы совпадения 26, подключенного также на другой вход схемы «И» 33. Выход Р схемы совпадений 26 соединен с другим входом групповых логических схем «И» 27, 28.
На выходах а и 3 схемы совпадения 26 реализуются симметрические функции У, и Ур соответственно (по терминологии С. Колдуэлла в книге «Логический синтез релейных устК К ройств» стр. 251), Причем Y„= V V Х Х/, l=l 1-1
3<1 т. е. У„есть симметрическая функция «два и более из К», и именно на выходе а есть сигнал при наличии сигнала на двух и более входах. т. е. У есть симметрическая функция «только один из К», а именно сигнал на выходе
65 есть при наличии только одного сигнала на входе. Для схемы, представленной на фиг. 1, Y„= Х,Х„У, = Х,Х, /Х,х,.
Пример реализации схемы совпадения на релейно контактных элементах приведен па фиг. 2.
11а схеме показаны 11, 12, 1, j, Й вЂ” выходные контакты групповых одповибраторов, через которые подключены реле схемы совпадения Х>, Х:, Х:,, Х;, Хк. На выходе а реализуется функция:
Y. =Х,Х, /Х,Х /Х,Х, у Х,Х,Q/Õ,Õ, / /Х,Х, /Х,Х, /ХХ,. / Х,Х„ /Х/Х,.
На выходе р реализуется функция:
Y;, = Х,Х, Х, Х, Х, Q Х,Х,Х Х, Х,,/
,/Х,Х, Х,Х, Х, /Х, Х, Х;Х, Х, / Х,Х,Х,Х,Х,.
Устройство для управления управляющей логической системой работает следующим образом.
При изменении состояния (О 1 пли 1 О) датчика — сигнализатора I — 4 появляется импульс на выходе дифференцирующей цепи
5 — 8, который через логическую схему «ИЛИ»
22 или 28 соответствующей группы запускает одновибратор 24 или 25. С одновибратора сигнал поступает на схему совпадений 26 и на логическую схему «И» 27 или 28 соответствующей группы.
При срабатывании только одного одновибр атор а на схеме совпадения 26 появляется сигнал на выходе р (Уз =1), который поступает на другие входы групповых логических схем
«И» 27, 28. При срабатывании этой схемы сигнал поступает на управляющие входы клапанов соответствующей группы (20, 12 или 21, 18). Этим обеспечивается одновременное подключение к универсальному логическому блоку 11 всех датчиков-сигнализаторов одной группы 1, 2 или 8, 4, к которой принадлежит датчик-спгнализатор, изменивший свое состояние, соединение логических элементов блока
11 в соответствующую этой группе структуру, подача на блок питания и в конечном счете отработка алгоритма с выдачей результата по соответствующей группе на три ггеры запоминания результата 14 или 15 и исполнительные органы 16 или 17.
Если при появлении сигнала на выходе любого пз одновибраторов, например 24, одновременно появится сигнал на выходе одного илн нескольких других одновибраторов (например 25), что указывает на одновременное срабатывание датчиков-сигнализаторов разных групп, то схема совпадения 26 не выдает разрешающего сигнала с выхода Р на групповую логическую схему «И» 27, 28, а выдает сигнал Y. =1 по выходу а на запуск первого триггера 84, который включает распределитель
344441
10
29. Распределитель первым шагом подает сигнал на сбрасывающий вход второго общего триггера 80. Вторым, третьим шагом распределитель поочередно подает сигналы на входы групповых логических схем «ИЛИ» 22, 28.
Этими сигналами поочередно запускаются одновибраторы 24, 25 и через схему совпадения
2б и групповые логические схемы «И» 27, 28 подают поочередно сигналы на управляющие входы клапанов 20 — 12 и 21 — 18 для отработки алгоритмов соответствующих групп и установки триггеров запоминания результата 14, 1б. Последним шагом распределитель через логическую схему «И» 81 подает сигнал на сброс первого общего триггера 84 и останавлйвается. Схема приходит в исходное состояние.
В период работы распределителя в автоматических системах возможно срабатывание любого датчика-сигнализатора, Во избежание сбоя в схеме предусмотрено такое положение, при котором при подключении на функционирование с помощью распределителя одной группы датчиков-сигнализаторов появится сигнал на выходе одновибратора другой группы от срабатывания одного (или нескольких) датчика сигнализатора, то схема совпадения 2б вновь выдает сигнал по выходу р (Y„=1) и этим сигналом через логическую схему «И» 88 (на второй вход схемы «И» поступает импульс на каждом шаге распределителя 29, кроме первого и последнего) переключит второй общий триггер 80, в результате чего исчезнет сигнал на его инверсном выходе, т. е. и на одном из входов общей логической схемы «И»
81. Вследствие этого распределитель последним шагом не сбросит первый триггер 84, а продолжает обход повторно, предварительно первым шагом повторного цикла сбросив второй триггер 80 и подготовив этим самым цепь для сброса первого триггера 84. Последним шагом распределитель 29 сбросит триггер 84 через логическую схему «И» 81 и остановится.
Схема приходит в исходное состояние. Если в период второго цикла опять совпадут импульсы разных групп, распределитель 29 аналогично совершит третий цикл и т. д.
Таким образом, если за время импульса olt,новибратора одной группы срабатывает датчик-сигнализатор другой группы, то во избежание сбоя схема совпадения 2б не дает раз20
50 решающего сигнала на функционирование (отработку алгоритма) обеих групп, а включит распределитель, который в этом случае подключает поочередно на функционирование все группы. При совпадении сигналов при работающем распределителе 29, последний будет запускаться на повторные циклы, пока не будут отработаны все заявки. Тем самым снимается ограничение на применение схемы в управляющих логических системах, в которых возможно одновременно срабатывание датчиков-сигнализаторов в разных группах.
Предмет изобретения
Устройство для управления управляющей логической системой по авт. св. № 291204, отличающееся тем, что, с целью обеспечения работоспособности устройства при одновременном срабатывании датчиков-сигнализаторов разных групп, в него дополнительно введены групповые логические схемы «И», распределитель, схема управления распределителем, состоящая из двух триггеров, двух логических схем «И», логической схемы «ИЛИ», и многовходовая схема совпадения, причем, выходы групповых одновибраторов подключены к входам многовходовой схемы совпадения и к одному из входов соответствующих групповых логических схем «И», выходы которых соединены с управляющими входами групповых клапанов соответствующих групп, а другие входы соединены с.первым выходом многовходовой схемы совпадения, второй выход которой подсоединен к запускающему входу первого триггера и одному из входов первой логической схемы «N», выход которой соединен с входом второго триггера, при этом прямой выход первого триггера соединен с запускающим входом распределителя, первый выход которого подключен к сбрасывающему входу второго триггера, соединенного инверсным выходом с первым входом второй логической схемы «И», второй вход которой соединен с последним выходом распределителя, а остальные выходы распределителя подключены к входам соответствующих групповых логических схем «ИЛИ» и к входам логической схемы «ИЛИ», выход которой соединен со вторым входом первой логической схемы «И».



