Патент ссср 327477

 

Союз Ссветскиз

Социалистическив

Республик

ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельстза ¹â€”

М.Кл. G 06f 7 385

Заявл=-- > 31.111.1969 (№ 1316474/26-9) с сирисоед»нением заявки №вЂ”

Комитет по делам изобретений и открытий при Совете 1т1инистроо

СССР

Hipиоритет— х ДК 681.325.66 (088.8) Опубликовано 26.1.1972. Бюллетень № 5

Дата опубликования QII11=апия 10.1 7.1972

ABTOpbl изобретения

М. Д. Мазья и Э. Я. Янковский

Всесоюзны и научно-исследовател ьски и институт горной геомеханики и маркшейдерского дела

Заявитель

СУММАТОР

Изобретение относится к области цифровых вычислительных машин, в частности к сумматорам, предназначенным для выдачи данных па печать или индикацию.

Известны сумматоры, содержащие ячейки двоичпо-десятичных разрядов, каждая из которых, за исключением самой старшей, образована тремя ячейками двоичных разрядов, к которым подключена четвертая ячейка разряда весом 8.

С целью излучения иа выходе сумматора двоично-десягичного числа в предлагаемом сумматоре каждая ячейка старшего двоичнодесятичного разряда соединена с младшей через схему вычитания из ячейки младшего разряда удзоенного значения старшей, а к каждой двоично-десятичной ячейке разряда подключено устройство для .регистрации переполнения, один выход которого соединен со схемой переноса восьмеричной единицы из ячейки старшего разряда в ячейку младшего, а второй выход соединен со следующими ячейками младших разрядов, если ячейка двоичнодесятичного разряда не самая младшая.

На фиг. 1 приведена блок-схема предлагаемого сумматора; на фиг. 2 — его функциональная схема.

Сумматор (фиг. 1) состоит из младшего дьои-.но-дccяти-шого разряда 1, образованного путем подключения четвертого разряда к трем разрядам двоичного сумматора, старшего дьопчно-десятичного разряда 2, схемы вычитания 8 удвоенного значения старшего разряда нз младшего, устройства регистрации 4 переполнения младшего разряда, схемы переноса 5 восьмеричной единицы, элемента временной задержки 6.

Функциональная схема сумматора (фиг. 2) ш;лючает в себя триггеры двоичного суммато,о ра 7 — 12 с элементами запоминания переноса 18, соединенные по три через и. з. ключ 14, ключ 15 и триггер 16 для подкгпочения четвертого разряда сумматора на триггере 17 и устройства для регистрации переполнения на триггере 18, схему вь читания удвоенного зпаicния старшего разряда из младшего, содержащую кл;очи обратного кода 19 — 21, соединенные сэ входами триггеров младшего разряда и линию задержки 22, схему переноса вось20 мерпчпой еди шцы, состоящую пз линии заzcp» ки 23, клю -ia 24, открытого пои o ci тствип переполнения в младшем двоично-десятичном разряде, и ключей прямого кода 25 — 27 для восстановления числа в младшем разряде, линии зедержки 28, соединенной с шиной переноса восьмеричной единицы из старшего разряда в младший, а также элемент временi!o;" задержки 29 i;t осуществления повторноto цикла преобразования и ключ 80, открыО тьш при переполнении младшего разряда, че327477

Фиг 1

Составитель Н. Герасимова

Редактор Т, Морозова

Техред 3. Тараиеико

Корректор E. Исакова фаг. 2 рез который подается управляющий сигнал 31 ь более младшие разряды.

Работа сумматора с двоично-десятичным выходом происход!!т следующим образом.

3о прихода управля!ощего сигнала 82 устроиство раоотает как ооычяый сумматор, а с приходом управлятощего сигнала 82 (фиг. 1) на схему вь!читания т число из старшего двоично-десятичного разряда 2 в дополнительном коде переписывается в младший двоично-десятичный разряд. При наличии переполнения устройство регистрации 4 выдает управляющий сигнал т1 для преобразования в более младших разрядов, прн этом результаты в разрядах 1 и 2 представляют собой двончнодесятичные числа. ттрн! отсутствии переполнения с устройства регистрации 4 снимается сигнал на схему переноса 5 восьмеричной единицы из старшего разряда в младший, которая предварительно восстанавливает первоначальнос число и младшем разряде, и на элемент временной задержки 6, соединенный с шиной управля!ощего сиг4 нала т2 для осуществления повторного преобразования до появления сигнала т1.

Предмет изобретения

Ст мматор, содержащий ячейки двоично-десяти !пых разрядов, каждая из которых, за исключе!Рвем самой старшей, образована тремя ячейками двоичных разрядов, к которым подключена четвертая ячейка разряда весом 8, 3О отлачигошийся тем, что, с целью получения на выходе двоично-десятичного числа, каждая ячейка старшего двоично-десятичного разряда соединена с младшей через схему вычитания пз ячейки младшего разряда удвоенного эпа35 !ения старшего, а е каждой двоично-десятичной ячейке разряда подключено устройство для регистрации переполнения, один выход которого соединен со схемой переноса восьмеричной единицы из ячейки старшего разряда в

2!3 ячейку младшего, а второй выход соединен со следуюгцими ячейками младших разрядов, если ячейки двоично-десятичного разряда не самая младшая

3ак:.3 936 Пзд Ц о j 35

Гзрагк !тн Подвиг!!ое

Ц1!ИИПИ г ояит fа iо !телам

iз;.оретеио!! ii открыт -(й irðí Созете.Ч: ло;тров СССР т1 !сава. К-35, Раушскаи !!аб., д. 4, 5

Облас гати т!!потраф !гг

К .: троз(ского т:Ipi".D.lei!!ÿ I:. ) iiei(-I .ê

Патент ссср 327477 Патент ссср 327477 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх