Преобразователь кодов целых чисел с аппаратнымконтролем
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Goes Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 23.11.1970 (№ 1405524/18-24) с присоединением заявки №
Приоритет
Опубликовано 01,VII.1971. Бюллетень _#_ 21
Дата опубликования описания 14.IX.1971
G 061 5/02
Комитет по делам иеоорвтеиий и открытий при Совете Мииистров
СССР
681,325.53 (088.8) Автор изобретения
В. М. Гриценко
Заявитель
Центральный научно-исследовательский институт комплексной автоматизации
ПРЕОБРАЗОВАТЕЛЬ КОДОВ ЦЕЛЪ|Х ЧИСЕЛ С АППАРАТНЫМ
КОНТРОЛEM
Изобретение относится к области вычислительной техники и предназначено для преобразования двоично-десятичных кодов целых чисел в двоичные и обратно с повышенной надежностью.
Известны преобразователи кодов чисел, работающие по методу. сдвига и коррекции. В них для повышения надежности используется операция обратного преобразования, что приводит к усложнению устройства и увеличивает вероятность ложной ошибки при обратном преобразовании.
Предложенное устройство отличается тем, что выход двоично-десятичного регистра сдвига соединен через инвертор со входом элемента «ИЛИ», другой вход которого соединен с числовым входом устройства, выход элемента «ИЛИ» через первую схему запрета соединен со входом вычислителя по модулю
А=2 — 5, /а)3, другой вход которого соединен с шиной тактовых импульсов, соединенной также через вторую схему запрета со входом двоично-десятичного регистра сдвига, а управляющие входы схем запрета соединены с шиной запрещающих импульсов.
Это позволяет расширить функциональные возможности устройства и повысить надежность преобразования.
Схема устройства изображена на чертеже.
Устройство содержит двоично-десятичный регистр 1 со схемой коррекции 2, инвертор 3, элемент «ИЛИ» 4, схемы -апрета 5 и 6, вычислитель 7 по модулю А с К-разрядным регистром 8 сдвига и схемой 9 коррекции по модулю А, схему 10 фиксации ошибок, шину 11 тактовых импульсов, числовой вход 12 устройства, шину 18 запрещающих импульсов.
Работа устройства основана на следующих свойствах двоично-десятичных кодов чи10 Ю вЂ” 1 сел. Пусть М= . х; 10 — целое Л -разрядное =0 десятичное число (0(x;(9), n — количество разрядов двоичного кода этого числа. Припишем к каждой тетраде двоично-десятично15 го 8421 — кода числа М со стороны старших разрядов m нулей (т=0,1,2,...). В результате получится некоторое (4+ m) Л вЂ” разрядное двоичное число:
N — 1
20 S = У х. 2(4+" Н т !
=0 л — т
Разность S — M = Q xi (2 4+" н — 10 ) делится на
f=0 число А=2" — 5, А=З+пт, т. е. S — М=
25 — = O(modA). При преобразовании методом сдвига и коррекции одиночный сбой регистра или схемы коррекции приводит к ошибке вида е=+Ь 10 2>, где 0(Ь9,i определяется местом сбоя, а 1 — номером такта, на котоЗО ром произошел сбой.
308427
Составитель В. В. Игнатущенко
Редактор Ю. Д. Полякова Техред T. П. Курилко Корректор А. П. Васильева
Заказ 2457/16 Изд. М 1044 Тираж 473 Подписное
11НИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Ж-35, Раушская наб., д. 4!5
Типография, пр. Сапунова, 2
5 (ci = 1): О, 1, 3, 6, 1, 2, 4, 9, 8, 5, О, 1, 2, 5, О, О, О, О.
Отношение объема контрольного оборудования к основному составляет приблизитель1 1,5 но для А=3, — для А=11.
2N Ф
Предмет изобретения
Преобразователь кодов целых чисел с аппаратным контролем, содержащий двоичнодесятичный регистр сдвига со схемой коррекции, две схемы запрета, инвертор, элемент
«ИЛИ», схему фиксации ошибок и вычислитель по модулю А =2" — 5, й) 3, содержащий, в свою очередь, Й-разрядный регистр сдвига со схемой коррекции по модулю А, отличающийся тем, что, с целью расширения фу.нкциональных возможностей и повышения надежности преобразования, выход двоичнодесятичного регистра сдвига соединен через инвертор со входом элемента «ИЛИ», другой вход которого соединен с числовым входом устройства. выход элемента «ИЛИ» через первую схему запрета соединен со входом
10 вычислителя по модулю А, другой вход которого соединен с шиной т."ктозых импульсов, соединенной также через вторую схему запрета со входом двоично-десятичного регистра сдвига, а управляющие входы схем запрета
15 соединены с шиной запрещающих импу льсов.


