Преобразователь двоичного кода в двоично-десятичный
Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении преобразователей кодов. Цель изобретения - упрощение устройства за счет исключения одного типа счетчиков. Цель достигается тем, что в преобразователь, содержащий шифратор, генераторы импульсов, двоичный счетчик, двоично-десятичный счетчик и дешифратор нуля, введены одновибратор, триггер и элемент ИЛИ, двоично-десятичный счетчик выполнен с управляемым модулем счета. 2 ил.
Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении преобразователей кодов.
Известен преобразователь кодов, содержащий генераторы импульсов, двоично-десятичный счетчик, двоичный счетчик, дешифратор нуля элемента и делителя частоты [1]. Это устройство является сложным, так как содержит два типа счетчиков. Наиболее близким по техническому решению к предлагаемому является устройство, содержащее два генератора импульсов, двоично-десятичный счетчик, двоичный счетчик, дешифратор нуля, переключатель частоты и шифратор [2]. Но это устройство является излишне сложным, так как содержит два типа счетчиков. Цель изобретения - упрощение устройства за счет исключения одного типа счетчиков. Цель достигается тем, что преобразователь двоичного кода в двоично-десятичный, содержащий переключатель частоты, неподвижный контакт которого соединен с входом логического нуля преобразователя, подвижные контакты - с входами шифратора, первые и вторые выходы которого соединены с управляющими входами соответственно первого и второго генераторов импульсов, счетчик, информационные входы и вход установки которого являются соответственно информационными входами и входом "Пуск" преобразователя, входы счетчика соединены с входами дешифратора нуля и являются выходами преобразователя, в него введены одновибратор, RS-триггер и элемент ИЛИ, а счетчик выполнен с управляемым модулем счета, первый и вторые входы одновибратора подключены соответственно к входу "Пуск" преобразователя и второму выходу шифратора, выход одновибратора соединен с первыми разрешающими входами первого и второго генераторов импульсов, выходы которых соединены соответственно с первым и вторым входами элемента ИЛИ, выход которого соединен с тактовым входом счетчика, выход дешифратора нуля соединен с R-входом RS-триггера, S-вход которого подключен к входу "Пуск" преобразователя, инверсный выход RS-триггера соединен с вторым разрешающим входом второго триггера. На фиг. 1 изображена функциональная схема преобразователя кода; на фиг. 2 - четырехразрядный двоичный /двоично-десятичный счетчик. Преобразователь кода (фиг. 1) содержит шифратор 1, переключатель 2, первый 3 и второй 4 генераторы импульсов, двоичный/двоично-десятичный счетчик 5, дешифратор нуля 6, одновибратор 7, RS-триггер 8 и элемент ИЛИ 9, шину 10 логического нуля, информационный вход 11, вход "Пуск" 12, выходы 13. Двоичный/двоично-десятичный счетчик выпускается промышленностью, например, (564 ИЕ 14), но такой счетчик можно построить из обычного двоичного счетчика (фиг.2), такой счетчик состоит из четырехразрядного двоичного счетчика 14 и элемента И 15. Работает такой счетчик следующим образом. При подаче на вход 2/10 элемента И 15 уровня лог."0" он блокирует и счетчик работает как двоичный. При подаче на вход 2/10 элемента И 15 уровня лог.1 при коде числа 10 будет происходить сброс счетчика в нуль, то есть счетчик будет работать как двоично-десятичный. Преобразователь кода функционирует следующим образом. С помощью переключателя 2 и шифратора 1 задается нужное соотношение частот генераторов 3,4 и длительность импульса с одновибратора 7. В исходном состоянии работа первого 3 и второго 4 генераторов запрещена низким потенциалом с выхода одновибратора 7. При подаче импульса "Пуск" триггер 8 устанавливается в единичное состояние, а в счетчик 5 записывается преобразуемый код. Уровень лог.0 с инверсного выхода триггера 6 устанавливает режим двоичного счета счетчика 5. По окончании импульса "Пуск" фронтом запускается одновибратор 7, на его выходе формируется положительный импульс длительностью Т=2N















Формула изобретения
ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА В ДВОИЧНО-ДЕСЯТИЧНЫЙ, содержащий переключатель частоты, неподвижный контакт которого соединен с входом логического нуля преобразователя, подвижные контакты - с входами шифратора, первые и вторые выходы которого соединены с управляющими входами соответственно первого и второго генератора импульсов, счетчик, информационные входы и вход установки которого являются соответственно информационными входами и входом "Пуск" преобразователя, выходы счетчика соединены с входами дешифратора нуля и являются выходами преобразователя, отличающийся тем, что, с целью упрощения преобразователя, в него введены одновибратор, RS-триггер и элемент ИЛИ, а счетчик выполнен с управляемым модулем счета, первый и вторые входы одновибратора подключены соответственно к входам "Пуск" преобразователя и вторым выходам шифратора, выход одновибратора соединен с первыми разрешающими входами первого и второго генераторов импульсов, выходы которых соединены соответственно с первым и вторым входами элемента ИЛИ, выход которого соединен с тактовым входом счетчика, выход дешифратора нуля соединен с R-входом RS-триггера, S-вход которого поключен к входу "Пуск" преобразователя, инверсный выход RS-триггера соединен с управляющим входом счетчика и вторым разрешающим входом первого генератора импульсов, прямой выход RS-триггера соединен с вторым разрешающим входом второго триггера.РИСУНКИ
Рисунок 1, Рисунок 2
Похожие патенты:
Преобразователь кодов // 2012135
Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении цифровых вычислительных машин и устройств дискретной автоматики
Преобразователь кодов // 2007031
Изобретение относится к вычислительной технике и может быть использовано в автоматических и вычислительных устройствах для преобразования хранимого кода в обратный или дополнительный, для выполнения операций прямого и обратного счета в стандартном и нестандартном двоичном коде, а также для формирования прямой и обратной последовательностей кодовых комбинаций кода Грея
Изобретение относится к автоматике и вычислительной технике и может быть использовано для построения различных устройств переработки дискретной информации
Изобретение относится к автоматике и вычислительной технике и может быть использовано для построения различных устройств переработки дискретной информации
Изобретение относится к автоматике и вычислительной технике
Изобретение относится к вычислительной технике, может найти применение в системах хранения и передачи информации и может быть использовано для преобразования двоичного кода в непозиционный (р,к)- код Фибоначчи
Преобразователь кодов // 1762410
Изобретение относится к автоматике, информационно-измерительной и вычислительной технике и может быть использовано при преобразовании кода с основанием 2 в двоичный код, а также при вычислении ряда элементарных функций
Шифратор десятичного кода в двоичный код // 1757105
Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики, управления и контроля
Изобретение относится к вычислительной технике и может быть применено для быстрого преобразования чисел из двоичной системы счисления в десятичную и обратно
Изобретение относится к технике отображения цифровой информации
Изобретение относится к технике преобразования цифровых величин в аналоговые и может быть использовано в цифроаналоговых преобразователях, в том числе и со значительным уровнем выходной мощности
Изобретение относится к вычислительной технике и может быть использовано в универсальных и специализированных вычислительных машинах для построения преобразователей больших потоков двоично-десятичной и двоичной информации
Устройство для преобразования кодов // 2022468
Изобретение относится к вычислительной технике и может быть использовано в автоматических и вычислительных устройствах для осуществления преобразования прямого кода в обратный и дополнительный, для осуществления операции прямого и обратного счета при подсчете предметов, а также для осуществления реверсивного счета импульсов, поступающих по раздельным входам суммирования и вычитания
Формирователь адреса // 2025046
Изобретение относится к автоматике и дискретным системам, выполняемым по принципу жесткой логики, и может быть использовано в средствах отображения инструкций по поступающим в цифровом двоичном коде данным
Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах отображения цифровой информации
Способ декодирования манчестерского сигнала // 2493650
Настоящее изобретение относится к технике цифровой обработки сигналов и предназначено для декодирования сигналов, закодированных в коде Манчестер-II. Способ декодирования манчестерского сигнала включает выборку входного манчестерского сигнала с известной частотой передачи на тактовой частоте выборки, не превышающей 3-кратную частоту передачи, на которой осуществляется дополнительно выборка входного манчестерского сигнала в середине такта выборки, а декодирование осуществляется по полученной последовательности логических сигналов, соответствующих уровню входного манчестерского сигнала в начале и середине такта выборки, с помощью конечного автомата, который выдает декодированные данные и сигнал готовности данных, а также дополнительно выдает сигналы "пауза" и "ошибка данных", причем сигнал "пауза" выдается в конце передачи пакета данных, сбрасывается - в начале, сигнал "ошибка данных" выдается, если конечный автомат не смог однозначно декодировать данные. Технический результат - декодирование манчестерского сигнала на частоте работы декодера, не превышающей трехкратную частоту передачи, а также распознавание начала передачи пакета данных и пауз между ними, при джиггере входного сигнала, достигающем ±0.16(6) периода передачи данных. 4 ил.