Преобразователь параллельного унитарного кода в дифференциально-разностный код
Изобретение относится к автоматике и вычислительной технике и может быть использовано для построения различных устройств переработки дискретной информации. Целью изобретения является расширение области применения за счет формирования дифференциально-разностного кода ранга t 2, обеспечивающего меньшую ошибку при вычислении разности чисел |Z -Z j. Преобразователь содержит элементы запрета 1 - 9, элементы ИЛИ 10 - 13 При этом на выходе преобразователя формируется семиразрядный дифференциальноразностный код числа N 1 ил, 1 табл
ОПИСАНИЕ ИЗОБРЕТЕН
К ПАТЕНТУ
Комитет Российской Федерации по патентам и товарным знакам (21) 49541?5/24 (22) 27.06.91 (46) 15.12.93 Бюл. Na 45-46 (71) Ленинградский механический институт им.Маршала Советского Союза ДФУстинова (72) Музыченко О.Н.; Лукоянов В.П.; Ильин ЛЮ.
-(73) Санкт-петербургский механический институт им.Маршала Советского Союза ДФУстинова (54) ПРЕОБРАЗОВАТЕЛЬ ПАРАЛЛЕЛЬНОГО
УНИТАРНОГО ХОДА В ДИФФЕРЕНЦИАЛЬ.НО-РАЗНОСТНЫ Й 1(ОД (57) Изобретение относится к автоматике и вычис(19) RU (11) 2ОО4944 С1 (51) 5 Н ОЗ М 7 И лительной технике и может быть использовано для построения различных устройств переработки дискретной информации Целью изобретения является расширение области применения за счет формирования дифференциально-разностного кода ранга t
= 2, обеспечивающего меньшую ошибку при вычислении разности чисел )Z -Z ). Преобразоваг тель содержит элементы запрета 1 — 9, элементы
ИЛИ 10 — 13.При этом на выходе преобразователя формируется семиразрядный дифференциапьноразностный код числа N. 1 ил„1 табл.
2004944.Изобретение относится к автоматике и вычислительной технике и может быть использовано для построения различных устройств переработки дискретной информации.
Целью изобретения является расширение области применения преобразователя за счет формирования дифференциальноразностного кода ранга t = 2, обеспечивающего меньшую ошибку при вычислении разностичисел zy -zz I.
На чертеже изображен преобразователь параллельного унитарного кода в дифференциально-разностный. Преобразователь содержит элементы запрета 1-9, элементы ИЛИ 10-13, информационные входы разрядов 14 и выходы разрядов результата 15 преобразователя.
Функционирование преобразователя иллюстрируется таблицей и происходит следующим образом.
На его входы подается параллельный унитарный код Х = {xi,...xgqj, при ем для числа N (N-oA кодовой комбинации) 1 при i « N
0 при I >N
XI = выходные сигналы преобразователя формируют семиразрядный дифференциальнораэностный код ранга с = 2, обладающий следующим свойством
Iz2 z1I при Izg — z1I (2
Sum (zq ®zg) =
Г )2 при Izy z)I ) 2 где Sum — сумма числа единиц двоичного
10 кодового слова, получаемого поразрядным сложением по модулю два кодовых слов z1, zz соответствующих числам zi u zz.
По сравнению с прототипом предлагаемый преобразователь формирует на выходе
15 код ранга t = 2, а не ранга t = I, что обеспечивает лучшую точность вычислений при его использовании, а следовательно, более широкую область применения устройства, так как при выполнении операции вычитания
20 двух чисел 21 и 2р разность составляет г =
l Zz — Ь единиц при I 2z †.2t I (с и
r>t единиц при I 22 — 21 > с и для кода ранга с = 1 возникает большая ошибка в вычислении разности чисел 21 и 2, что снижает вероятность принятия правильного решения при классификации и распознавании образов.
30 (56) Натек IO,P. Справочник по цифроаналоговым и аналого-цифровым преобразователям. М,; Радио и связь, 1982, с.328, рис.5.30, Авторское свидетельство СССР
N 1647907, кл. Н 03 M 7/12, 1991.
2004944.
Продолжение таблицы
Продолжение таблицы
2004944
Формула изобретения ПРЕЮ Б РАЗО ВАТЕЛ Ь ПАРАЛЛ ЕЛ Ь НОГО УНИТАРНОГО КОДА В ДИФФЕРЕНЦИАЛ Ь Н О-РАЗ Н О СТН 61 Й КОД, содержащий девять элементов запрета и четыре элемента ИЛИ, причем выход первого элемента запрета соединен с первым входом первого элемента ИЛИ, выход ко- 10 торого соединен с выходом третьего разряда результата преобразователя, выход второго элемента запрета. соединен с первым входом второго элемента ИЛИ, выход которого соединен с выходом четвертого 15 разряда результата преобразователя, выходы третьего и четвертого элементов запрета соединены соответственно с первым и вторым входами третьего элемента ИЛИ,. 20 выход которого соединен с выходом шестого разряда результата преобразователя, выходы элементов запрета с пятого по седьмой соединены соответственно с входами с первого по третий четвертого эле- 25
- мента ИЛИ, выход которого соединен с выходом седьмого разряда результата преобразователя, информационные входы четвертого, второго. первого и девятого разрядов которого соединены соответст- 30 венно с информационными входами второ-. го, третьего. пятого и шестого элементов запрета, отличающийся тем, что, с целью расширения области применения за счет формирования дифференциально разностного кода ранга t = 2, информационные входы третьего, шестого, седьмого, четырнадцатого и семнадцатого разрядов преобразователя соединены соответственно с информационными входами восьмого, первого, девятого, четвертого и седьмого элементов запрета, информационные входы пятого, восьмого, десятого, двенадцатого, тринадцатого, пятнадцатого, девятнадцатого, двадцатого и двадцать первого разрядов преобразователя соединены соответственно с запрещающими входами пятого, третьего, второго, первого, шестого, восьмого, девятого, четвертого и седьмого элементов запрета, информационный вход одиннадцатого разряда преобразователя является выходом второго разряда результата преобразователя, выходы первого и пятого разрядов результата которого соединены соответственно с выходами девятого и восьмого элементов запрета, информационные входы шестнадцатого и восемнадцатого разрядов преобразователя соединены с вторыми входами соответственно второго и первого элементов ИЛИ.
2004944
Составитель Е. Мурзи на
Редактор B.Tðóá÷åíêo Техред М.Моргентал Корректор С.Лисина
Тираж Подписное
НПО "Поиск" Роспатента
113035, Москва, Ж-35, Раушская наб„4/5
Заказ 3397
Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101




