Логический импульсный дискриминатор совпадения

 

Союз Советски»

Социалистически»

Республик

Q Il И С А Н И Е 305473

И3ОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства №

МПК G 06f 7/02

Заявлено 13.I.1970 (№ 1398100/18-24) с присоединением заявки №

Приоритет

Опубликовано 04.VI.1971. Бюллетень K 18

Дата опубликования описания 16ХП1.1971

Комитет по делам изобретеиий и открытий при Совете Миристров

СССР

УДК 681.325.66(088.8) Автор изобретения

В. А. Чистяксв

Заявитель

ЛОГИЧЕСКИЙ ИМПУЛЪСНЫЙ ДИСКРИМИНАТОР

СОВПАДЕНИЯ

Логический импульсный дискриминатор совпадения предназначен для использования в устройствах автоматики и вычислительной техники, в которых для решения поставленной задачи необходимо контролировать совпадение моментов поступления импульсов, имеюших одинаковые порядковые номера в двух непрерывных последовательностях импульсов, при возникающих между ними в рабочем режиме временных рассогласованиях до нескольких периодов повторения импульсов.

Известен логический импульсный дискриминатор, содержащий два кольцевых счетчика, логические схемы фиксации совпадения и относительного расхождения на «+1» показаний кольцевых счетчиков и импульсный фазовый дискриминатор, состоящий из статического триггера и усилителя с противофазными входами и фильтрами для выделения постоянной составляющей напряжения.

Известный логический импульсный дискриминатор не выдает выходного напряжения при временном рассогласовании на полпериода между передними фронтами сравниваемых импульсов. При совпадении передних фронтов импульсов дискриминатор вырабатывает максимальное выходное напряжение. Но так как максимальное выходное напряжение вырабатывается и при временных рассогласованиях, превышающих полпериода, с помощью известного логического импульсного дискриминатора невозможно однозначно контролировать совпадение моментов поступления сравниваемых импульсов. Принципиально такая

5 зависимость выходного напряжения от временного рассогласования обусловлена тем, что в импульсном фазовом дискриминаторе управление усилителем производится сигналами, снимаемыми с выходов одного триггера.

10 Целью предлагаемого изобретения является осуществление контроля совпадения моментов поступления сравниваемых импульсов при отсчете временного рассогласования между ними относительно этого совпадения и при сохранении рабочей области дискриминационной характеристики до +-N периодов временного рассогласования с линейным участком в пределах +1 период.

Для этого предлагаемый логический им2Э пульсный дискриминатор совпадения дополнительно содержит логическую схему фиксации относительного расхождения Ha « — 1» показаний кольцевых счетчиков и второй статический триггер, к первому и второму установоч25 ным входам которого подключены соответственно выходы логических схем фиксации совпадения и относительного расхождения на

« — 1» показаний кольцевых счетчиков, а второй выход триггера подключен к одному из

30 противофазных входов усилителя, другой вход

305473 которого подключен ко второму выходу первого статического триггера, первый и второй установочные входы которого подключены соответственно к выходам логических схем фиксации совпадения и относительного расхождения на «+-1» показаний кольцевых счетчиков.

В предлагаемом логическом импульсном дисKриминаторе совпадения из лОГи IQcKHx схем фиксации совпадения и относительного расхождения на «+1» и « — 1» показаний кольцевых счетчиков и двух идентичных статических три1ч еров образованы две цепи для формирования напряжений соответственно Hd первый или второй противофазные входы усилителя в зависимости от знака временного рассогласования между сравниваемыми импульса:,IH.

i1редлагаемый логический импульсный дискриминатор совпадения не выдает выходного напряжения при совпадении передних фронтов сравниваемых импульсов (а также при установке в исходное положение) и выраоа1ывает выходное напряжение соответствуюгцеи полярности, пропорциональное временному рассог;IacoaaHH!o, при временных рассогласованиях в пределах +1 период и максимальное выходное напряжение соответству1ощей полярности при временных рассогласованиях, пр .ваышающих - — 1 период.

Г1а фиг. 1 приведена функциональная схема лоГическоГО импульсно!.0 дискриминатора соВпадения, имеющего дискриi lk национную характеристику с рабочеи ооластью 3 периода временного рассогласования; на фиг. 2,, 4— ьременные диаграммы сигналов, поясняющие работу дискриминатора; на фиг. 0 — дискриминационная характеристика дискриминатора.

Фу нкционально в coñòals рассматриваемого ло! и-IQcIcoi импульс110ГО дискримина 1 ора совпаде1 ия входят два пятиразрядпых кольцевых счетчика 1 и 2, логи;еская схема 8 фиксации совпадения показаний кольцевых счетчиков, логическая схема 4 фиксации относительного расхо кдения на «+-1» показаний кольцевых счетчиков, логическая схема О фиксации относите IЬНОГО расхождения на

",— 1» показаний кольцевых счетчиков, два статических три1чера 6 и 7 и усилитель 8 с

IlpoTHIsoIpaaíûk,!H входами 9 и 10.

Кольцевые счетчики, на которые через вхо,.и !1 и 12 подаются две сравниваемые последовательности импульсов, име101 единичное состояние в одном разряде и предназначены для фиксации текущего значения временного рассогласования между импульсами, имеющих и одинаковые порядковые номера в своих последовательностях. Существующее временное рассогласование фиксируется относитель»Ilia; положением «1» информации в разрядах кольцевых счетчиков — разностью показаний кольцевых счетчиков.

Логическая схема 8 фиксации совпадения показаний кольцевых счетчиков, образованная схемами совпадения 18 — 17 и собирательной схемой 18, предназначена для фор ирования сип1алов при совпадении показаний кольце10

4 вых счетчиков. С этой целью ко входам схем соьпадения 18 — 17 подключены соответственно единичные выходы i-х разрядов кольцевых счетчиков (разрядов, имеющих одинаковые порядковые номера в кольцевых счетчиках).

Логическая схема 4 фиксации о1носительного расхождения на « —,1» показаний кольцевых счетчиков, образованная схемами совпадения 19 — 28 и собирательной схемой 24, предназначена для формирования сигналов) когда показания кольцевого счетчика 1 на единицу больше показаний кольцевого счетчика 2. С этой целью ко входам схем совпадения 19—

28 подключены соответственно единичные выходы (i+I)-х разрядов кольцевого счетчика

1 и i-х разрядов кольцевого счетчика Z.

Логическая схема 5 фиксации относительного расхождения на « — 1» показаний кольцевых с1етчиков, образованная с: емами совпадения 25 — 29 и собирательной схемой 8V, предназначена для формирования сигна loB, когда показания кольцевого счетчика 1 на

ЕДИНИЦУ МЕНЬШЕ ПОКаЗаНИй КО IblICrsor СЧЕТ !HI1 схем совпадения 25 — 29 подключены соответственно единичные выходы (i — l) -х разрядов кольцевого счетчика 1 и i-x разрядов кольцевого счетчика 2.

Схемы совпадения 18 — 17, 19 — 28, 25 — 29 выда1от сигналы только при совпадении «1» информации на единичных выходах подключенных разрядов кольцевых счетчиков.

Возможны и другие варианты построения лоГических схем 8 — 5. СосТаВ и IIQOTpGQHHQ этих схем определяются логическим выражением, принятым для их реализации.

Статический триггер 6 предназначен для формирования среднего значения напряжения, пропорционального временному рассогласованию, при временных рассогласованиях в пределах одно1.о периода и для формирования (запоминания) максимальногo напряжения при временных рассогласованиях, превышаюГцих один период, в случае, когда импульсы, поступающие на вход 11, опер лают импульсы, поступающие на вход 1Z.

Статический триггер 7 предназначен для формирова11ия среднего значения напряжения, пропорционального временному рассогласовапию, при временных рассогласованиях в пределах одного периода и для формирования (запоминания) максимального напряжения при временных рассогласованиях, гревышающих один период, в случае, когда импульсы, поступающие на вход 11, отста10т от импульсов, поступающих на вход 12.

Усилитель 8 выдает на выход 81 напряжение, величина которого пропорциональна среднему значению входного напря>кения (разности входных напряжений), а полярность зависит от того, па какой из входов 9 или 10 поступает однополярное входное напряжение (от полярности разности входных напряжений) .

305473

На диаграммах импульсов (см. фиг. 2, 3 и

4), поступающих на входы 11, 12, указаны порядковые номера импульсов и номера разрядов кольцевых счетчиков, в которые переписываются «1» информации при поступлении этих импульсов; на диаграммах сигналов логических схем 3, -, 5 указаны номера схем совпадения, вырабатывающих эти сигналы.

Форма и полярность сигналов, определяемые практическим выполнением принципиальной схемы дискриминатора, на временных диаграммах приводятся условно.

При подаче на вход 32 сигнала установки всей схемы в исходное положение или при отсутствии временного рассогласования (tÄ=0) между передними фронтами импульсов, поступающих на входы 11 и 12, показания кольцевых счетчиков будут совпадать, сигналы будут выдаваться только с логической схемы

3, статические триггеры 6 и 7 установятся в положения, при которых на противофазные входы 9 и 10 усилителя 8 будут выдаваться равные (близкие к нулю) напряжения, и на выходе 31 напряжение будет отсутствовать.

При 0

При отставании импульсов, поступающих на вход 11, статический триггер 6 не работает.

При (— 1Т/

31 выдается максимальное напряжение — U„,, (см. фиг. 5). При (— 31/< t„

11ри возникновении между импульсами временного рассогласования обратного знака схема работает так же.

Таким образом логический импульсный дискриминатор совпадения с пятиразрядными кольцевыми счетчиками имеет дискриминационную характеристику с рабочей областью до 3 периодов временного рассогласования.

Число разрядов каждого кольцевого счетчика (и число схем совпадения каждой логической схемы) логического импульсного дискриминатора совпадения, раоочая область дискриминатора совпадения, рабочая область дискриминационно, характеристики которого должна составлят т-А периодов временного рассогласования, должно быть равно %+2.

Предмет изобретения

Логический импульсный дискриминатор совпадения, содержащии кольцевые счетчики, логические схемы фиксации совпадения и относительного расхождения на «-ф1» показаний кольцевых счетчиков, статический три)гер, и усилитель с противофазными входами, отличающийся тем, что, с целью осуществления контроля совпадения моментов поступления сравниваемых импульсов, он дополнительно содержит логическую схему фиксации относительного расхождения на « — 1» показаний кольцевых счетчиков и второй статический триггер, к первому и второму установочным входам которого подключены соответственно выходы логических схем фиксации совпадения и относительного расхождсния на

« — 1» показаний кольцевых счетчиков, а второй выход триггера подключен к одному из противофазных входов усилителя, другой вход которого подключен ко второму выходу первого статического триггера, первый и второй установочные входы которого подключены соответственно к выходам логических схем фиксации совпадения и относительного расхождения на «+1» показаний кольцевых счетчиков.

305473

11

?»19 1 г-РР;;;.-.1 -,,P2 Ъ.Р3 ! )! IИ вЂ” - — -,""Г

4- ;

I !

Г

1 1

I t

I — + — -> —; — -1 с

Г+., -;. -- — —4---!

L:

-ч - 1

2р 5р 9p 5р

-2

Фиг. 1

n+4 л+5 n+o

5р 1р 2р

12 и и+1 и2 n"

1p Zp Ур 4р

13 14

Фиг.2

7 25 2У 30

Фиг.5

Заказ 196913 Изд. № 856

Тираж 478

Подписное

ЦНИИПИ

Типография, пр. Сапунова, 2

"ТГ П 1.У T й

12 л и+1 n+2 л+5 и+4 и+5 иГ5

1р 2р,Ур 4р 5a tp 2р

1р 2р Zp cp !. 1=1 . . р 2р 3р 4р 5p tp 2p а Ю 21 22 23 1У 20

Логический импульсный дискриминатор совпадения Логический импульсный дискриминатор совпадения Логический импульсный дискриминатор совпадения Логический импульсный дискриминатор совпадения 

 

Похожие патенты:

Изобретение относится к способам обработки листового материала с сортировкой листов

Изобретение относится к устройствам для сравнения двух комплексных векторных величин в реальном времени и может быть использовано для формирования нестационарных сигналов

Изобретение относится к вычислительной технике и может быть использовано в устройствах сопряжения, предназначенных для обнаружения и удаления компьютерных вирусов

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в вычислительных структурах для контроля достоверности выполнения арифметических операций

Изобретение относится к области специализированной вычислительной техники, а именно - к устройствам для выбора оптимальных решений, и может найти применение при выборе оптимальных решений из ряда возможных вариантов как при проектировании, так и в процессе эксплуатации различных больших и сложных систем

Изобретение относится к области вычислительной техники и может быть использовано при разработке узлов микропроцессора, в частности арифметических устройств, устройств приоритета и тому подобного

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др
Наверх