Патент ссср 220648

 

22О648

ОПИСАН ИЕ

ИЗОБРЕТЕНИЯ

K АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства №

Заявлено 16.XI.1966 (№ 1112712/26-24) Кл. 42ш=-, 5/00 с присоединением заявки ¹

Приоритет

Опубликовано 28.ЪI.1968. Бюллетень ¹ 20

Дата опубликования описания 26.IX.1968

МПК О 061

УДК 681.34:681.325.3 (088.8) Комитет по делам изобретений и открытий при Совете Министров

СССР

Авторы изобретения

А. Н. Кучеренко и Б. М. Офштейн

Научно-исследовательский институт управляющих вычислительных машин

Заявитель

УСТРОИСТВО ДЛЯ ЦИФРОВОГО КОДИРОВАНИЯ

Известны устройства цифрового кодирования поразрядного уравновешивания для параметрических преобразователей типа М-oar, содержащие коммутатор, связанный с усилигелем сравнения и усилителем опорного напряжения, распределитель, соединенный .с реверсивным счетчиком, к которому подключен цифровой управляемый делитель.

Предложеннос устройство отличается тем, что содери,ит дополнительный резистор, выпо IIIcllilbIH 1з того же материала, что и об lloTка питания преобразователя М-тхаг, включенный с ней последовательно, и триггер условий. К одному входу триггера условий выходы усилителя сравнения и усилителя опорного напряжения подключены через логическую схему равно"íà÷íîñòè,,к другому — через логическую схему неравнозначности. Вход усилителя опорного напряжения через коммутатор подсоединен к диагонали мостовой схемы, образованной обмоткой питания, дополнитель. ным резистором и делителем питающего напряжсния.

Такое выполнение устройства позволяет повысить точность и быстродействие преобразования.

На чертеже показана функциональная cveма предложенного устройства.

К устройству цифрового кодирования через блок коммутации 1 подсоединяются выходы дифференциально-трансформаторного преобразователя 2, фсрродинамнческого преобразователя 3 и преобразователя М--.аг 4 какойлибо иной конструкции. Каждый преобразова5 тель имеет индивидуальную мостовую схему 5 для получсгп1я опорного напряжения U,„. Выходы з1остовых схем также вводятся в б lolw коммутации совместно с выходами соответстIIylomlIv преобразователей.

1О В блоке коммутации производится поочередное подключение сигналов Ь „и У„, на общие выходные шины. С выхода блока коммутации опорное напряжение поступает на вход усилителя 6 опорного напряжения, имеющего

15 парафазный выход. Сдвиг фаз между выходными напряжениями равен 180 .

Цифровой управляемый делитель 7, в котором из опорного напряжения У,„образуется уравновешивающее напряжение, построен

20 на базе матрицы сопротивлений R — 2R» бесконтактных ключей, подключающих узлы матрицы к одной из фаз опорного напряжения.

Сравнение мгновенных значений измеряемых н уравновешивающего напряжений и

25 формирование условий, управляющих процессом ко,llpolialll производится в узле нульоргана 8, состоящем нз усилителя 9 сравнения с двумя релейными выходами, соответствующими условиям У вЂ” Г,р (О и (/„— с:,р)0.

30 Усилитель через логическую схему подсоеди220648 нел к выходному триггеру 10. Триггер позволяет по сигналам балансного усилителя и формирователей 11 и 12, установленных на выходе усилителя опорного напряжения, получать логические условия, необходимые для проведения процесса кодирования независимо от полярности напряжения питания и полярности напряжения U â данный момент времении.

Полярность напряжений в выходных фазах усилителя б определяется с помощью формирователей 11 и 12, ла выходе которых появляется сигнал, если на их входах напряжение отрицательной полярности. Если, например, имеется сигнал на выходе формирователя 11 и усилитель сравкения выдает сигнал U,—

U р)0, то срабатывает схема совпадения, содержащая эти выходы, и триггер нуль-органа устанавливает сигнал «сложение». По этому сигналу содержимое реверсивного счетчика 18 будет увеличиваться. Так как на бссконтактные ключи будет в этом случае поступать положительная полуволла напря>кения Upp, то и напряжение U р будет увеличиваться. Если имеется ci:гнал на выходе формирователя 12 при том жс сигнале усилителя сравнения, то триггер устанавливает сигнал «вычитание», по которому содержимое счетчика . начинает уменьшаться, и через бесконтактные ключи будет также увеличивать напряжение Uyp> т. е. уменьшать разбаланс между напряжениями с1 и U

Формирователи 11 и 12 выделяют отрицательную полярность из опорного напряжения каждой фазы и приводят его к сигналу стандартного уровня, используемого в логике. Таким образом, длительность импульсов на выходе формирователей равна половине периода напряжения питания преобразователей М-vor и скважность, примерно, равна половине. Передний фронт этих импульсов служит для определения времени начала кодирования. Для этого он выделяется и через клапан запуска подается на одновибратор 14, формирующий отрезок времени, необходимый для кодирования (четверть псриода). Одновременно с запуском одновибратора устанавливается в исходное состояние распределитель 15, который представляет собой, например, сдвигающий регистр на триггерах и линиях задер>кки.

Импульсами сдвига для пего служат изменсния состояния (фронт перепада напряжений) триггера условий сравнения, а занесение исходной единицы в старший разряд и сброс младшего разряда происходит от цепи запуска.

Импульсные выходы отмечены изображением отрицательного импульса.

Импульсные сигналы возникают на выходе плеча триггера, когда его состояние изменяет< я из «О» в «1». Сигнал, поступивший на вход плеча триггера, устанавливает его в состояние «1».

Управляющим сигналом, открывающим схе:»y совпадения и замыкающим ключ, является сигнал «1».

Реверсивный счетчик 1> построен по обычной схеме, и реверсирование осуществляется коммутированием выхода триггера, с которого происходит передача на счетный вход следующего разряда. Переход со сложения на вычитание и наоборот происходит по триггеру

lp условий. Особенностью этого счетчика является то, что сложение или вычитание тактирующих импульсов может производиться непосредственно, начиная с любого его разряда.

Управление местом вхождения выполняют

1S триггеры распределителя через схемы совпадения. Потенциальные выходы разрядных триггеров счетчиков управляют ключами цифрового делителя.

Начальная установка счетчика производит20 ся по переполненшо в зависимости от направления счета в начале кодирования. Так, например, если счетчик выполняет сложение, то импульсный сигнал переполнения триггера старшего разряда после операции логического умножения с потенциальным сигналом «сложение» по цепи обратной связи устанавливает все разрядные триггеры счетчика в состояние «1».

Лналогично при работе счетчика на вычитаSp ние сигнал па выходе триггера старшего разряда, появляющийся при переключении его из состояния «0» в состояние «1» после операции логического умножения с сигналом «вычитание», устанавливает все разрядные триггеры в счетчиках в состояние «О».

Лдрес требуемого преобразователя включает соответствующие реле в блоке коммутации 1. С задср>ккой времени, определяемой временем срабатывания реле на устройства, выдается сигнал «запуск» устройства кодирования. Этог сигнал открывает схему совпадения íа входе одновибратора 14. Одновибратор запускается передним фронтом импульса с выходов любого формирователя 11 или 12.

45 Сигнал с выхода одновибратора открывает схему совпадения и разрешает прохождение сигналов тактового генератора на входы реверсивного счетчика.

Таким образом, начало измерения синхрокизируется с моментом прохождения опорного и измеряемого напряжений через нуль.

Одновременно с запуском одновибратора производится установка распределителя в исходное состояние, при котором все его триггеры, кроме триггера Тр„управляющего старшим разрядом счетчика, устанавливаются в состояние «О».

Импульсы тактового генератора через схему совпадения, открытую триггером Тр, распределителя, поступают на счетный вход триггера старшего разряда счетчика, изменяя его

1 0 состояние и, через ключи К„и К„цифрового управляемого делителя изменяют напряже6 ние Uðy. При этом производится уравнове220648

Составитель Г. Г. Шаповал

Редактор Е. В. Семанова Техред P. М, Новикова Корректор С. Ф. Гоптаренко

Заказ 2620,15 Тираж 530 Г1одппсное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Центр, пр. Серова, д. 4

Типографски, пр. Сапунова, 2

Патент ссср 220648 Патент ссср 220648 Патент ссср 220648 Патент ссср 220648 

 

Похожие патенты:

Изобретение относится к аналого-цифровым преобразователям (АЦП) и измерительной технике и может применятся при измерениях в машиностроении

Изобретение относится к устройствам сопряжения аналоговых и цифровых сигналов, а именно к аналого-цифровым преобразователям уравновешивающего типа, и может быть использовано для обработки электрокардиограмм, электроэнцефалограмм, а также других аналоговых сигналов в медицине и других отраслях науки и техники

Изобретение относится к контрольно-измерительной технике и предназначено для автоматизации измерения и контроля различных неэлектрических величин, которые могут быть преобразованы из энергии внешнего источника одного вида в энергию электрическую, используемую в системах сбора и обработки данных и в системах управления, работающих в реальном масштабе времени измерения

Изобретение относится к контрольно-измерительной технике и предназначено для автоматизации измерения и контроля различных неэлектрических величин, которые могут быть преобразованы из энергии внешнего источника одного вида в энергию электрическую, используемую в системах сбора и обработки данных и в системах управления, работающих в реальном масштабе времени измерения

Изобретение относится к электротехнике и может быть использовано для автоматизации управления реверсивными электроприводами протяженных конвейеров возвратно-поступательного движения

Изобретение относится к способу обработки цифровых сигналов, а точнее к процессам и схемам преобразования аналоговых сигналов в цифровые представления этих аналоговых сигналов

Изобретение относится к измерительной технике и может быть использовано в системе преобразования сигнала из аналоговой формы в цифровую

Изобретение относится к автоматике и вычислительной технике и может быть использовано для связи аналоговых источников информации с цифровым вычислительным устройством

Изобретение относится к автоматике и вычислительной технике и может быть использовано для связи аналоговых источников информации с цифровым вычислительным устройством
Наверх