Коммутационный релятор для воспроизведения базовых операций комплементарной алгебры
Изобретение относится к аналоговой вычислительной технике, к электронным устройствам автоматики и систем управления и может быть использовано для параллельного воспроизведения бинарных операций комплементарной алгебры. Техническим результатом является расширение функциональных возможностей за счет увеличения числа воспроизводимых операций. Устройство содержит компаратор, ключи и резисторы. 2 ил.
Изобретение относится к аналоговой вычислительной технике, к электронным устройствам автоматики и систем управления и может быть использовано для параллельного воспроизведения бинарных операций комплементарной алгебры - КА-конъюнкции и КА-дизъюнкции, для взвешенного суммирования и воспроизведения среднего значения двух аналоговых сигналов и др.
Известны коммутаторные схемы, построенные на ключах со скрещенным соединением двух из четырех ключей (см., например, Шестаков В.И. Алгебра коммутаторных схем // Синтез релейных структур: Труды международного симпозиума. - М.: Наука, 1965, с. 87-96, рис. 2, 3 и др.). Известные коммутаторы воспроизводят только одну функцию - операцию инверсии разности двух аналоговых сигналов, что существенно ограничивает их функциональные возможности. Наиболее близким к предложенному схемному решению является коммутационный релятор, построенный на четырех ключах с перекрестным соединением двух последовательно соединенных однотипных ключей, в котором управление состоянием ключей (замкнут, разомкнут) осуществляется от компаратора, на первый и второй входы которого подаются управляющие аналоговые напряжения (см. Волгин Л.И. Логико-алгебраические модели электрических цепей, содержащих реляторные коммутаторы // Математические методы и модели: Труды международной конференции. - Ульяновск: УлГТУ. Т. 3, с. 85-88, рис. 1). Недостатком прототипа является ограниченные функциональные возможности. Технический результат - расширение функциональных возможностей за счет увеличения числа воспроизводимых операций. Технический результат достигается тем, что в коммутационный релятор, содержащий компаратор, выход которого соединен с управляющими входами первого, второго, третьего и четвертого ключей, введены первый, второй, третий и четвертый резисторы, выходные выводы которых соединены соответственно с входными выводами первого, второго, третьего и четвертого ключей, входные выводы первого и второго резисторов соединены и образуют первый переключательный вход коммутационного релятора, входные выводы третьего и четвертого резисторов соединены и образуют второй переключательный вход коммутационного релятора. Схема коммутационного релятора изображена на фиг. 1. Здесь 1 есть компаратор, на неинвертирующий и инвертирующий входы которого подаются управляющие напряжения x1 и x2; 2 - группа четырех ключей, содержащая первый замыкающий S, второй размыкающий















где a = R1/(R1 + R2),

Если при x1 > x2 входное напряжение y2=0, то выходные напряжения
Z1 = y1R3/(R1 + R3) = y1a31, Z2 = 0
При y1 = 0 и x1 < x2 выходные напряжения
Z2 = y2R2/(R2 + R4) = y2a24, Z1 = 0. В этом случае коммутационный релятор является делителем напряжения с управляемой коммутацией выходных напряжений Z1 и Z2. При y1 = x1 и y2 = x2 (при согласованном соединении первого и второго переключательных входов соответственно с первым и вторым компараторными входами коммутационного релятора), приходим к схеме коммутационного релятора, изображенной на фиг. 2, с принудительным переключением состояний ключей на дуальные, воспроизводящего бинарные операции предикатной алгебры выбора:

Здесь I(x) есть единичная функция (оператор Хевисайда), равная нулю при x < 0 и единице при x > 0, I = (I12, I21) - базовый кортеж весовых коэффициентов I12 = I(x1 - x2), I21 = I(x2 - x1) = 1-I12, I12 + I21 = 1. Согласно (3) схема, представленная на фиг. 2, воспроизводит операцию альтернативного выбора одного из выходных напряжений Z1 и Z2. При этом все вышеприведенные формулы для Z1 и Z2 остаются в силе при замене в них переменных y1 и y2 соответственно на x1 и x2. Коммутационный релятор может быть использован и как параметрический R-релятор с использованием в качестве выходных величин сопротивлений Ri:

где подстрочные индексы указывают входы и выходы, между которыми фиксируются сопротивления Ri

Таким образом, предложенная схема имеет более широкие функциональные возможности при минимальных аппаратурных затратах.
Формула изобретения
РИСУНКИ
Рисунок 1, Рисунок 2