Реляторный процессор для адресно-ранговой идентификации, селекции и ранжирования трех аналоговых сигналов
Изобретение относится к аналоговой вычислительной технике и автоматике и может быть использовано в аналоговых вычислительных машинах и устройствах автоматики и управления для адресно-ранговой идентификации, селекции и ранжирования трех аналоговых сигналов для допускового контроля параметров, представленных аналоговыми сигналами. Техническим результатом является уменьшение аппаратурных затрат. Для этого изобретение содержит реляторы, информационные шины, идентифицирующие шины, выходные адресные шины и выходные ранжирующие шины, входное наборное поле и выходные наборные адресные поля. 3 ил.
Изобретение относится к аналоговой вычислительной технике и автоматике и может быть использовано в аналоговых вычислительных машинах и устройствах автоматики и управления для адресно-ранговой идентификации, селекции и ранжирования трех аналоговых сигналов, для допускового контроля параметров, представленных аналоговыми сигналами, в качестве медицинского фильтра и др.
Известны устройства для ранжирования трех аналоговых сигналов, построенные на трех минимаксных реляторах (см., например, авт. св. 1365099, G 06 G 7/12, фиг. 2). Известные устройства обладают ограниченными функциональными возможностями, так как не воспроизводят адресную идентификацию информационных входов, на которых воздействуют ранжированные сигналы. Наиболее близким к предлагаемому схемному решению является устройство для ранжирования трех аналоговых сигналов, построенное на трех четырехканальных и трех трехканальных реляторах (авт.св. 1541636, 5 G 06 G 7/25, фиг. 1). Указанный прототип обладает теми же функциональными возможностями, но имеет аппаратурную избыточность. Цель изобретения - уменьшение аппаратурных затрат при сохранении всех функций, воспроизводимых прототипом. Указанный технический результат при осуществлении изобретения достигается тем, что в известном устройстве используются три четырехканальных и три трехканальных релятора, каждый из которых состоит из компаратора, который управляет состоянием размыкающего и замыкающего ключей в переключательных каналах релятора, а неинвертирующие и инвертирующие входы компараторов реляторов в различных попарных сочетаниях, присоединяются к каналам информационной шины, на входы которых подаются идентифицируемые аналоговые сигналы x1, x2 и x3. Особенность предложенного схемного решения заключается в том, что инвертирующие и неинвертирующие входы компараторов первого, второго и третьего реляторов соединены соответственно со вторым и первым, с третьим и первым, с третьим и вторым каналами информационной шины, первый, второй и третий реляторы содержат соответственно по два, три и четыре переключательных канала, входные выводы ключей в каждом канале всех реляторов соединены и образуют переключательные входы реляторов, второй и третий выходы второго, второй и третий, шестой и седьмой выходы третьего реляторов попарно объединены. При работе в режиме адресно-ранговой идентификации первый, второй и третий каналы идентифицирующей шины соединены соответственно с первым и вторым переключательными входами первого и третьим переключательным входом второго реляторов, первый и второй, третий и четвертый выходы первого релятора соединены соответственно с первым и вторым переключательными входами второго релятора и с четвертым и третьим переключательными входами третьего релятора, пятый и шестой выходы второго релятора соединены соответственно со вторым и первым входами третьего релятора, первый, объединенные второй и третий, четвертый выходы второго релятора соединены соответственно с третьим, вторым и первым каналами первой адресной шины Z1, пятый, объединенные шестой и седьмой, восьмой выходы третьего релятора соединены соответственно с третьим, вторым и первым каналами второй адресной шины Z2, а первый, объединенные второй и третий, четвертый выходы третьего релятора соединены соответственно с третьим, вторым и первым каналами третьей адресной шины Z3, в режиме адресно-ранговой селекции идентифицируемых сигналов первый, второй и третий каналы информационной шины соединены соответственно с первым, вторым и третьим каналами идентифицирующей шины, при этом в режиме ранжирования первые каналы первой, второй и третьей адресных шин присоединены к первому каналу ранжирующей шины, вторые каналы первой, второй и третьей адресных шин присоединены ко второму каналу ранжирующей шины, а третьи каналы адресных шин присоединены к третьему каналу ранжирующей шины, причем при работе в режиме адресно-ранговой селекции соединение информационной и идентифицирующей шин осуществляется на входном наборном поле X

























Формула изобретения
Реляторный процессор для адресно-ранговой идентификации, селекции и ранжирования трех аналоговых сигналов, состоящий из информационной шины Х, идентифицирующей шины Y, первой Z1, второй Z2 и третьей Z3 адресных шин, ранжирующей шины Z, входного наборного поля Х и Y, трех выходных наборных адресных полей Z1 x Z, Z2 x Z, Z3 x Z и трех многоканальных реляторов, при этом каждая из упомянутых шин содержит первый, второй и третий входы по числу идентифицирующих сигналов, первый, второй и третий входы информационной шины Х предназначены для подачи соответственно первого, второго и третьего аналоговых сигналов, каждый из многоканальных реляторов содержит компаратор, управляющий состоянием замыкающих и размыкающих ключей каждого канала упомянутого релятора, входные выводы упомянутых ключей в каждом канале многоканальных реляторов соединены и образуют переключательные входы многоканальных реляторов, выходные выводы замыкающих и размыкающих ключей в каждом канале упомянутых реляторов образуют их выходы, инвертирующие и неинвертирующие входы компараторов первого, второго и третьего многоканальных реляторов соединены соответственно со вторым и первым, с третьим и первым, с третьим и вторым входами информационной шины Х, отличающийся тем, что первый, второй и третий многоканальные реляторы содержат соответственно по два, три и четыре канала, второй и третий выходы второго, второй и третий, шестой и седьмой выходы третьего упомянутых реляторов попарно объединены, первый, второй и третий входы идентифицирующей шины Y соединены соответственно с первым и вторым переключательными входами первого и с третьим переключательным входом второго многоканальных реляторов, первый и второй, третий и четвертый выходы первого многоканального релятора соединены соответственно с первым и вторым переключательными входами второго многоканального релятора, с четвертым и третьим переключательными входами третьего многоканального релятора, пятый и шестой выходы второго многоканального релятора соединены соответственно со вторым и первым переключательными входами третьего многоканального релятора, первый, объединенные второй и третий, четвертый выходы второго многоканального релятора соединены соответственно с третьим, вторым и первым входами первой адресной шины Z1, пятый, объединенные шестой и седьмой, восьмой выходы третьего многоканального релятора соединены соответственно с третьим, вторым и первым входами второй адресной шины Z2, а первый, объединенные второй и третий, четвертый выходы третьего многоканального релятора соединены соответственно с третьим, вторым и первым входами третьей адресной шины Z3, первый, второй и третий входы информационной шины Х соединены соответственно во входном наборном поле Х х Y с первым, вторым и третьим входами идентифицирующей шины Y, первые входы первой Z1, второй Z2 и третьей Z3 адресных шин присоединены в выходном наборном поле Z1 х Z к первому входу ранжирующей шины Z, вторые входы первой Z1, второй Z2 и третьей Z3 адресных шин присоединены в выходном наборном поле Z2 x Z ко второму входу ранжирующей шины Z, а третьи входы первой Z1, второй Z2 и третьей Z3 адресных шин присоединены в выходном наборном поле Z3 x Z к третьему входу ранжирующей шины Z.РИСУНКИ
Рисунок 1, Рисунок 2, Рисунок 3