Реляторный процессор для идентификации и селекции квартильных значений информационного сигнала, заданного на пятиэлементном множестве сигналов
Изобретение относится к аналоговой вычислительной технике и может быть использовано для ранговой идентификации и селекции заданного на пятиэлементном множестве аналоговых сигналов информационного (выбранного) сигнала по квартильно-ранговому признаку, для допускового контроля, для сортировки сигналов. Техническим результатом является расширение функциональных возможностей. Устройство содержит одноканальный, двухканальный, трехканальный демультиплексорные реляторы, двухканальный мультиплексорный релятор, состоящие из компаратора, замыкающих и размыкающих ключей. 3 ил.
Изобретение относится к области аналоговой вычислительной техники и автоматики и может быть использовано для ранговой идентификации и селекции заданного на пятиэлементном множестве аналоговых сигналов информационного (выбранного) сигнала по квартильно-ранговому признаку, для допускового контроля, для сортировки сигналов и пр.
Известны аналоговые процессоры, воспроизводящие операции ранговой селекции информационного сигнала, заданного на n-элементном задающем множестве аналоговых сигналов { x1, x2, . . . , xi, . . . , xn} , которые при n= 5 по второму и четвертому выходам воспроизводят операции селекции квартильных значений х(2) и х(4), где n - число элементов задающего множества сигналов (см. а. с. 1621054, БИ 2, 1991г. , фиг. 3). При использовании таких процессоров для квартильной селекции они обладают аппаратурной избыточностью за счет незадействованных ключей реляторов. Наиболее близким к предлагаемому схемному решению является реляторный коммутационно-логический преобразователь для идентификации и селекции минимального и супраминимального или максимального и субмаксимального значений информационного сигнала, который при n= 5 на задающем множестве аналоговых сигналов хi = xri (i= 1, 2, 3, 4, 5) воспроизводит операции групповой идентификации минимального х(1) и первого квартального х(2) значений или максимального х(5) и второго квартильного x(2) значений информационного сигнала, так как при n= 5 супраминимальное x(2) и первое квартильное х(2) значения или субмаксимальное x(4) и второе квартильное х(4) значения совпадают, где ri есть ранг информационного сигнала хi (см. патент 2109338, БИ 11,1998г. , фиг. 1). Недостатком прототипа являются ограниченные функциональные возможности, так как при групповой идентификации минимальное х(1) и первое квартильное х(2) значения, максимальное х(5) и субмаксимальное х(5) значения совпадают. В предлагаемом схемном решении указанный недостаток (неразличимость) устранен, что расширяет его функциональные возможности по сравнению с прототипом. Указанный технический эффект достигается тем, что в процессор с одним информационным и одним идентифицирующим входами, содержащий первый одноканальный, второй двухканальный, третий трехканальный демультиплексорные реляторы, для которых первый и второй выходы первого релятора соединены соответственно с первым и вторым переключательными входами второго релятора, первый, второй и третий выходы которого соединены соответственно с первым, вторым и третьим переключательными входами третьего релятора, введен четвертый мультиплексорный двухканальный релятор, первым и вторым выходами которого являются объединенные выходные выводы размыкающего и замыкающего ключей первого и второго каналов релятора, первым, вторым, третьим и четвертым переключательными входами введенного релятора являются входные выводы размыкающих и замыкающих ключей первого и второго каналов введенного релятора, которые присоединены соответственно к первому, второму, третьему и четвертому выходам третьего релятора, а инвертирующий вход компаратора введенного релятора присоединен к информационному входу реляторного процессора, при этом свободные сигналы задающего кортежа в произвольном порядке подаются на неинвертирующие входы всех четырех компараторов реляторов. На фиг. 1 представлена схема реляторного процессора; на фиг. 2 и 3 изображены схемы соответственно демультиплексорного и мультиплексорного двухканальных реляторов. Реляторный процессор (фиг. 1) содержит первый одноканальный 1, второй двухканальный 2, третий трехканальный 3 демультиплексорные реляторы (схема демультиплексорного двухканального релятора 2 изображена на фиг. 2) и четвертый мультиплексорный релятор 4, изображенный на фиг. 3. Каждый релятор состоит из компаратора К, выход которого соединен с управляющим входом его переключательных каналов, состоящих из размыкающего Sj замыкающего






Формула изобретения
Реляторный процессор для идентификации и селекции квартильных значений информационного сигнала, заданного на пятиэлементном множестве сигналов, содержащий первый одноканальный, второй двухканальный, третий трехканальный демультиплексорные реляторы, каждый релятор содержит компаратор, выходное напряжение которого управляет состоянием замыкающих и размыкающих ключей переключательных каналов, каждый переключательный канал реляторов имеет один замыкающий и один размыкающий ключ, входные выводы которых объединены и образуют переключательные входы реляторов, в первом одноканальном реляторе выходные выводы ключей являются его выходами, второй двухканальный релятор имеет первый, второй и третий выходы, в качестве которых соответственно используются выходной вывод замыкающего ключа первого канала, объединенные выходные выводы размыкающего ключа первого канала и замыкающего ключа второго канала, выходной вывод размыкающего ключа второго канала, третий релятор имеет первый, второй третий и четвертый выходы, в качестве которых соответственно используются выходной вывод замыкающего ключа первого канала, объединенные выходные выводы размыкающего ключа первого канала и замыкающего ключа второго канала, объединенные выходные выводы размыкающего ключа второго канала и выходной вывод замыкающего ключа третьего канала, выходной вывод размыкающего ключа третьего канала, все инвертирующие входы компараторов реляторов присоединены к информационному входу реляторного процессора, на который подается один из сигналов задающего множества сигналов, на переключательный вход первого релятора подается идентифицирующий сигнал реляторного процессора, первый и второй выходы первого релятора соединены соответственно с первым и вторым переключательными входами второго релятора, первый, второй и третий выходы которого соединены соответственно с первым, вторым и третьим переключательными входами третьего релятора, отличающийся тем, что в схему реляторного процессора введен четвертый мультиплексорный двухканальный релятор, первым и вторым выходами которого являются объединенные выходные выводы размыкающего и замыкающего ключей первого и второго каналов введенного релятора, первым, вторым, третьим и четвертым переключательными входами являются входные выводы размыкающих и замыкающих ключей первого и второго каналов введенного релятора и присоединены соответственно к первому, второму, третьему и четвертому выходам третьего релятора, а инвертирующий вход компаратора введенного релятора присоединен к информационному входу реляторного процессора, при этом свободные сигналы задающего кортежа сигналов в произвольном порядке подаются на неинвертирующие входы всех четырех компараторов реляторов.РИСУНКИ
Рисунок 1, Рисунок 2, Рисунок 3