Способ оценивания несущей частоты и устройство для его осуществления
Изобретения относятся к радиоизмерительной технике. Целью изобретения является разработка способа и устройства, реализующих возможность достижения более высокой точности оценивания несущей частоты. Способ включает дискретизацию сигнала, вычисление компонент спектральной плоскости мощности методом преобразования Фурье, выделение частотной области функции спектральной плотности мощности с максимальной концентрацией мощности сигнала, вычисление несущей частоты, выделение спектральной компоненты fkn с максимальной амплитудой мощности в области максимальной концентрации спектральной плотности мощности, фильтрацию спектральных составляющих в частотном интервале F с fkn -
F до fkn +
F, однократное и двукратное дифференцирование спектральных составляющих в интервале
F для формирования первой P'(f) и второй P" (f) производных от функции спектральной плотности мощности, вычитания
из заданного порогового значения
, присвоение несущей частоте значения
, вычисление уточненного значения несущей частоты
по формуле fkn+1 = fkn - P
(fkn)/P
(fkn), повторение последовательности действий, начиная с вычитания функции P
(fkn+1) из заданного порогового значения
. Устройство включает аналого-цифровой преобразователь 1, первый блок памяти 2, блок преобразования Фурье и определения спектральной плотности мощности 3, блок фильтров 4, второй блок памяти 5, блок управления 6, блок определения частоты 7, элементы ИЛИ-НЕ 8 и 9, первый счетчик 10, блок начальной установки 11, умножитель 12, счетчик 13, генератор 14, блок уточнения частоты 15. 2 с. и 14 з.п. ф-лы, 24 ил.
Изобретение относится к радиоизмерительной технике.
Известен способ измерения частоты аналогового сигнала, см. патент WO 91/04496, МКИ G 01 R 23/00, 4.04.1991. Способ заключается в получении спектральных компонент сигнала из его дискретных отсчетов путем преобразования, определении спектральной компоненты сигнала с наибольшим значением и присвоении частоты данной компоненты частоте оцениваемого сигнала. Недостатком этого способа является низкая точность оценивания частоты сигнала, определяемая половиной расстояния между дискретными спектральными составляющими и равная
















r наибольшее четное число, такое, что r<m;
Степень гладкости для описания функции спектральной плотности мощности сигнала выбирают исходя из априорной информации о степени гладкости функции спектральной плотности мощности сигнала и требуемой точности


Указанная новая совокупность существенных признаков позволяет осуществлять измерение частоты исходя из априорной информации о степени гладкости функции, которой описывается спектральная плотность мощности (известного класса сигналов) и необходимого качества фильтрации и дифференцирования на основе использования минимального количества дискретных отсчетов сигнала для выбранной для описания спектральной плотности мощности сигнала степени гладкости функции, чем достигается требуемая точность оценивания несущей частоты. Цель в предлагаемом устройстве достигается тем, что в известном устройстве оценивания несущей частоты, содержащем последовательно соединенные первый блок памяти, блок преобразования Фурье и определения спектральной плоскости мощности, блок фильтров, второй блок памяти и блок определения частоты, группы входов управления которой объединены между собой и выходами управления блока управления, группа адресных выходов которого соединена с группами адресных входов первого и второго блока памяти, дополнительно введены аналого-цифровой преобразователь, первый и второй элементы ИЛИ-НЕ, первый и второй счетчики, умножитель, блок начальной установки, блок уточнения частоты и генератор импульсов. Выход генератора импульсов через первый счетчик соединен с входом запуска аналого-цифрового преобразователя, информационный вход которого является входом устройства. Группа информационных выходов соединена с группой информационных входов первого блока памяти, выход готовности с входом готовности блока управления, а вход разрешения с выходом разрешения блока управления. Первый и второй выходы блока управления соединены соответственно с первым и вторым входом первого элемента ИЛИ-НЕ, третий и четвертый выходы соответственно с первым и вторым входами второго элемента ИЛИ-НЕ. Выход второго элемента ИЛИ-НЕ через второй счетчик соединен с второй группой входов блока уточнения частоты, третий вход которого объединен со счетным входом второго счетчика, четвертая группа входов с выходами второго блока памяти, пятый вход с выходом первого элемента ИЛИ-НЕ, шестой вход объединен с входом первого счетчика. Первая группа входов умножителя соединена с выходами блока определения частоты, вторая группа входов-с выходами блока начальной установки, а выходы с первой группой выходов блока уточнения частоты, выходы которых являются выходами устройства. Блок уточнения частоты содержит блок формирования последовательности дискретных значений спектральной плотности мощности (СПМ), блок формирования шаблонов дискретных значений СПМ, блок вычисления отношения производных, блок формирования разности частот и результата, блок формирования адреса, первый и второй блоки формирования смещения и блок формирования управляющих сигналов. Первый, второй, третий, четвертый и пятый входы блока формирования последовательности дискретных значений спектральной плотности мощности являются соответственно первым, вторым, третьим, четвертым и пятым входами блока уточнения частоты. Первая группа входов блока формирования шаблонов дискретных значений спектральной плотности мощности соединена с первой группой выходов блока формирования последовательности дискретных значений спектральной плотности мощности, второй вход объединен с восьмым входом блока формирования последовательности дискретных значений спектральной плотности мощности и является шестым входом блока уточнения частоты, третий вход объединен с пятым входом блока формирования последовательности дискретных значений спектральной плотности мощности, девятый вход соединен с вторым выходом блока формирования последовательности дискретных значений спектральной плотности мощности, пятый выход с шестым входом блока формирования дискретных значений спектральной плотности мощности. Первая группа входов блока вычисления отношения производных соединена с первой группой выходов блока формирования шаблонов дискретных значений спектральной плотности мощности, пятая группа входов с третьей группой выходов блока формирования шаблонов дискретных значений спектральной плотности мощности, шестой вход с вторым выходом блока формирования шаблонов дискретных значений спектральной плотности мощности, а третий вход объединен с вторым входом блока формирования шаблонов дискретных значений спектральной плотности мощности. Первый вход блока формирования разности частот и результата соединен с первым входом блока вычисления отношения производных, четвертая группа входов с четвертой группой выходов блока формирования последовательности дискретных значений спектральной плотности мощности, пятый вход соединен с третьим выходом блока вычисления отношения производных, шестая группа входов с второй группой выходов блока вычисления отношения производных, а вторая группа выходов является выходами блока уточнения частоты и устройства оценивания несущей частоты. Первый вход блока формирования адреса соединен с четвертым выходом блока формирования шаблонов дискретных значений спектральной плотности мощности, второй вход объединен с пятым входом блока формирования шаблонов дискретных значений спектральной плотности мощности, третья группа входов объединена с четвертой группой входов блока формирования разности частот и результата, четвертый вход соединен с шестым входом блока формирования шаблонов дискретных значений спектральной плотности мощности, пятый вход объединен с седьмым входом блока формирования шаблонов дискретных значений спектральной плотности мощности, шестой вход с восьмым входом блока формирования шаблонов дискретных значений спектральной плотности мощности, а первая группа выходов соединена с седьмой группой входов блока формирования последовательности дискретных значений спектральной плотности мощности. Первая группа выходов первого блока смещения соединена с четвертой группой входов блока вычисления отношения производных, первый вход соединен с седьмым входом блока формирования шаблонов дискретных значений спектральной плотности мощности, второй вход соединен с третьим выходом блока формирования последовательности дискретных значений спектральной плотности мощности, третий вход объединен с вторым входом блока формирования адреса, седьмой вход объединен с четвертым входом блока формирования адреса, а восьмой вход объединен с четвертым входом блока формирования шаблонов дискретных значений спектральной плотности мощности. Первый вход второго блока формирования смещения объединен с первым входом первого блока формирования смещения, второй вход объединен с вторым входом первого блока формирования смещения, третий вход объединен с третьим входом первого блока формирования смещения, четвертая, пятая и шестая группы входов объединены соответственно с четвертой, пятой и шестой группами входов первого блока формирования смещения, седьмой вход объединен с седьмым входом первого блока формирования смещения, восьмой вход объединен с восьмым входом первого блока формирования смещения и четвертым входом блока формирования шаблонов дискретных значений спектральной плотности мощности, а первая группа выходов соединена с второй группой входов блока вычисления отношения производных. Первый вход блока формирования управляющих сигналов соединен с третьим выходом блока формирования разности частот и результата, вторая группа входов с первой группой выходов блока формирования разности частот и результата, третий вход с третьим выходом блока формирования последовательности дискретных значений спектральной плотности мощности, первый выход с пятым входом блока формирования адреса, второй выход с первым входом первого блока формирования смещения, третий выход с шестым входом блока формирования адреса, четвертый выход с четвертым входом блока формирования адреса, пятая группа выходов с пятой группой выходов первого блока формирования смещения, шестая группа выходов с четвертой группой входов первого блока формирования смещения, седьмой выход
с третьим входом первого блока формирования смещения, восьмой выход с восьмым входом первого блока формирования смещения, девятая группа выходов с шестой группой входов первого блока формирования смещения, а десятый выход с вторым входом блока формирования разности частот и результата. Блок формирования последовательности дискретных значений СПМ содержит второй блок элементов И, первый элемент НЕ, второй формирователь, первый блок элементов ИЛИ, блок памяти, первый формирователь, первый элемент задержки, второй элемент ИЛИ, первый блок элементов И, третий формирователь, четвертый элемент ИЛИ, первый RS-триггер, третий элемент И, первый блок начальной установки, сумматор, счетчик, второй элемент НЕ, третий блок элементов ИЛИ, первый регистр, второй блок начальной установки, блок вычитания, четвертый элемент И, второй регистр, четвертый формирователь, второй RS-триггер, второй элемент задержки, блок сравнения, пятый блок элементов И. Первые входы первого блока элементов И являются первой группой входов блока формирования последовательности дискретных значений спектральной плотности мощности. Входы первого формирователя и первого элемента задержки объединены и являются пятым входом блока формирования последовательности дискретных значений спектральной плотности мощности. Первая группа входов первого блока элементов ИЛИ соединена с выходом элементов И, первые входы которых являются второй группой входов блока формирования последовательности дискретных значений спектральной плотности мощности. Адресная группа входов блока памяти соединена с выходами первого блока элементов ИЛИ, управляющий вход через первый элемент НЕ соединен с вторыми входами второго блока элементов И и выходом второго формирователя. Вход второго формирователя является третьим входом блока формирования последовательности дискретных значений спектральной плотности мощности, четвертая группа входов которого соединена с информационной группой входов блока памяти. Информационные выходы блока памяти являются первой группой выходов блока формирования последовательности дискретных значений спектральной плотности мощности. Первая группа входов третьего блока элементов ИЛИ является седьмой группой входов блока формирования последовательности дискретных значений спектральной плотности мощности, а вторая группа входов соединена с выходами первого блока элементов И, вторые входы которых объединены с первым входом второго элемента ИЛИ и выходом первого формирователя. Первый вход третьего элемента ИЛИ является шестым входом блока формирования последовательности дискретных значений спектральной плотности мощности, второй вход соединен с выходом первого элемента задержки и является третьим выходом блока формирования последовательности дискретных значений спектральной плоскости мощности, а выход с первым входом третьего элемента И. Второй вход третьего элемента И соединен с выходом первого RS-триггера, а выход с первым входом первого RS-триггера, второй вход которого соединен с выходом второго элемента ИЛИ. Вход третьего формирователя объединен с первым входом первого RS-триггера, а выход является вторым выходом блока формирования последовательности дискретных значений спектральной плотности мощности. Вход управления первого регистра соединен с выходом третьего элемента И, информационные входы с выходами третьего блока элементов ИЛИ, а информационные выходы-с первой группой входов сумматора, входами уменьшаемого блока вычитания и одновременно является четвертой группой выходов блока формирования последовательности дискретных значений спектральной плотности мощности. Вход второго элемента задержки объединен с первым входом четвертого элемента ИЛИ, а выход соединен с вторым входом второго элемента ИЛИ и входом второго элемента НЕ, выход которого соединен с управляющим входом счетчика, информационные входы которого соединены с выходами сумматора. Вторая группа входов сумматора соединена с выходами первого блока начальной установки. Вход управления второго регистра соединен с выходом второго элемента задержки, а информационные входы с выходами блока вычитания. Входы вычитаемого блока вычитания соединены с выходами второго блока начальной установки. Первый вход четвертого элемента И является восьмым входом блока формирования последовательности дискретных значений спектральной плотности мощности, выход соединен с вычитающим входом счетчика, а второй вход с выходом второго RS-триггера. Первый вход второго RS-триггера соединен с выходом второго элемента задержки, а второй вход с выходом четвертого формирователя. Первая группа входов пятого блока элемента И объединена с первой группой входов блока сравнения и информационными выходами счетчика, выходы соединены с второй группой входов первого блока элементов ИЛИ, а вторые входы с первым выходом блока сравнения, второй выход которого соединен с входом четвертого формирователя, а вторая группа входов с информационными выходами второго регистра. Блок формирования шаблонов дискретных значений спектральной плотности мощности содержит первый формирователь, первый блок начальной установки, первый элемент НЕ, первый блок памяти, первый блок элементов ИЛИ, первый элемент задержки, первый блок сравнения, первый счетчик, первый элемент И, первый и второй RS-триггеры, второй, третий и четвертый формирователи, второй элемент И, второй блок сравнения, второй счетчик, первый элемент И-НЕ, первый, второй, третий и четвертый элементы ИЛИ-НЕ, второй блок начальной установки, второй элемент ИЛИ, пятый формирователь, второй элемент НЕ, второй блок памяти, третий блок элементов ИЛИ, второй элемент задержки, третий блок сравнения, третий счетчик, третий элемент И, третий и четвертый RS-триггеры, шестой, седьмой и восьмой формирователи, четвертый элемент И, четвертый блок сравнения, четвертый счетчик, второй элемент И-НЕ, пятый, шестой, седьмой и восьмой элементы ИЛИ-НЕ, четвертый элемент ИЛИ, первый и второй переключатели. Информационные входы первого блока памяти являются первой группой входов блока формирования шаблонов дискретных значений спектральной плотности мощности, а управляющий вход через первый элемент НЕ соединен с первым выходом первого блока сравнения. Вход первого формирователя соединен с первым входом первого элемента И и вторым выходом первого блока сравнения, первая группа входов которого соединена с корпусом, а вторая группа входов через первый блок элементов ИЛИ соединена с адресными входами первого блока памяти. Второй вход второго элемента И объединен с вторым входом первого элемента И и является вторым входом блока формирования шаблонов дискретных значений спектральной плотности мощности. Информационные входы первого и второго счетчиков объединены с выходами первого блока начальной установки, вход обнуления первого счетчика объединен с входом обнуления второго счетчика и является третьим входом блока формирования шаблонов дискретных значений спектральной плотности мощности. Информационные выходы первого счетчика соединены с второй группой входов первого блока сравнения, а информационные выходы второго счетчика с второй группой входов первого блока элементов ИЛИ. Первый RS-триггер, второй формирователь и первый элемент ИЛИ-НЕ последовательно соединены. Второй вход первого элемента ИЛИ-НЕ является четвертым входом блока формирования шаблонов дискретных значений спектральной плотности мощности, а выход соединен с управляющим входом второго счетчика, вычитающий вход которого соединен с выходом второго элемента И, а первый вход первого RS-триггера соединен с выходом первого формирователя. Второй вход второго RS-триггера объединен с вторым входом первого RS-триггера, первый вход объединен с входом четвертого формирователя и является вторым выходом блока формирования шаблонов дискретных значений спектральной плотности мощности, а выход соединен с входом третьего формирователя. Первая группа входов второго блока сравнения подключена к корпусу, вторая группа входов соединена с информационными выходами второго счетчика, а выход с входом четвертого формирователя и первым входом второго элемента И. Первый вход первого элемента соединен с выходом третьего элемента ИЛИ-НЕ, второй вход с выходом четвертого элемента ИЛИ-НЕ, а выход с входом первого элемента задержки, выход которого соединен с управляющим входом первого счетчика. Первый и второй входы второго элемента ИЛИ-НЕ объединены соответственно с первым и вторым входами четвертого элемента ИЛИ-НЕ, а выход соединен с вторым входом второго RS-триггера. Первый вход второго элемента ИЛИ соединен с выходом первого элемента И-НЕ, а выход является пятым выходом блока формирования шаблонов дискретных значений спектральной плотности мощности. Информационные входы второго блока памяти объединены с информационными входами первого блока памяти, информационные выходы являются третьей группой выходов блока формирования шаблонов дискретных значений спектральной плотности мощности, а управляющий вход соединен с выходом второго элемента НЕ, вход которого соединен с первым выходом третьего блока сравнения, первая группа входов которого соединена с корпусом. Вход пятого формирователя соединен с вторым выходом третьего блока сравнения, вторая группа входов которого соединена с первой группой входов третьего блока элементов ИЛИ и информационными выходами третьего счетчика, управляющий вход которого соединен с выходом второго элемента задержки, а вход обнуления объединен с входом обнуления второго счетчика. Информационные входы четвертого счетчика объединены с информационными входами третьего счетчика и выходами второго блока начальной установки, вход обнуления объединен с входом обнуления третьего счетчика, вычитающий вход которого соединен с выходом третьего элемента И, первый вход которого объединен с входом пятого формирователя, а второй вход объединен с вторым входом второго элемента И и вторым входом четвертого элемента И, выход которого соединен с вычитающим входом четвертого счетчика, информационные выходы которого соединены с второй группой входов третьего блока элементов ИЛИ, выходы которого соединены с адресными входами второго блока памяти. Третий RS-триггер, шестой формирователь и пятый элемент ИЛИ-НЕ соединены последовательно. Выход пятого элемента ИЛИ-НЕ соединен с управляющим входом четвертого счетчика, второй вход объединен с вторым входом первого элемента ИЛИ-НЕ, третий вход с первым входом первого элемента ИЛИ-НЕ. Первая группа входов четвертого блока сравнения соединена с корпусом, вторая группа входов с информационными выходами четвертого счетчика, а выход с входом седьмого формирователя и первым входом четвертого элемента И. Восьмой формирователь и четвертый RS-триггер соединены последовательно. Первый вход четвертого RS-триггера соединен с выходом седьмого формирователя, а второй вход объединен с вторым входом третьего RS-триггера, первый вход которого соединен с выходом пятого формирователя. Первый вход второго элемента И-НЕ соединен с выходом седьмого элемента ИЛИ-НЕ, второй вход с выходом восьмого элемента ИЛИ-НЕ, а выход с входом второго элемента задержки и вторым входом второго элемента ИЛИ. Первый и второй входы шестого элемента ИЛИ-НЕ соединены соответственно с первым и вторым входами восьмого элемента ИЛИ-НЕ, а выход объединен с вторым входом четвертого RS-триггера. Первый, второй и третий выходы седьмого элемента ИЛИ-НЕ объединены соответственно с первым, вторым и третьим входами третьего элемента ИЛИ-НЕ и одновременно являются соответственно девятым, седьмым и восьмым входами блока формирования шаблонов дискретных значений спектральной плотности мощности. Первый вход четвертого элемента ИЛИ объединен с третьим входом восьмого элемента ИЛИ-НЕ и выходом третьего формирователя, второй вход объединен с третьим входом четвертого элемента ИЛИ-НЕ и выходом восьмого формирователя, а выход является четвертым выходом блока формирования шаблонов дискретных значений спектральной плотности мощности. Первая выходная шина первого переключателя соединена с первым входом восьмого элемента ИЛИ-НЕ, вторая выходная шина с первым входом четвертого элемента ИЛИ-НЕ, а входная шина является шестым входом блока формирования шаблонов дискретных значений спектральной плоскости мощности. Первая выходная шина второго переключателя соединена с вторым входом восьмого элемента ИЛИ-НЕ, вторая выходная шина с вторым входом четвертого элемента ИЛИ-НЕ, а входная шина является пятым входом блока формирования шаблонов дискретных значений спектральной плотности мощности. Блок вычисления отношения производных содержит блок начальной установки, первый формирователь, блок дифференцирования, блок нахождения абсолютной величины, блок ключей, блок сравнения, блок двойного дифференцирования, делитель, регистр, первый и второй элементы задержки, элемент И, элемент ИЛИ, второй формирователь. Блок дифференцирования, блок нахождения абсолютной величины, блок ключей и блок сравнения соединены последовательно. Первая группа входов блока дифференцирования является первой группой входов блока вычисления отношения производных, четвертая группа входов которого соединена с второй группой входов блока дифференцирования, а тактовый вход объединен с тактовым входом блока нахождения абсолютной величины и является третьим входом блока вычисления отношения производных. Выходы блока начальной установки соединены с второй группой входов блока ключей и второй группой входов блока сравнения. Блок двойного дифференцирования и делитель соединены последовательно. Выходы делителя являются второй группой выходов блока вычисления отношения производных, пятая группа входов которого соединена с первой группой входов блока двойного дифференцирования, вторая группа входов которого является второй группой входов блока вычисления отношения производных. Вход первого формирователя соединен с первым выходом блока сравнения, а выход является первым выходом блока вычисления отношения производных. Управляющий вход регистра объединен с тактовым входом блока двойного дифференцирования и тактовым входом блока дифференцирования, информационные входы соединены с выходами блока дифференцирования, а информационные выходы с входами делимого делителя. Первый элемент задержки, элемент И, элемент ИЛИ и второй формирователь соединены последовательно. Выход второго формирователя является третьим выходом блока вычисления отношения производных, второй элемент задержки, вход которого объединен с входом первого элемента задержки и является шестым входом блока вычисления отношения производных, а выход соединен с управляющим входом блока ключей. Второй выход блока сравнения соединен с вторым входом элемента И, а третий выход блока сравнения соединен с вторым входом элемента ИЛИ. Блок формирования разности частот и результата содержит первый и второй элементы задержки, первый элемент ИЛИ, первый блок вычитания, первый регистр, второй блок вычитания, блок элементов И, третий элемент задержки, второй регистр, блок ключей, второй элемент ИЛИ, блок умножения, первый блок начальной установки, третий регистр. Второй вход первого элемента ИЛИ является вторым входом блока формирования разности частот и результата, а вход первого элемента задержки является первым входом блока формирования разности частот и результата. Первый блок вычитания, первый регистр, второй блок вычитания, второй блок элементов И соединены последовательно. Вторые входы второго блока элементов И соединены с выходом первого элемента ИЛИ и являются третьим выходом блока формирования разности частот и результата, а выходы являются первой группой выходов блока формирования разности частот и результата, а группа выходов вычитаемого первого блока вычитания является шестой группой входов блока формирования разности частот и результата. Вход управления третьего регистра является пятым входом блока формирования разности частот и результата, а информационные входы объединены с группой входов уменьшаемого первого блока вычитания и информационными выходами второго регистра, управляющий выход которого соединен через третий элемент задержки с управляющим входом блока ключей, первая группа входов которого соединена с выходами блока вычитания, вторая группа входов объединена с группой входов вычитаемого второго блока вычитания, а выходы соединены с информационными входами второго регистра. Первая группа входов умножителя является четвертой группой входов блока формирования разности и результата, вторая группа выходов соединена с выходами блока начальной установки, а выходы объединены с второй группой выходов блока ключей. Первый вход второго элемента ИЛИ соединен с выходом первого элемента задержки и управляющим входом первого регистра, второй вход является третьим входом блока формирования разности частот и результата, а выход соединен с управляющим входом блока ключей. Блок формирования адреса содержит первый блок элементов И, второй блок элементов И, первый блок элементов ИЛИ, сумматор, второй элемент ИЛИ, третий блок элементов И, блок вычитания, третий элемент ИЛИ. Сумматор, первый блок элементов И, первый блок элементов ИЛИ и второй блок элементов И соединены последовательно. Первая группа входов второго блока элементов И объединена с первой группой входов сумматора и является третьей группой входов блока формирования адреса, а вторые входы объединены и являются первым входом блока формирования адреса. Первый вход второго элемента ИЛИ является шестым входом блока формирования адреса, второй вход является вторым входом блока формирования адреса, а выход соединен с вторыми входами первого блока элементов И. Выходы третьего блока элементов И соединены с второй группой входов первого элемента ИЛИ, выход которого является первый группой выходов блока формирования адреса. Группа входов уменьшаемого блока вычитания объединена с первой группой входов сумматора, вход вычитаемого объединен с вторым входом сумматора и подключен к источнику +5 B, а выходы соединены с первой группой выходов третьего блока элементов И, вторые входы которого объединены с выходом третьего элемента ИЛИ, первый вход которого является четвертым входом блока формирования адреса, а второй вход пятым входом блока формирования адреса. Первый блок формирования смещения содержит элемент задержки, регистр, блок элементов НЕ, блок элементов ИЛИ-НЕ, элемент ИЛИ, первый, второй и третий блоки элементов И, первый блок начальной установки, первый сумматор, второй сумматор, второй блок начальной установки, третий сумматор, третий блок начальной установки. Блок элементов ИЛИ-НЕ, блок элементов НЕ и регистр соединены последовательно. Информационные выходы регистра являются первой группой выходов блока формирования смещения, а управляющий вход соединен с выходом элемента задержки, вход которого является первым входом блока формирования смещения. Первый блок начальной установки, первый сумматор и первый блок элементов И соединены последовательно. Выходы первого блок элементов И соединены с первой группой выходов блока элементов ИЛИ-НЕ, а вторая группа входов первого сумматора является шестой группой входов блока формирования смещения. Первый вход элемента ИЛИ является восьмым входом блока формирования смещения, второй вход является вторым входом блока формирования смещения, а выход соединен с вторыми входами первого блока элементов И. Второй блок начальной установки, второй сумматор и второй блок элементов И соединены последовательно. Вторые входы второго блока элементов И объединены и являются седьмым входом блока формирования смещения, а выходы соединены с второй группой входов блока элементов ИЛИ-НЕ, вторая группа входов второго сумматора является пятой группой входов блока формирования смещения. Третий блок начальной установки, третий сумматор и третий блок элементов И соединены последовательно. Вторые входы третьего блока элементов И объединены и являются третьим входом блока формирования смещения, а выходы соединены с третьей группой входов блока элементов ИЛИ-НЕ. Вторая группа входов третьего сумматора является четвертой группой входов блока формирования смещения. Блок формирования управляющих сигналов содержит первый элемент ИЛИ, элемент задержки, первый, второй, третий, четвертый и пятый формирователи, четвертый элемент И, первый блок сравнения, первый блок начальной установки, первый блок элементов И, второй блок сравнения, второй блок элементов И, третий блок сравнения, третий блок элементов И, четвертый блок сравнения, второй и третий блоки начальной установки четвертый элемент И. Первый блок начальной установки, первый блок сравнения и первый формирователь соединены последовательно. Выход первого формирователя является первым выходом блока формирования управляющих сигналов. Выход второго формирователя соединен с первым входом первого элемента ИЛИ, второй вход которого соединен с выходом первого формирователя, а выход которого является десятым выходом блока формирования управляющих сигналов, третий выход которого соединен с выходом второго формирователя, последовательно соединенные первый блок элементов И. Вторая группа входов второго блока элементов И соединена с выходами первого блока элементов И, а выходы являются пятой группой выходов блока формирования управляющих сигналов. Первая группа входов первого блока элементов И объединена с второй группой входов первого блока сравнения и является второй группой входов блока формирования управляющих сигналов. Вторые входы первого блока элементов И объединены с вторым выходом первого блока сравнения. Выходы второго блока начальной установки соединены с второй группой входов второго блока сравнения, второй выход которого соединен с входом второго формирователя. Второй элемент ИЛИ, третий формирователь, третий блок сравнения и третий блок элементов И соединены последовательно. Вторая группа входов третьего блока элементов И соединена с выходами второго блока элементов И и первой группой входов третьего блока сравнения, вторая группа входов которого подключена к корпусу. Третий блок начальной установки, четвертый блок сравнения и четвертый формирователь соединены последовательно. Выход четвертого формирователя соединен с вторым входом второго элемента ИЛИ, выход которого является вторым выходом блока формирования управляющих сигналов, четвертый выход которого объединен с первым входом второго элемента ИЛИ, второй вход которого является седьмым выходом блока формирования управляющих сигналов, шестая группа выходов которого соединена с выходами третьего блока элементов И, второй группой входов четвертого блока сравнения и одновременно является девятой группой выходов блока формирования управляющих сигналов. Вход элемента задержки является первым входом блока формирования управляющих сигналов, а выход соединен с первым входом четвертого элемента И, второй вход которого соединен с вторым выходом четвертого блока сравнения. Вход пятого формирователя соединен с выходом четвертого элемента И, а выход является восьмым выходом блока формирования управляющих сигналов и объединен с третьим входом второго элемента ИЛИ, четвертый вход которого является третьим входом блока формирования управляющих сигналов. Блок дифференцирования содержит формирователь коэффициентов gsn, блок формирования локального кубического сплайна, блок формирования B-сплайна. Первая группа входов формирователя коэффициентов является первой группой входов блока дифференцирования. Первая группа входов блока формирования локального кубического сплайна соединена с выходами формирователя коэффициентов, шестой вход объединен с вторым входом формирователя коэффициентов и является вторым входом блока дифференцирования, выходы являются выходами блока дифференцирования, а вторая, третья, четвертая и пятая группы входов соединены соответственно с четвертой, третьей, второй и первой группами выходов блока формирования кубического B-сплайна, входы которого являются третьей группой входов блока дифференцирования. Формирователь коэффициентов содержит первый блок начальной установки, первый блок умножения, первый регистр, второй блок умножения, второй регистр, второй блок начальной установки, третий блок умножения, четвертый регистр, третий блок начальной установки, блок вычитания, шестой регистр, четвертый блок умножения, пятый и третий регистры, седьмой блок из трех последовательно соединенных регистров, четвертый блок начальной установки, восьмой блок из двух последовательно соединенных регистров, сумматор. Первый умножитель, первый регистр, второй умножитель, второй регистр и сумматор соединены последовательно. Выходы сумматора являются выходом формирователя коэффициентов. Вход управления третьего регистра объединен с входами управления первого и второго регистров и является вторым входом формирователя коэффициентов, информационные выходы соединены с входами уменьшаемого блока вычитания, а информационные входы объединены с входами вычитаемого блока вычитания и первой группой входов второго умножителя, вторые входы которого соединены с выходами первого блока начальной установки. Второй блок начальной установки, третий умножитель и четвертый регистр соединены последовательно, информационные выходы четвертого регистра соединены с второй группой входов сумматора. Третий блок начальной установки, четвертый умножитель и пятый регистр соединены последовательно. Информационные выходы пятого регистра соединены с третьей группой входов сумматора. Управляющий вход седьмого регистра объединен с управляющими входами третьего, четвертого, пятого, шестого регистров и сумматора, информационные входы объединены с информационными входами шестого регистра, второй группой входов третьего умножителя и информационными выходами второго регистра, а информационные выходы шестого регистра соединены с второй группой входов четвертого умножителя. Информационные входы восьмого регистра соединены с выходами блока вычитания, управляющий вход объединен с управляющим входом седьмого регистра, а информационные выходы соединены с пятой группой входов сумматора. Выходы четвертого блока начальной установки соединены с второй группой входов первого умножителя, первая группа входов которого является первой группой входов формирователя коэффициентов. Блок формирования локального кубического сплайна содержит первый умножитель, первый, второй и третий регистры, третий блок умножения, четвертый регистр, пятый блок регистров из двух последовательно соединенных регистров, четвертый блок умножения, шестой регистр, седьмой блок регистров из трех последовательно соединенных регистров, пятый блок умножения, восьмой регистр, сумматор, блок начальной установки, второй умножитель. Первый умножитель, первый регистр, сумматор, второй умножитель и второй регистр соединены последовательно. Информационные входы второго регистра являются первой группой выходов блока формирования локального кубического сплайна. Выходы первого блока начальной установки соединены с второй группой входов второго умножителя. Третий регистр, третий умножитель и четвертый регистр соединены последовательно. Информационные выходы четвертого регистра соединены с второй группой входов сумматора, а управляющий вход объединен с управляющими входами первого, второго, и третьего регистров и является шестым входом блока формирования локального кубического сплайна. Пятый блок регистров, четвертый умножитель и шестой регистр соединены последовательно. Информационные выходы шестого регистра соединены с третьей группой входов сумматора, управляющий вход объединен с управляющими входами первого и пятого регистров, а вторая группа входов четвертого умножителя является второй группой входов блока формирования локального кубического сплайна, четвертая группа входов которого соединена с второй группой входов третьего умножителя. Седьмой блок регистров, пятый умножитель и восьмой регистр соединены последовательно. Информационные выходы восьмого регистра соединены с четвертой группой входов сумматора, управляющий вход объединен с управляющими входами первого и седьмого регистров, а вторая группа входов пятого умножителя является третьей группой входов блока формирования локального кубического сплайна, пятая группа входов которого соединена с второй группой входов первого умножителя, первая группа входов которого объединена с информационными входами третьего регистра и информационными входами пятого и седьмого блоков регистров и является первой группой входов блока формирования локального кубического сплайна. Блок формирования кубического B-сплайна содержит первый, второй, третий и четвертый блоки начальной установки, первый, второй, третий, четвертый, пятый, шестой, седьмой, восьмой, девятый, десятый и одиннадцатый блоки умножения, первый, второй, третий и четвертый блоки вычитания, сумматор. Первый умножитель, второй умножитель и первый блок вычитания объединены последовательно. Выходы первого блока вычитания являются второй группой выходов блока формирования кубического B-сплайна, первая группа входов которого соединена с выходами первого умножителя. Второй блок вычитания, третий умножитель и четвертый умножитель соединены последовательно. Выходы четвертого умножителя соединены с группой входов уменьшаемого первого блока вычитания, а вторая группа входов объединена с второй группой входов третьего умножителя и выходами второго блока вычитания. Первый блок начальной установки, пятый умножитель и третий блок вычитания соединены последовательно. Выходы третьего блока вычитания являются четвертой группой выходов блока формирования кубического B-сплайна. Сумматор, шестой умножитель и седьмой умножитель последовательно соединены. Выходы седьмого умножителя соединены с входами уменьшаемого третьего блока вычитания, а вторая группа входов объединена с второй группой входов шестого умножителя и выходами сумматора. Выходы второго блока начальной установки соединены с второй группой входов второго умножителя. Третий блок начальной установки, четвертый блок вычитания и восьмой умножитель соединены последовательно. Вторая группа входов восьмого умножителя объединена с второй группой входов первого умножителя и выходами четвертого блока вычитания, группа входов вычитаемого которого является первой группой входов блока формирования кубического В-сплайна и объединена с группой входов вычитаемого второго блока вычитания и первой группой входов сумматора, вторая группа входов которого соединена с выходами третьего блока начальной установки. Первая группа входов девятого умножителя соединена с выходами четвертого блока начальной установки, вторая группа входов с выходами третьего блока начальной установки, а выходы с группой входов уменьшаемого второго блока вычитания. Десятый умножитель и одиннадцатый умножитель соединены последовательно. Выходы одиннадцатого умножителя объединены с второй группой входов пятого умножителя и являются третьей группой выходов блока формирования кубического В-сплайна, а вторая группа входов объединена с первой и второй группой входов десятого умножителя и первой группой входов сумматора. Перечисленная новая совокупность существенных признаков заявленного устройства обеспечивает высокую точность оценивания несущей частоты. Это достигается тем, что фильтрацию, однократное и двукратное дифференцирование спектральной плотности мощности сигнала в полосе





на фиг. 14 схема блока формирования управляющих сигналов 32;
на фиг. 15 структурная схема блока дифференцирования 111(15) при описании процесса функциями любой степени гладкости;
на фиг. 16 структурная схема блока дифференцирования 111(115) при описании спектральной плотности мощности кубическим сплайном минимального шаблона;
на фиг. 17 схема блока формирования коэффициентов g1n 201 для реализации дифференциатора на основе кубического локального сплайна;
на фиг. 18 структурная схема блока 222 для суммирования 5 слагаемых;
на фиг. 19 схема блока формирования коэффициентов g2n 202 для реализации блока двойного дифференцирования на основе кубического локального сплайна;
на фиг. 20 структурная схема блока 251 для суммирования шести слагаемых;
на фиг. 21 структурная схема блока 250 для суммирования трех слагаемых;
на фиг. 22 схема блока формирования кубического локального сплайна 204, необходимого для реализации блоков дифференцирования;
на фиг. 23 структурная схема блока 272 для суммирования четырех слагаемых;
на фиг. 24 схема блока формирования кубического В-сплайна 205, необходимого для реализации блоков дифференцирования. Реализация заявленного способа объясняется следующим образом. Известно, что во многих случаях оценивание несущей частоты сигнала z(t) (фиг.1,а) методом цифровой обработки сигналов сводится к поиску спектральной компоненты дискретизированного сигнала z(tk) (фиг.1,б) с максимальной амплитудой (фиг.1,в). Такая ситуация возникает при оценивании частоты сигналов, например, с амплитудной и фазовой манипуляцией, частотной модуляцией (примеры спектров приведены в книге М.В.Назаров, Б.И.Кувшинов, О.В.Попов. Теория передачи сигналов. М. Связь. 1970, с. 128, рис.3.14, с. 129, рис. 3.15, с. 144, рис.3.22). Естественно, что при этом точность оценивания несущей частоты определяется половиной интервала

fkn+1 = fkn - P(1)(fkn)/P(2)(fkn), (1)
где fkn значение частоты вблизи дискреты с номером n на k-м шаге, а P(1)(fkn) и P(1)(fkn) результаты соответственно однократного и двукратного дифференцирования спектральной плотности мощности на частоте fkn/ . Из формулы (1) видно, что точность оценивания частоты fkn+1 определяется слагаемыми fkn и P(1)(fkn)/P(2)(fkn) На первом шаге fkn = fon = n





где P(1)(fkn,



То есть точность в (1) определяется





и в основном зависит от точности определения первой производной. Однако в настоящее время для осуществления фильтрации и дифференцирования не используется априорная информация о степени гладкости спектральной плотности мощности сигнала. В результате форма амплитудно-частотной характеристики фильтра, дифференциатора не совпадает с формой спектра сигнала. Это приводит к снижению качества дифференцирования, а следовательно, и к снижению качества оценивания. Так, при описании спектральной плотности мощности функцией с любой степенью гладкости (например, кубической, четвертой степени и выше) для осуществления, например, однократного дифференцирования, необоснованно используется формула обратной разности (Уидроу Б. Стирнз С. Адаптивная обработка сигналов. М. Радио и связь. 1989, 440 с.):

Ее использование, как показано в последней книге, обеспечивает точность дифференцирования, пропорциональную 0((


где B сплайн степени m-1

конечная разность порядка s

число сочетаний из m по i

знак факториала;

Для квадратичного сплайна (m-1=2):

Из статей Желудев В. А. Локальная сплайн-аппроксимация на равномерной сетке. Журнал вычислительной математики и математической физики. 1987, т. 27, N 9, с. 1296-1310 и Желудев В.А. Восстановление функций и их производных по сеточным данным с погрешностью при помощи локальных сплайнов. Журнал вычислительной математики и математической физики. 1987, том 27, N 1, с. 22-34 известно, что значение B-сплайна b3



Положим



и учтем симметрию B-сплайна относительно точки



Поэтому при


Естественно, что точность дифференцирования пропорциональна 0((


fkn+1 = fkn - Smr+1(P,fkn)(1)/Smr+2(P,fkn)(2), (14)
где

производная порядка s сплайна степени m-1, r наибольшее число, такое, что r<m,
комбинация дискретных значений, Pmn+s (здесь индекс m+s означает порядок сплайна, строящегося из дискретных значений) дискретные значения спектральной плотности мощности,


Из статьи Агиевич С.Н. Алексеев А.А. Глушанков Е.А. Модели сигналов в базисах сплайнов дефекта 1 и оценивание параметров радиоизлучений. Известия ввузов. Радиоэлектроника. 1995, т. 38, N 3-4, с. 3-16 известно, что цифровое устройство, описываемое сплайном, есть по сути своей цифровой фильтр и, в частности, цифровой дифференциатор. Причем это устройство возможно реализовать с учетом гладкости обрабатываемой функции, иными словами, подбирать форму амплитудно-частотной характеристики под форму спектра сигнала. Поэтому выражение (15) есть математическое описание алгоритма функционирования цифрового фильтра, а при s




При этом



а второй:

Из (4) получим значение B-слайна:

Тогда для


Учитывая, что носитель B-слайна supp b4





для интервала 3, когда

для интервала 4, когда

Учитывая (25, 26) и введя обозначения g1n =





При s= 1 это выражение описывает цифровое устройство для осуществления однократного дифференцирования, а при s=2 двукратного. При этом, так как























формирователей 35, 38, 42, 56 на с.184-187 (можно реализовать на микросхемах К155АГ1 с.188, рис. 1.36);
элементов И 33, 41, 45, 54, 60 на с.35 рис. 1.19а (можно реализовать на микросхемах К155ЛИ1);
элементов ИЛИ 36, 40, 50, 60 на с.35 рис. 1.19б (можно реализовать на микросхемах К155ЛЛ1);
счетчика 48 на с.85-86, причем порядок соединения двух счетчиков показан в книге: В.Н. Вениаминов, О.Н. Лебедев, А.И. Мирошниченко. Микросхемы и их применение. Справочное пособие 3-е изд. перераб. и дополн. М. Радио и связь. 1989, с.131, рис. 4.24б (может быть реализован на микросхеме К155ИЕ7);
регистров 51, 55 на с.104-105 (можно реализовать на микросхеме К155ИР13
с.111 рис. 1.78);
RS-триггеров 44, 57 на с.62-67 (можно реализовать на К155ЛЕ1 рис. 1.42, с.63). Количество соответствующих элементов в блоках 33, 36, 41, 50, 60 определяется разрядностью данных и равно шестнадцати. Входы элементов блоков 33, 41, 60, куда подключена одна линия (например, сигнал > с выхода блока 59), объединены. В книге: В.Л. Шило. Популярные цифровые микросхемы. Справочник. 2-е изд. испр. Челябинск: Металлургия. 1989 описан принцип работы блоков задержки 39, 58 на с. 181-187 (можно реализовать на микросхемах К564АГ1, с.285, рис. 2.83а), а порядок сопряжения К564 с ТТЛ описан в книге: Цифровые интегральные микросхемы: Справочник/ П.П. Мальцев, Н.С. Долидзе и др. М. Радио и связь. 1994, с. 101-103;
элементов НЕ 34, 49 на с.9-15 (можно реализовать на К155ЛН1). Принцип работы блока сравнения 59 известен и описан в книге: Ю.В. Гаврилов, А.Н. Пучко. Арифметические устройства быстродействующих ЭЦВМ. М. Советское радио. 1970, с.234-257. Можно реализовать на микросхемах К561ИП2 (В.Н. Вениаминов, О. Н. Лебедев, А.И. Мирошниченко. Микросхемы и их применение. Справочное пособие 3-е изд. перераб. и дополн. М. Радио и связь. 1989, с. 114, рис. 4.12б). Принципы работы сумматора и вычитателя известны и описаны в книге Д. Гивоне, Р. Россер. Микропроцессоры и микрокомпьютеры: Вводный курс: Пер. с англ. М. Мир, 1983, с. 184-198. Достаточно пятиразрядных сумматора и вычитателя. Полный сумматор описан в книге: В.Л. Шило. Популярные цифровые микросхемы. Справочник. 2-е изд. испр. Челябинск: Металлургия. 1989, с.152, рис. 1.112, с. 153, рис. 1.113. Вычитатель на основе полных сумматоров приведен в книге Д. Гивоне, Р. Россер. Микропроцессоры и микрокомпьютеры: Вводный курс: Пер. с англ. М. Мир, 1983, с.190, рис. 5.38. Можно реализовать на элементах искл. ИЛИ К155ЛП5, И К155ЛИ1, ИЛИ из ИЛИ-НЕ К155ЛЕ4 и НЕ К155ЛН1. Принцип построения блоков начальной установки 46 и 52 поясняет фиг. 3. Блок формирования шаблонов дискретных значений спектральной плотности мощности 26 (фиг. 9) содержит первый формирователь 61, первый блок начальной установки 62, первый элемент НЕ 63, первый блок памяти 64, первый блок элементов ИЛИ 65, первый элемент задержки 66, первый блок сравнения 67, первый счетчик 68, первый элемент И 69, первый 70 и второй 73 RS-триггеры, второй 71, третий 74 и четвертый 72 формирователи, второй элемент И 77, второй блок сравнения 75, второй счетчик 76, первый элемент И-НЕ 78, второй 79, третий 80, четвертый 81 и первый 82 элементы ИЛИ-НЕ, второй блок начальной установки 83, второй элемент ИЛИ 84, пятый формирователь 85, второй элемент НЕ 86, второй блок памяти 87, третий блок элементов ИЛИ 88, второй элемент задержки 89, третий блок сравнения 90, третий счетчик 91, третий элемент И 92, третий 93 и четвертый 96 RS-триггеры, шестой 94, седьмой 95 и восьмой 97 формирователи, четвертый элемент И 100, четвертый блок сравнения 98, четвертый счетчик 99, второй элемент И-НЕ 101, шестой 102, седьмой 103, восьмой 104 и пятый 105 элементы ИЛИ-НЕ, четвертый элемент ИЛИ 106, первый 107 и второй 108 переключатели. Информационные входы первого блока памяти 64 являются первой группой входов блока формирования шаблонов дискретных значений спектральной плотности мощности 26, а управляющий вход через первый элемент НЕ 63 соединен с первым выходом первого блока сравнения 67. Вход первого формирователя 61 соединен с первым входом первого элемента И 69 и вторым выходом первого блока сравнения 67, первая группа входов которого соединена с корпусом, а вторая группа входов через первый блок элементов ИЛИ 65 соединена с адресными входами первого блока памяти 64. Второй вход второго элемента И 77 объединен с вторым входом первого элемента И 69 и является вторым входом блока формирования шаблонов дискретных значений спектральной плотности мощности 26. Информационные входы первого 68 и второго 76 счетчиков объединены с выходами первого блока начальной установки 62, вход обнуления первого счетчика 68 объединен с входом обнуления второго счетчика 76 и является третьим входом блока формирования шаблонов дискретных значений спектральной плотности мощности 26. Информационные выходs первого счетчика 68 соединены с второй группой входов первого блока сравнения 67, а информационные выходы второго счетчика 76 с второй группой входов первого блока элементов ИЛИ 65. Первый RS-триггер 70, второй формирователь 71 и первый элемент ИЛИ-НЕ 82 последовательно соединены. Второй вход первого элемента ИЛИ-НЕ 78 является четвертым входом блока формирования шаблонов дискретных значений спектральной плотности мощности 26, а выход соединен с управляющим входом второго счетчика 76, вычитающий вход которого соединен с выходом второго элемента И 77, а первый вход первого RS-триггера 70 соединен с выходом первого формирователя 61. Второй вход второго RS-триггера 73 объединен с вторым входом первого RS-триггера 70, первый вход объединен с выходом четвертого формирователя 72 и является вторым выходом блока формирования шаблонов дискретных значений спектральной плотности мощности 26, а выход соединен с входом третьего формирователя 74. Первая группа входов второго блока сравнения 75 подключена к корпусу, вторая группа входов соединена с информационными выходами второго счетчика 76, а выход с входом четвертого формирователя 72 и первым входом второго элемента И 77. Первый вход первого элемента И-НЕ соединен с выходом третьего элемента ИЛИ-НЕ 80, второй вход с выходом четвертого элемента ИЛИ-НЕ 81, а выход с входом первого элемента задержки 66, выход которого соединен с управляющим входом первого счетчика 68. Первый и второй входы второго элемента ИЛИ-НЕ 79 объединены соответственно с первым и вторым входами четвертого элемента ИЛИ-НЕ 81, а выход соединен с вторым входом второго RS-триггера 73. Первый вход второго элемента ИЛИ 84 соединен с выходом первого элемента И-НЕ 78, а выход является пятым выходом блока формирования шаблонов дискретных значений спектральной плотности мощности 26. Информационные входы второго блока памяти 87 объединены с информационными входами первого блока памяти 64, информационные выходы являются третьей группой выходов блока формирования шаблонов дискретных значений спектральной плотности мощности 26, а управляющий вход соединен с выходом второго элемента НЕ 86, вход которого соединен с первым выходом третьего блока сравнения 90, первая группа входов которого соединена с корпусом. Вход пятого формирователя 85 соединен с вторым выходом третьего блока сравнения 90, вторая группа входов которого соединена с первой группой входов третьего блока элементов ИЛИ 88 и информационными выходами третьего счетчика 91, управляющий вход которого соединен с выходом второго элемента задержки 89, а вход обнуления объединен с входом обнуления второго счетчика 76. Информационные входы четвертого счетчика 99 объединены с информационными входами третьего счетчика 91 и выходами второго блока начальной установки 83, вход обнуления объединен с входом обнуления третьего счетчика 91, вычитающий вход которого соединен с выходом третьего элемента И 92, первый вход которого объединен с входом пятого формирователя 85, а второй вход объединен с вторым входом второго элемента И 92 и вторым входом четвертого элемента И 100, выход которого соединен с вычитающим входом четвертого счетчика 99, информационные выходы которого соединены с второй группой входов третьего блока элементов ИЛИ 88, выходы которого соединены с адресными входами второго блока памяти 87. Третий RS-триггер 93, шестой формирователь 94 и пятый элемент ИЛИ-НЕ 105 соединены последовательно. Выход пятого элемента ИЛИ-НЕ 105 соединен с управляющим входом четвертого счетчика 99, второй вход объединен с вторым входом первого элемента ИЛИ-НЕ 82, третий вход с первым входом первого элемента ИЛИ-НЕ 82, третий с первым входом первого элемента ИЛИ-НЕ 82. Первая группа входов четвертого блока сравнения 98 соединена с корпусом, вторая группа входов с информационными выходами четвертого счетчика 99, а выход с входом седьмого формирователя 95 и первым входом четвертого элемента И 100. Восьмой формирователь 97 и четвертый RS-триггер 96 соединены последовательно. Первый вход четвертого RS-триггера 96 соединен с выходом седьмого формирователя 95, а второй вход объединен с вторым входом третьего RS-триггера 93, первый вход которого соединен с выходом пятого формирователя 85. Первый вход второго элемента И-НЕ 101 соединен с выходом седьмого элемента ИЛИ-НЕ 103, второй вход с выходом восьмого элемента ИЛИ-НЕ 104, а выход с входом второго элемента задержки 89 и вторым входом второго элемента ИЛИ 84. Первый и второй входы шестого элемента ИЛИ-НЕ 102 соединены соответственно с первым и вторым входами восьмого элемента ИЛИ-НЕ 104, а выход объединен с вторым входом четвертого RS-триггера 96. Первый, второй и третий входы седьмого элемента ИЛИ-НЕ 103 объединены соответственно с первым, вторым и третьим входами третьего элемента ИЛИ-НЕ 80 и одновременно являются соответственно девятым, седьмым и восьмым входами блока формирования шаблонов дискретных значений спектральной плотности мощности 26. Первый вход четвертого элемента ИЛИ 106 объединен с третьим входом восьмого элемента ИЛИ-НЕ 104 и выходом третьего формирователя 74, второй вход объединен с третьим входом четвертого элемента ИЛИ-НЕ 81 и выходом восьмого формирователя 97, а выход является четвертым выходом блока формирования шаблонов дискретных значений спектральной плотности мощности 26. Первая выходная шина первого переключателя 107 соединена с первым входом восьмого элемента ИЛИ-НЕ 104, вторая выходная шина с первым входом четвертого элемента ИЛИ-НЕ 81, а входная шина является шестым входом блока формирования шаблонов дискретных значений спектральной плотности мощности 26. Первая выходная шина второго переключателя 108 соединена с вторым входом восьмого элемента ИЛИ-НЕ 104, вторая выходная шина - с вторым входом четвертого элемента ИЛИ-НЕ 81, а входная шина является пятым входом блока формирования шаблонов дискретных значений спектральной плотности мощности 26. Принцип действия блоков памяти 64 и 87 известен и описан в книге: В.Н. Вениаминов, О. Н. Лебедев, А.И. Мирошниченко. Микросхемы и их применение. Справочное пособие 3-е изд. перераб. и дополн. М. Радио и связь. 1989, с. 145-148. Принцип увеличения разрядности до 16 описан в этой же книге на с. 151, рис. 55а. Могут быть реализованы на микросхемах К132РУ3. В книге: В.Л. Шило. Популярные цифровые микросхемы. Справочник. М. Радио и связь. 1988 приведены варианты реализации:
формирователей 61, 71, 72, 74, 85, 94, 95, 97 на с.184-187 (можно реализовать на микросхемах К155АГ1 с. 188 рис. 1.36);
элементов ИЛИ 65, 84, 88, 106 на с.35 рис. 1.19б (можно реализовать на микросхемах К155ЛЛ1);
счетчиков 68, 76, 91, 99 на с.85-86, (могут быть реализованы на микросхемах К155ИЕ7);
регистров 69, 77, 92, 100 на с.104-105 ((можно реализовать на микросхемах К155ИР13 с.111 рис. 1.78);
RS-триггеров 70, 73, 93, 96 на с.62-67 (можно реализовать на К155ЛЕ1 - рис. 1.42, с.63). В книге: В.Л. Шило. Популярные цифровые микросхемы. Справочник. 2-е изд. испр. Челябинск: Металлургия. 1989 описан принцип работы:
блоков задержки 66, 89 на с.181-187 (можно реализовать на микросхемах К564АГ1, с.285, рис. 2.83а), а порядок сопряжения К564 с ТТЛ описан в книге Цифровые интегральные микросхемы: Справочник/ П.П. Мальцев, Н.С. Долидзе и др. М. Радио и связь. 1994, с.101-103;
элементов НЕ 63, 86 на с.9-15 (можно реализовать на К155ЛН1);
элементов ИЛИ-НЕ 79, 80, 81, 82, 102, 103, 104, 105, И-НЕ 78, 101 на с. 34-49 (можно реализовать на микросхемах К155ЛЕ1, К155ЛЕ4, К155ЛА3). Принцип работы блоков сравнения 67, 75, 90, 98 известен и описан в книге Ю. В. Гаврилов, А.Н. Пучко Арифметические устройства быстродействующих ЭЦВМ. М. Советское радио. 1970, с. 234-257. Можно реализовать на микросхемах К555СП1. Ключи 107, 108 механические. Принцип работы блоков 62 и 83 поясняет фиг. 3. Блок вычисления отношения производных (фиг. 10) содержит блок начальной установки 109, первый формирователь 110, блок дифференцирования 111, блок нахождения абсолютной величины 112, блок ключей 113, блок сравнения 114, блок двойного дифференцирования 115, делитель 116, регистр 117, второй 118 и первый 119 элементы задержки, элемент И 120, элемент ИЛИ 121, второй формирователь 122. Блок дифференцирования 111, блок нахождения абсолютной величины 112, блок ключей 113 и блок сравнения 114 соединены последовательно. Первая группа входов блока дифференцирования 111 является первой группой входов блока вычисления отношения производных 27, четвертая группа входов которого соединена с второй группой входов блока дифференцирования 111, а тактовый вход объединен с тактовым входом блока нахождения абсолютной величины 112 и является третьим входом блока вычисления отношения производных 27. Выходы блока начальной установки 109 соединены с второй группой входов блока ключей 113 и второй группой входов блока сравнения 114. Блок двойного дифференцирования 115 и делитель 116 соединены последовательно. Выходы делителя 116 являются второй группой выходов блока вычисления отношения производных 27, пятая группа входов которого соединена с первой группой входов блока двойного дифференцирования 115, вторая группа входов которого является второй группой входов блока вычисления отношения производных 27. Вход первого формирователя 110 соединен с первым выходом блока сравнения 114, а выход является первым выходом блока вычисления отношения производных 27. Управляющий вход регистра объединен с тактовым входом блока двойного дифференцирования 115 и тактовым входом блока дифференцирования 111, информационные входы соединены с выходами блока дифференцирования 111, а информационные выходы с входами делимого делителя 116. Первый элемент задержки 119, элемент И 120, элемент ИЛИ 121 и второй формирователь 122 соединены последовательно. Выход второго формирователя 122 является третьим выходом блока вычисления отношения производных 27. Вход второго элемента задержки 118 объединен с входом блока вычисления отношения производных 27, а выход соединен с управляющим входом блока ключей 113. Второй выход блока сравнения 114 соединен с вторым входом элемента И 120, а третий выход блока сравнения 114 соединен с вторым входом элемента ИЛИ 121. Реализация формирователей 11, 115, 12 аналогична описанному выше блоку 61, блоков 118, 119 блоку 66, блока 114 блоку 67, регистра 117 регистру 69 (но в качестве регистра 117 выступают два регистра, в одном из которых содержится старший байт, а в другом младший, что необходимо для обработки шестнадцатиразрядных слов), элементов 120 и 121 элементам 45 и 43. Блок 112 реализован аналогично блоку 117, причем знаковый разряд из блока 111 не передается в блок 112 (в последнем блоке он занулен). Принцип работы блока 109 поясняется фиг. 3. В блоке 109 устанавливается порог. Принцип реализации блока коммутаторов 113 известен и описан, например, в книге В.Л. Шило. Популярные цифровые микросхемы. Справочник. 2-е изд. испр. Челябинск: Металлургия. 1989, с. 220. (Здесь 16 коммутаторов по числу разрядов). Могут быть реализованы на микросхемах К561КТ3. Входы каждого из элементов блока 113 со стороны выхода блока 118 объединены. Схема делителя 116 известна и описана, например, в книге М.А. Карцев, В. А. Брик. Вычислительные системы и синхронная арифметика. М. Радио и связь, 1981, с.222-277. Осуществление деления может быть реализовано, в частности, через умножение на микросхемах ADSP1016 (С. Кун. Матричные процессоры на СБИС: Пер. с англ. М. Мир, 1991, с.502, табл. 7.4). Принцип работы блоков 111 и 115 описан ниже. Блок формирования разности частот и результата представлен на фиг. 11. Он содержит первый 123 и второй 124 элементы задержки, первый элемент ИЛИ 125, первый блок вычитания 126, первый регистр 127, второй блок вычитания 128, блок элементов И 129, третий элемент задержки 130, второй регистр 131, блок ключей 132, второй элемент ИЛИ 133, блок умножения 134, блок начальной установки 135, третий регистр 136. Второй вход первого элемента ИЛИ 125 является вторым входом блока формирования разности частот и результата 28, а вход первого элемента задержки 123 является первым входом блока формирования разности частот и результата 28. Первый блок вычитания 126, первый регистр 127, второй блок вычитания 128, второй блок элементов И 129 соединены последовательно. Вторые входы блока элементов И 129 соединены с выходом первого элемента ИЛИ 125 и являются третьим выходом блока формирования разности частот и результата 28, а выходы являются первой группой выходов блока формирования разности частот и результата 28, а группа входов вычитаемого первого блока вычитания 126 является шестой группой входов блока формирования разности частот и результата 28. Вход управления третьего регистра 136 является пятым входом блока формирования разности частот и результата 28, а информационные входы объединены с группой входов уменьшаемого первого блока вычитания 126 и информационными выходами второго регистра 131, управляющий вход которого соединен через третий элемент задержки 130 с управляющим входом блока ключей 132, первая группа входов которого соединена с выходами первого блока вычитания 126, вторая группа входов объединена с группой входов вычитаемого второго блока вычитания 128, а выходы соединены с информационными входами второго регистра 131. Первая группа входов умножителя 134 является четвертой группой входов блока формирования разности и результата 28, вторая группа входов соединена с выходами блока начальной установки 135, а выходы объединены с второй группой входов блока ключей 132. Первый вход второго элемента ИЛИ 133 соединен с выходом первого элемента задержки 123 и управляющим входом первого регистра 127, второй вход является третьим входом блока формирования разности частот и результата 28, а выход соединен с управляющим входом блока ключей 132. Принцип реализации блоков 123, 124, 127, 129, 130, 131, 136 и элементов 125, 132 аналогичен соответствующим блокам и элементам блока 27. При этом блок 129 содержит 17 элементов И по числу разрядов, а блоки 127, 131, 136 это пары регистров для обработки 16-ти разрядных слов. Входы элементов блока 129 со стороны выхода элемента 125 объединены. Реализация блоков 126 и 128 известна и описана, например, в книге: Д. Гивоне, Р. Россер. Микропроцессоры и микрокомпьютеры: Вводный курс: Пер. с англ. М. Мир, 1983, с. 184-198. 16-ти разрядный вычитатель можно реализовать в соответствии с рис. 5.38. с. 190, рис. 5.37. с. 189. Можно реализовать на элементах исключающее ИЛИ К155ЛП5, И К155ЛИ1, ИЛИ из ИЛИ-НЕ К155ЛЕ4 и НЕ К155ЛН1. Принцип работы блока 134 аналогичен принципу работы блока 12. Принцип работы блока 132 аналогичен блоку 113. Входы элементов блока со стороны выхода элемента 113 объединены. Принцип работы блока 135 поясняет фиг. 3. В этом блоке хранится величина

































m+r+2. Начальная установка переключателей 107 и 108 определяется четностью степени выбранного сплайна для вычисления производных. Например, для кубического сплайна переключатель 107 пропускает импульс на элемент 104, а переключатель 108 на блок 81. Для сплайна четвертой степени переключатель 107 пропускает импульс на блок 81, а выключатель 108 на элемент 104. И так далее. Управление работой блока 26 осуществляется импульсами, поступающими на входы 4, 5, 6, 7, 8 и 9. На первой итерации импульс поступает на вход 9. Пройдя блоки 103, 101 и 84, он возвращается в блок 25. Кроме того, этим же импульсом, прошедшим через блок 89 в счетчик 91, записывается число m+r+2, характеризующее количество дискретных значений СПМ для вычисления второй производной. Блок 90 формирует сигнал ">", который разрешает запись в блок 87 шаблона из m+r+2 дискретных значений СПМ. При появлении на выходе блока 90 сигнала "<" останавливается счетчик 91 (запрещается прохождение тактовых импульсов через блок 92). Кроме того, этим же сигналом, прошедшим через формирователь 85 устанавливается в единичное состояние триггер 93. Задачей формирователя 85 является преобразование достаточно длительного сигнала "<" в кратковременный импульс для устранения сбойной ситуации при работе триггера 93. Импульсом, формируемым на выходе блока 94 и прошедшим через элемент 105, запускается счетчик 99. Последовательность поступления дискретных значений СПМ шаблона на выход 3 блока 26 определяется адресами, поступающими на блок 87 через блок 88 из блока 99. Аналогично работает верхняя часть блока 26 (верхняя и нижняя части схемы блока 26 практически идентичны, см. фиг. 9) при поступлении импульса на вход 9 блока 26 и далее на вход блока 80. При этом следует отметить, что данный импульс запускает как верхнюю так и нижнюю части схемы блока 26 (нижняя часть схемы запускается через элемент 103). Дополнительно к ранее рассмотренному алгоритму с выхода формирователя 72 импульс поступает на выход 2 блока 26 для управления работой блока 27. При поступлении импульсов на входы 7 и 8 функционирование блока 26 осуществляется аналогично поступлению управляющего сигнала на вход 9. Появление импульса управления на входе 5 или 6 приводит к коррекции одного из шаблонов в зависимости от четности степени используемого сплайна (для кубического сплайна переключатель 107 подключен к блоку 104, а переключатель 108 к блоку 81). После выполнения операции коррекции шаблоны поступают через выходы 1 и 3 в блок 27. Далее осуществляется коррекция некорректированного шаблона. Это происходит следующим образом. С выхода переключателя 107 импульс (пришедший на вход 6 блока 26) через элемент 102 сбрасывает триггеры 93 и 96. Кроме того, через элементы 104, 101 и 84 этот же импульс поступает на выход 5 (блок 26). Одновременно этим же импульсом, прошедшим через блок 89, запускается счетчик 91. Блок 90 формирует сигнал ">", разрешающий запись нового шаблона с входа 1 в блок 87. Соответствующие адреса для записи в блок 87 формируются блоком 91. Данная операция завершается при формировании на выходе блока 90 сигнала "<". Блоком 85 формируется импульс, который устанавливает триггер 93 в единичное состояние. В результате с выхода формирователя 94 через элементы 105 и 82 запускаются счетчики 99 и 76. Эти счетчики и блоки 65 и 88 обеспечивают поступление шаблонов на выходы 1 и 3 (блок 26). После завершения этой операции с выхода блока 72 на выход 2 блока 26 подается импульс управления. Одновременно под действием сигнала "<" (формируемого блоком 98), прошедшего через блок 95, устанавливается в единичное состояние триггер 96. Это приводит к появлению на выходе формирователя 97 импульса. Последний через элемент 106 поступает в блок 29. Кроме того, появление его на входах блоков 81 и 78 приводит к коррекции шаблона в блоке 64 (как это описано выше), подготавливая очередную итерацию. Аналогично происходит функционирование блока 26 при поступлении импульса на вход 5. При поступлении управляющего сигнала на вход 4 коррекции шаблонов не происходит. Блоки 105, 98, 99, 87, 88 и 82, 75, 76, 64, 65 обеспечивают поступление шаблонов на выходы 1 и 3 блока 26. Формирователем 72 генерируется управляющий сигнал, поступающий на выход 2 блока 26. Функционирование блока 27 осуществляется следующим образом. Шаблон дискретных значений СПМ, используемый для вычисления первой производной, поступает на вход 1. Определение значения первой производной в блоке 111 реализуется с использованием значения


































Формула изобретения

fkn = n


где n 0,1, номер спектральной компоненты;

k 0 номер шага итерации,
затем спектральные составляющие в частотном интервале






fkn+1 = fkn - P


затем последовательность действий повторяют, начиная с вычитания модуля значения функции Р'(f) в точке fkn+1 из заданного порогового значения Р'п. 2. Способ по п. 1, отличающийся тем, что частотную область

D m + r + S,
где m 1 степень гладкости функции, выбранная для описания функции спектральной плотности мощности сигнала;
r наибольшее четное число, такое, что
3 максимальный порядок производной, необходимый для вычисления несущей частоты. 3. Способ по п.2, отличающийся тем, что степень гладкости для описания функции спектральной плотности мощности сигнала выбирают исходя из априорной информации о степени гладкости функции спектральной плотности мощности сигнала и требуемой точности


4. Устройство оценивания несущей частоты, содержащее последовательно соединенные первый блок памяти, блок преобразования Фурье и определения спектральной плотности мощности, блок фильтров, второй блок памяти и блок определения частоты, группы входов управления которых объединены между собой и выходами управления блока управления, группа адресных выходов которого соединена с группами адресных входов первого и второго блока памяти, отличающееся тем, что дополнительно введены аналого-цифровой преобразователь, первый и второй элементы ИЛИ-НЕ, первый и второй счетчики, умножитель, блок начальной установки, блок уточнения частоты и генератор импульсов, выход которого через первый счетчик соединен с входом запуска аналого-цифрового преобразователя, информационный вход которого является входом устройства, группа информационных выходов соединена с группой информационных входов первого блока памяти, выход готовности с входом готовности блока управления, а вход разрешения с выходом разрешения блока управления, первый и второй выходы которого соединены соответственно с первым и вторым входами первого элемента ИЛИ-НЕ, третий и четвертый выходы соответственно с первым и вторым входами второго элемента ИЛИ-НЕ, выход которого через второй счетчик соединен с второй группой входов блока уточнения частоты, третий вход которого объединен со счетным входом второго счетчика, четвертая группа входов с выходами второго блока памяти, пятый вход с выходом первого элемента ИЛИ-НЕ, шестой вход объединен с входом первого счетчика, первая группа входов умножителя соединена с выходами блока определения частоты, вторая группа входов с выходами блока начальной установки, а выходы с первой группой входов блока уточнения частоты, выходы которых являются выходами устройства. 5. Устройство по п.4, отличающееся тем, что блок уточнения частоты выполнен содержащим блок формирования последовательности дискретных значений спектральной плотности мощности, первый, второй, третий, четвертый и пятый входы которого являются соответственно первым, вторым, третьим, четвертым и пятым входами блока уточнения частоты, блок формирования шаблонов дискретных значений спектральной плотности мощности, первая группа входов которого соединена с первой группой выходов блока формирования последовательности дискретных значений спектральной плотности мощности, второй вход объединен с восьмым входом блока формирования последовательности дискретных значений спектральной плотности мощности и является шестым входом блока уточнения частоты, третий вход объединен с пятым входом блока формирования последовательности дискретных значений спектральной плотности мощности, девятый вход соединен с вторым выходом блока формирования последовательности дискретных значений спектральной плотности мощности, пятый выход с шестым входом блока формирования дискретных значений спектральной плотности мощности, блок вычисления отношения производных, первая группа входов которого соединена с первой группой выходов блока формирования шаблонов дискретных значений спектральной плотности мощности, пятая группа входов с третьей группой выходов блока формирования шаблонов дискретных значений спектральной плотности мощности, шестой вход с вторым выходом блока формирования шаблонов дискретных значений спектральной плотности мощности, а третий вход объединен с вторым входом блока формирования шаблонов дискретных значений спектральной плотности мощности, блок формирования разности частот и результата, первый вход которого соединен с первым выходом блока вычисления отношения производных, четвертая группа входов с четвертой группой выходов блока формирования последовательности дискретных значений спектральной плотности мощности, пятый вход соединен с третьим выходом блока вычисления отношения производных, шестая группа входов с второй группой выходов блока вычисления отношения производных, а вторая группа выходов является выходами блока уточнения частоты и устройства оценивания несущей частоты, блок формирования адреса, первый вход которого соединен с четвертым выходом блока формирования шаблонов дискретных значений спектральной плотности мощности, второй вход объединен с пятым входом блока формирования шаблонов дискретных значений спектральной плотности мощности, третья группа входов объединена с четвертой группой входов блока формирования разности частот и результата, четвертый вход соединен с шестым входом блока формирования шаблонов дискретных значений спектральной плотности мощности, пятый вход с седьмым входом блока формирования шаблонов дискретных значений спектральной плотности мощности, шестой вход с восьмым входом блока формирования шаблонов дискретных значений спектральной плотности мощности, а первая группа выходов соединена с седьмой группой входов блока формирования последовательности дискретных значений спектральной плотности мощности, первый блок формирования смещения, первая группа выходов которого соединена с четвертой группой входов блока вычисления отношения производных, первый вход соединен с седьмым входом блока формирования шаблонов дискретных значений спектральной плотности мощности, второй вход соединен с третьим выходом блока формирования последовательности дискретных значений спектральной плотности мощности, третий вход объединен с вторым входом блока формирования адреса, седьмой вход объединен с четвертым входом блока формирования адреса, а восьмой вход объединен с четвертым входом блока формирования шаблонов дискретных значений спектральной плотности мощности, второй блок формирования смещения, первый вход которого объединен с первым входом первого блока формирования смещения, второй вход объединен с вторым входом первого блока формирования смещения, третий вход объединен с третьим входом первого блока формирования смещения, четвертая, пятая и шестая группы входов объединены соответственно с четвертой, пятой и шестой группами входов первого блока формирования смещения, седьмой вход объединен с седьмым входом первого блока формирования смещения, восьмой вход объединен с восьмым входом первого блока формирования смещения, а первая группа выходов соединена с второй группой входов блока вычисления отношения производных, и блок формирования управляющих сигналов, первый вход которого соединен с третьим выходом блока формирования разности частот и результата, вторая группа входов с первой группой выходов блока формирования разности частот и результата, третий вход с третьим выходом блока формирования последовательности дискретных значений спектральной плотности мощности, первый выход с пятым входом блока формирования адреса, второй выход с первым входом первого блока формирования смещения, третий выход с шестым входом блока формирования адреса, четвертый выход с четвертым входом блока формирования адреса, пятая группа выходов с пятой группой входов первого блока формирования смещения, шестая группа выходов с четвертой группой входов первого блока формирования смещения, седьмой выход с третьим входом первого блока формирования смещения, восьмой выход с восьмым входом первого блока формирования смещения, девятая группа выходов с шестой группой входов первого блока формирования смещения, а десятый выход с вторым входом блока формирования разности частот и результата. 6. Устройство по п.5, отличающееся тем, что блок формирования последовательности дискретных значений спектральной плотности мощности выполнен содержащим первый блок элементов И, первые входы которых являются первой группой входов блока формирования последовательности дискретных значений спектральной плотности мощности, первый формирователь и первый элемент задержки, входы которых объединены и являются пятым входом блока формирования последовательности дискретных значений спектральной плотности мощности, второй блок элементов И и первый блок элементов ИЛИ, первая группа входов которого соединена с выходами второго блока элементов И, первые входы которых являются второй группой входов блока формирования последовательности дискретных значений спектральной плотности мощности, второй формирователь, первый элемент НЕ и блок памяти, адресная группа входов которого соединена с выходами первого блока элементов ИЛИ, управляющий вход соединен с выходом первого элемента НЕ, вход которого объединен с вторыми входами второго блока элементов И и соединен с выходом второго формирователя, вход которого является третьим входом блока формирования последовательности дискретных значений спектральной плотности мощности, четвертая группа входов которого соединена с информационной группой входов блока памяти, информационные выходы которого являются первой группой выходов блока формирования последовательности дискретных значений спектральной плотности мощности, второй элемент ИЛИ и третий блок элементов ИЛИ, первая группа входов которого является седьмой группой входов блока формирования последовательности дискретных значений спектральной плотности мощности, а вторая группа входов соединена с выходами первого блока элементов И, вторые входы которых объединены с первым входом второго элемента ИЛИ и выходом первого формирователя, первый RS-триггер, четвертый элемент ИЛИ, первый вход которого является шестым входом блока формирования последовательности дискретных значений спектральной плотности мощности, второй вход соединен с выходом первого элемента задержки и является третьим выходом блока формирования последовательности дискретных значений спектральной плотности мощности, а выход с первым входом третьего элемента И, второй вход которого соединен с выходом первого RS-триггера, а выход с первым входом первого RS-триггера, второй вход которого соединен с выходом второго элемента ИЛИ, третий формирователь, вход которого объединен с первым входом первого RS-триггера, а выход является вторым выходом блока формирования последовательности дискретных значений спектральной плотности мощности, блок вычитания, сумматор и первый регистр, вход управления которого соединен с выходом третьего элемента И, информационные входы с выходами третьего блока элементов ИЛИ, а информационные выходы с первой группой входов сумматора, входами уменьшаемого блока вычитания и одновременно являются четвертой группой выходов блока формирования последовательности дискретных значений спектральной плотности мощности, первый и второй блоки начальной установки, счетчик, второй элемент НЕ и второй элемент задержки, вход которого объединен с первым входом четвертого элемента ИЛИ, а выход соединен с вторым входом второго элемента ИЛИ и входом второго элемента НЕ, выход которого соединен с управляющим входом счетчика, информационные входы которого соединены с выходами сумматора, вторая группа входов которого соединена с выходами первого блока начальной установки, второй регистр, вход управления которого соединен с выходом второго элемента задержки, а информационные входы с выходами блока вычитания, входы вычитаемого которого соединены с выходами второго блока начальной установки, четвертый формирователь, второй RS-триггер и четвертый элемент И, первый вход которого является восьмым входом блока формирования последовательности дискретных значений спектральной плотности мощности, выход соединен с вычитающим входом счетчика, а второй вход с выходом второго RS-триггера, первый вход которого соединен с выходом второго элемента задержки, а второй вход с выходом четвертого формирователя, блок сравнения и пятый блок элементов И, первая группа входов которого объединена с первой группой входов блока сравнения и информационными выходами счетчика, выходы соединены с второй группой входов первого блока элементов ИЛИ, а вторые входы с первым выходом блока сравнения, второй выход которого соединен с входом четвертого формирователя, а вторая группа входов с информационными выходами второго регистра. 7. Устройство по п.5, отличающееся тем, что блок формирования шаблонов дискретных значений спектральной плотности мощности выполнен содержащим первый блок сравнения, первый элемент НЕ и первый блок памяти, информационные входы которого являются первой группой входов блока формирования шаблонов дискретных значений спектральной плотности мощности, информационные выходы являются первой группой выходов блока формирования шаблонов дискретных значений спектральной плотности мощности, а управляющий вход через первый элемент НЕ соединен с первым выходом первого блока сравнения, первый блок начальной установки, первый элемент И, первый блок элементов ИЛИ и первый формирователь, вход которого соединен с первым входом первого элемента И и вторым выходом первого блока сравнения, первая группа входов которого соединена с корпусом, а вторая группа входов соединена с первой группой входов первого блока элементов ИЛИ, выходы которого соединены с адресными входами первого блока памяти, первый элемент задержки и второй элемент И, второй вход которого объединен с вторым входом первого элемента И и является вторым входом блока формирования шаблонов дискретных значений спектральной плотности мощности, первый и второй счетчики, информационные входы которых объединены с выходами первого блока начальной установки, вход обнуления первого счетчика объединен с входом обнуления второго счетчика и является третьим входом блока формирования шаблонов дискретных значений спектральной плотности мощности, информационные выходы первого счетчика соединены с второй группой входов первого блока сравнения, а вычитающий вход первого счетчика соединен с выходом первого элемента И, информационные выходы второго счетчика с второй группой входов первого блока элементов ИЛИ, последовательно соединенные первые RS-триггер, второй формирователь и первый элемент ИЛИ-НЕ, второй вход которого является четвертым входом блока формирования шаблонов дискретных значений спектральной плотности мощности, а выход соединен с управляющим входом второго счетчика, вычитающий вход которого соединен с выходом второго элемента И, а первый вход первого RS-триггера соединен с выходом первого формирователя, третий и четвертый формирователи, второй RS-триггер, второй вход которого объединен с вторым входом первого RS-триггера, первый вход объединен с выходом четвертого формирователя и является вторым выходом блока формирования шаблонов дискретных значений спектральной плотности мощности, а выход соединен с входом третьего формирователя, второй блок сравнения, первая группа входов которого подключена к корпусу, вторая группа входов соединена с информационными выходами второго счетчика, а выход с входом четвертого формирователя и первым входом второго элемента И, второй, третий и четвертый элемент ИЛИ-НЕ и первый элемент И-НЕ, первый вход которого соединен с выходом третьего элемента ИЛИ-НЕ, второй вход с выходом четвертого элемента ИЛИ-НЕ, а выход с входом первого элемента задержки, выход которого соединен с управляющим входом первого счетчика, первый и второй входы второго элемента ИЛИ-НЕ объединены соответственно с первым и вторым входами четвертого элемента ИЛИ-НЕ, а выход соединен с вторым входом второго RS-триггера, второй элемент ИЛИ, первый вход которого соединен с выходом первого элемента И-НЕ, а выход является пятым выходом блока формирования шаблонов дискретных значений спектральной плотности мощности, третий блок сравнения, второй элемент НЕ и второй блок памяти, информационные входы которого объединены с информационными входами первого блока памяти, информационные выходы являются третьей группой выходов блока формирования шаблонов дискретных значений спектральной плотности мощности, а управляющий вход соединен с выходом второго элемента НЕ, вход которого соединен с первым выходом третьего блока сравнения, первая группа входов которого соединена с корпусом, третий блок элементов ИЛИ, второй элемент задержки, третий счетчик и пятый формирователь, вход которого соединен с вторым выходом блока сравнения, вторая группа входов которого соединена с первой группой входов третьего блока элементов ИЛИ и информационными выходами третьего счетчика, управляющий вход которого соединен с выходом второго элемента задержки, а вход обнуления объединен с входом обнуления второго счетчика, третий и четвертый элементы И, второй блок начальной установки и четвертый счетчик, информационные входы которого объединены с информационными входами третьего счетчика и выходами второго блока начальной установки, вход обнуления объединен с входом обнуления третьего счетчика, вычитающий вход которого соединен с выходом третьего элемента И, первый вход которого объединен с входом пятого формирователя, а второй вход объединен с вторым входом второго элемента И и вторым входом четвертого элемента И, выход которого соединен с вычитающим входом четвертого счетчика, информационные выходы которого соединены с второй группой входов третьего блока элементов ИЛИ, выходы которого соединены с адресными входами второго блока памяти, последовательно соединенные третий RS-триггер, шестой формирователь и пятый элемента ИЛИ-НЕ, выход которого соединен с управляющим входом четвертого счетчика, второй вход объединен с вторым входом первого элемента ИЛИ-НЕ, третий вход с первым входом первого элемента ИЛИ-НЕ, седьмой формирователь и четвертый блок сравнения, первая группа входов которого соединена с корпусом, вторая группа входов с информационными выходами четвертого счетчика, а выход с входом седьмого формирователя и первым входом четвертого элемента И, последовательно соединенные четвертый RS-триггер и восьмой формирователь, первый вход четвертого RS-триггера соединен с выходом седьмого формирователя, а второй вход объединен со вторым входом третьего RS-триггера, первый вход которого соединен с выходом пятого формирователя, шестой, седьмой и восьмой элементы ИЛИ-НЕ, второй элемент И-НЕ, первый вход которого соединен с выходом седьмого элемента ИЛИ-НЕ, второй вход с выходом восьмого элемента ИЛИ-НЕ, а выход с входом второго элемента задержки и вторым входом второго элемента ИЛИ, первый и второй входы шестого элемента ИЛИ-НЕ соединены соответственно с первым и вторым входами восьмого элемента ИЛИ-НЕ, а выход объединен с вторым входом четвертого RS-триггера, первый, второй и третий входы седьмого элемента ИЛИ-НЕ объединены соответственно с первым, вторым и третьим входами третьего элемента ИЛИ-НЕ и одновременно являются соответственно девятым, седьмым и восьмым входами блока формирования шаблонов дискретных значений спектральной плотности мощности, четвертый элемент ИЛИ, первый вход которого объединен с третьим входом восьмого элемента ИЛИ-НЕ и выходом третьего формирователя, второй вход объединен с третьим входом четвертого элемента ИЛИ-НЕ и выходом восьмого формирователя, а выход является четвертым выходом блока формирования шаблонов дискретных значений спектральной плотности мощности, первый переключатель, первая выходная шина которого соединена с первым входом восьмого элемента ИЛИ-НЕ, вторая выходная шина с первым входом четвертого элемента ИЛИ-НЕ, а входная шина является шестым входом блока формирования шаблонов дискретных значений спектральной плотности мощности, второй переключатель, первая выходная шина которого соединена с вторым входом восьмого элемента ИЛИ-НЕ, вторая выходная шина с вторым входом четвертого элемента ИЛИ-НЕ, а входная шина является пятым входом блока формирования шаблонов дискретных значений спектральной плотности мощности. 8. Устройство по п.5, отличающееся тем, что блок вычисления отношения производных выполнен содержащим последовательно соединенные блок дифференцирования, блок нахождения абсолютной величины, блок ключей и блок сравнения, первая группа входов блока дифференцирования является первой группой входов блока вычисления отношения производных, четвертой группой входов которого является вторая группа входов блока дифференцирования, а тактовый вход объединен с тактовым входом блока нахождения абсолютной величины и является третьим входом блока вычисления отношения производных, блок начальной установки, выходы которого соединены с второй группой входов блока ключей и второй группой входов блока сравнения, последовательно соединенные блок двойного дифференцирования и делитель, выходы которого являются второй группой выходов блока вычисления отношения производных, пятая группа входов которого соединена с первой группой входов блока двойного дифференцирования, вторая группа входов которого является второй группой входов блока вычисления отношения производных, первый формирователь, вход которого соединен с первым выходом блока сравнения, а выход является первым выходом блока вычисления отношения производных, регистр, управляющий вход которого объединен с тактовым входом блока двойного дифференцирования и тактовым входом блока дифференцирования, информационные входы соединены с выходами блока дифференцирования, а информационные выходы с входами делимого делителя, последовательно соединенные первый элемент задержки, элемент И, элемент ИЛИ и второй формирователь, выход которого является третьим выходом блока вычисления отношения производных, второй элемент задержки, вход которого объединен с входом первого элемента задержки и является шестым входом блока вычисления отношения производных, а выход соединен с управляющим входом блока ключей, второй выход блока сравнения соединен с вторым входом элемента И, а третий выход блока сравнения соединен с вторым входом элемента ИЛИ. 9. Устройство по п.5, отличающееся тем, что блок формирования разности частот и результата выполнен содержащим последовательно соединенные первый элемент задержки, второй элемент задержки и первый элемент ИЛИ, второй вход которого является вторым входом блока формирования разности частот и результата, а вход первого элемента задержки является первым входом блока формирования разности частот и результата, последовательно соединенные первый блок вычитания, первый регистр, второй блок вычитания и блок элементов И, вторые входы которого соединены с выходом первого элемента ИЛИ и являются третьим выходом блока формирования разности частот и результата, а выходы являются первой группой выходов блока формирования разности частот и результата, а группа входов вычитаемого первого блока вычитания является шестой группой входов блока формирования разности частот и результата, третий элемент задержки, второй регистр, блок ключей и третий регистр, вход управления которого является пятым входом блока формирования разности частот и результата, информационные выходы являются второй группой выходов блока формирования разности частот и результата, а информационные входы объединены с группой входов уменьшаемого первого блока вычитания и информационными выходами второго регистра, управляющий вход которого соединен через третий элемент задержки с управляющим входом блока ключей, первая группа входов которого соединена с выходами блока вычитания, вторая группа входов объединена с группой входов вычитаемого второго блока вычитания, а выходы соединены с информационными входами второго регистра, блок начальной установки и умножитель, первая группа входов которого является четвертой группой входов блока формирования разности и результата, вторая группа входов соединена с выходами блока начальной установки, а выходы объединены с второй группой входов блока ключей, второй элемент ИЛИ, первый вход которого соединен с выходом первого элемента задержки и управляющим входом первого регистра, второй вход является третьим входом блока формирования разности частот и результата, а выход соединен с управляющим входом блока ключей. 10. Устройство по п.5, отличающееся тем, что блок формирования адреса выполнен содержащим последовательно соединенные сумматор, первый блок элементов И и первый блок элементов ИЛИ, второй блок элементов И, первая группа входов которого объединена с первой группой входов сумматора и является третьей группой входов блока формирования адреса, вторые входы объединены и являются первым входом блока формирования адреса, а выходы соединены с второй группой входов первого блока элементов ИЛИ, второй элемент ИЛИ, первый вход которого является шестым входом блока формирования адреса, второй вход является вторым входом блока формирования адреса, а выход соединен с вторыми входами первого блока элементов И, третий элемент ИЛИ и третий блок элементов И, выходы которого соединены с третьей группой входов первого элемента ИЛИ, выход которого является первой группой выходов блока формирования адреса, блок вычитания, группа входов уменьшаемого которого объединена с первой группой входов сумматора, вход вычитаемого объединен с вторым входом сумматора и подключен к источнику +5 В, а выходы соединены с первой группой входов третьего блока элементов И, вторые входы которого объединены с выходом третьего элемента ИЛИ, первый вход которого является четвертым входом блока формирования адреса, а второй вход пятым входом блока формирования адреса. 11. Устройство по п.5, отличающееся тем, что первый блок формирования смещения выполнен содержащим элемент задержки и последовательно соединенные блок элементов ИЛИ-НЕ, блок элементов НЕ и регистр, информационные выходы которого являются первой группой выходов блока формирования смещения, а управляющий вход соединен с выходом элемента задержки, вход которого является первым входом блока формирования смещения, последовательно соединенные первый блок начальной установки, первый сумматор и первый блок элементов И, выходы которого соединены с первой группой входов блока элементов ИЛИ-НЕ, а вторая группа входов первого сумматора является шестой группой входов блока формирования смещения, элемент ИЛИ, первый вход которого является восьмым входом блока формирования смещения, второй вход является вторым входом блока формирования смещения, а выход соединен с вторыми входами первого блока элементов И, последовательно соединенные второй блок начальной установки, второй сумматор и второй блок элементов И, вторые входы которого объединены и являются седьмым входом блока формирования смещения, а выходы соединены с второй группой входов блока элементов ИЛИ-НЕ, вторая группа входов второго сумматора является пятой группой входов блока формирования смещения, последовательно соединенные третий блок начальной установки, третий сумматор и третий блок элементов И, вторые входы которого объединены и являются третьим входом блока формирования смещения, а выходы соединены с третьей группой входов блока элементов ИЛИ-НЕ, вторая группа входов третьего сумматора является четвертой группой входов блока формирования смещения. 12. Устройство по п.5, отличающееся тем, что блок формирования управляющих сигналов выполнен содержащим последовательно соединенные первый блок начальной установки, первый блок сравнения и первый формирователь, выход которого является первым выходом блока формирования управляющих сигналов, первый элемент ИЛИ и второй формирователь, выход которого соединен с первым входом первого элемента ИЛИ, второй вход которого соединен с выходом первого формирователя, а выход которого является десятым выходом блока формирования управляющих сигналов, третьим выходом которого является выход второго формирователя, последовательно соединенные первый блок элементов И, второй блок сравнения и второй блок элементов И, вторая группа входов которого соединена с выходами первого блока элементов И, а выходы являются пятой группой выходов блока формирования управляющих сигналов, первая группа входов первого блока элементов И объединена с второй группой входов первого блока сравнения и является второй группой входов блока формирования управляющих сигналов, вторые входы первого блока элементов И объединены с вторым выходом первого блока сравнения, второй блок начальной установки, выходы которого соединены с второй группой входов второго блока сравнения, второй выход которого соединен с входом второго формирователя, последовательно соединенные третий блок сравнения, третий формирователь и второй элемент ИЛИ, третий блок элементов И, первая группа входов которого соединена с вторым выходом третьего блока сравнения, вторая группа входов соединена с выходами второго блока элементов И и первой группой входов третьего блока сравнения, вторая группа входов которого подключена к корпусу, последовательно соединенные третий блок начальной установки, четвертый блок сравнения и четвертый формирователь, выход которого соединен с вторым входом второго элемента ИЛИ, выход которого является вторым выходом блока формирования управляющих сигналов, четвертым выходом которого является выход третьего формирователя, а седьмым выходом является выход четвертого формирователя, выходы третьего блока элементов И являются шестой группой выходов блока формирования управляющих сигналов, соединены с второй группой входов четвертого блока сравнения и одновременно являются девятой группой выходов блока формирования управляющих сигналов, четвертый элемент И и элемент задержки, вход которого является первым входом блока формирования управляющих сигналов, а выход соединен с первым входом четвертого элемента И, второй вход которого соединен с вторым выходом четвертого блока сравнения, и пятый формирователь, вход которого соединен с выходом четвертого элемента И, а выход является восьмым выходом блока формирования управляющих сигналов и объединен с третьим входом второго элемента ИЛИ, четвертый вход которого является третьим входом блока формирования управляющих сигналов. 13. Устройство по п.8, отличающееся тем, что блок дифференцирования выполнен содержащим формирователь коэффициентов, первая группа входов которого является первой группой входов блока дифференцирования, блок формирования кубического В-сплайна и блок формирования локального кубического сплайна, первая группа входов которого соединена с выходами формирователя коэффициентов, шестой вход объединен с вторым входом формирователя коэффициентов и является вторым входом блока дифференцирования, выходы являются выходами блока дифференцирования, а вторая, третья, четвертая и пятая группа входов соединена соответственно с четвертой, третьей, второй и первой группой выходов блока формирования кубического В-сплайна, входы которого являются третьей группой входов блока дифференцирования. 14. Устройство по п.13, отличающееся тем, что формирователь коэффициентов выполнен содержащим последовательно соединенные первый умножитель, первый регистр, второй умножитель, второй регистр и сумматор, выходы которого являются выходом формирователя коэффициентов, первый блок начальной установки, блок вычитания и третий регистр, вход управления которого объединен с входами управления первого и второго регистров и является вторым входом формирователя коэффициентов, информационные выходы соединены с входами уменьшаемого блока вычитания, а информационные входы объединены с входами вычитаемого блока вычитания и первой группой входов второго умножителя, вторые входы которого соединены с выходами первого блока начальной установки, последовательно соединенные второй блок начальной установки, третий умножитель и четвертый регистр, информационные выходы которого соединены с второй группой входов сумматора, последовательно соединенные третий блок начальной установки, четвертый умножитель и пятый регистр, информационные выходы которого соединены с третьей группой входов сумматора, шестой регистр и седьмой регистр, управляющий вход которого объединен с управляющими входами третьего, четвертого, пятого, шестого регистров и сумматора, информационные входы объединены с информационными входами шестого регистра, второй группой входов третьего умножителя и информационными выходами второго регистра, а информационные выходы шестого регистра соединены с второй группой входов четвертого умножителя, восьмой регистр, информационные входы которого соединены с выходами блока вычитания, управляющий вход объединен с управляющим входом седьмого регистра, а информационные выходы соединены с пятой группой входов сумматора, четвертая группа входов которого соединена с информационными выходами седьмого регистра, и четвертый блок начальной установки, выходы которого соединены с второй группой входов первого умножителя, первая группа входов которого является первой группой входов формирователя коэффициентов. 15. Устройство по п.13, отличающееся тем, что блок формирования локального кубического сплайна выполнен содержащим последовательно соединенные первый умножитель, первый регистр, сумматор, второй умножитель и второй регистр, информационные выходы которого являются первой группой выходов блока формирования локального кубического сплайна, первый блок начальной установки, выходы которого соединены с второй группой входов второго умножителя, последовательно соединенные третий регистр, третий умножитель, четвертый регистр, информационные выходы которого соединены с второй группой входов сумматора, а управляющий вход объединен с управляющими входами первого, второго и третьего регистров и является шестым входом блока формирования локального кубического сплайна, последовательно соединенные пятый блок регистров, четвертый умножитель и шестой регистр, информационные выходы которого соединены с третьей группой входов сумматора, управляющий вход объединен с управляющими входами первого и пятого регистров, а вторая группа входов четвертого умножителя является второй группой входов блока формирования локального кубического сплайна, четвертой группой входов которого является вторая группа входов третьего умножителя, последовательно соединенные седьмой блок регистров, пятый умножитель и восьмой регистр, информационные выходы которого соединены с четвертой группой входов сумматора, управляющий вход объединен с управляющими входами первого и седьмого регистров, а вторая группа входов пятого умножителя является третьей группой входов блока формирования локального кубического сплайна, пятой группой входов которого является вторая группа входов первого умножителя, первая группа входов которого объединена с информационными входами третьего регистра и информационными входами пятого и седьмого блоков регистров и является первой группой входов блока формирования локального кубического сплайна. 16. Устройство по п.13, отличающееся тем, что блок формирования локального кубического В-сплайна выполнен содержащим последовательно соединенные первый умножитель, второй умножитель и первый блок вычитания, выходы которого являются второй группой выходов блока формирования кубического В-сплайна, первой группой выходов которого являются выходы первого умножителя, последовательно соединенные второй блок вычитания, третий умножитель и четвертый умножитель, выходы которого соединены с группой входов уменьшаемого первого блока вычитания, а вторая группа входов объединена с второй группой входов третьего умножителя и выходами второго блока вычитания, последовательно соединенные первый блок начальной установки, пятый умножитель и третий блок вычитания, выходы которого являются четвертой группой выходов блока формирования кубического В-сплайна, последовательно соединенные сумматор, шестой умножитель и седьмой умножитель, выходы которого соединены с входами уменьшаемого третьего блока вычитания, а вторая группа входов объединена с второй группой входов шестого умножителя и выходами сумматора, второй блок начальной установки, выходы которого соединены с второй группой входов второго умножителя, последовательно соединенные третий блок начальной установки, четвертый блок вычитания и восьмой умножитель, выходы которого соединены с второй группой входов первого умножителя, вторая группа входов объединена с второй группой входов первого умножителя и выходами четвертого блока вычитания, группа входов вычитаемого которого является первой группой входов блока формирования кубического В-сплайна и объединена с группой входов вычитаемого второго блока вычитания и первой группой входов сумматора, вторая группа входов которого соединена с выходами третьего блока начальной установки, четвертый блок начальной установки и девятый умножитель, первая группа входов которого соединена с выходами четвертого блока начальной установки, вторая группа входов с выходами третьего блока начальной установки, а выходы с группой входов уменьшаемого второго блока вычитания, последовательно соединенные десятый умножитель и одиннадцатый умножитель, выходы которого объединены с второй группой входом пятого умножителя и являются третьей группой выходов блока формирования кубического В-сплайна, а вторая группа входов объединена с первой и второй группой входов десятого умножителя и первой группой входов сумматора.
РИСУНКИ
Рисунок 1, Рисунок 2, Рисунок 3, Рисунок 4, Рисунок 5, Рисунок 6, Рисунок 7, Рисунок 8, Рисунок 9, Рисунок 10, Рисунок 11, Рисунок 12, Рисунок 13, Рисунок 14, Рисунок 15, Рисунок 16, Рисунок 17, Рисунок 18, Рисунок 19, Рисунок 20, Рисунок 21, Рисунок 22, Рисунок 23, Рисунок 24