Устройство анализа узкополосного низкочастотного аналогового сигнала
Изобретение относится к информационно-измерительной технике и предназначено для нахождения текущих линейчатых амплитудного и фазового спектров, текущей частоты первой гармоники узкополосного низкочастотного аналогового сигнала и энергетических параметров в электрической цепи сигнала, а также для нахождения характеристик объекта в условиях эксплуатации. Устройство содержит блок управления, блоки индикации, фильтры, АЦП, цифровые интеграторы, функциональные преобразователи, буферные регистры 12 - 19, вычислительные блоки, блоки разложения на гармоники и блок обратной связи. 4 ил.
Изобретение относится к информационно-измерительной технике и предназначено для нахождения текущих линейчатых амплитудного и фазового спектров, текущей частоты первой гармоники узкополосного низкочастотного аналогового сигнала и энергетических параметров в электрической цепи сигнала.
Целью изобретения является расширение функциональных возможностей устройства путем измерения текущей частоты первой гармоники узкополосного низкочастотного аналогового сигнала и мощности в электрической цепи. Cущность устройства поясняется фиг. 1, где представлена функциональная схема устройства; фиг. 2 функциональная схема блока управления, фиг. 3 - функциональная схема цифрового интегратора. Устройство (фиг. 1) содержит блок 1 управления, два функциональных преобразователя 2 и 3, два блока 4 и 5 разложения на гармоники, два фильтра 6 и 7, два аналого-цифровых преобразователя 8 и 9, два цифровых интегратора 10 и 11, восемь буферных регистров 12, 13, 14, 15 и 16, 17, 18 и 19, три вычислительных блока 20, 21 и 22, три блока 23, 24 и 25 индикации, блок 26 обратной связи. Блок управления 1 (фиг. 1) содержит два буферных регистра 27, 28, входы которых являются входами блока 1 управления, цифровые делители 29, 30, программируемый таймер 31, счетчики 32, 33, 34, 35, 36, линии задержки 37, 38, 39, 40, 41, 42. Цифровой интегратор 10 (11) (фиг. 3) содержит сумматор 43, первый вход которого является первым входом цифрового интегратора 10 (11) и, кроме того, его второй вход соединен с входом счетчика 44, являющимся и вторым входом цифрового интегратора 10 (11), выход сумматора 43 является первым выходом цифрового интегратора 10 (11), и выход счетчика 44 является вторым выходом цифрового интегратора 10 (11), третий вход сумматора 43 соединен с вторым входом счетчика 44 и является третьим входом цифрового интегратора 10 (11). Устройство работает следующим образом. Измерения начинаются с ввода в блок 1 управления и блок 26 обратной связи при помощи клавишных регистров величины n принятой в эксперименте и среднего значения частоты узкополосного низкочастотного аналогового сигнала




























Формула изобретения
Устройство анализа узкополосного низкочастотного аналогового сигнала, содержащее блок управления, блок индикации, вычислительный блок, функциональный преобразователь, четыре буферных регистра, блок разложения на гармоники и последовательно соединенные фильтр, аналого-цифровой преобразователь и цифровой интегратор, третий вход цифрового интегратора соединен с первым выходом блока управления, второй и третий выходы которого соединены соответственно с первым и вторым входами функционального преобразователя, выход которого соединен с входом фильтра, первый и второй выходы цифрового интегратора соединены соответственно с первыми входами первого и второго буферных регистра, вторые входы которых объединены и соединены с четвертым выходом блока управления, выходы первого и второго буферных регистров соединены соответственно с первыми входами третьего и четвертого буферных регистров, вторые входы которых объединены и подключены к пятому выходу блока управления, выходы первого и второго буферных регистров соединены соответственно с первым и вторым входами вычислительного блока, выходы третьего и четвертого буферных регистров соединены соответственно с третьим и четвертым входами вычислительного блока, шестой, седьмой, восьмой и девятый выходы блока управления соединены с пятым, шестым, седьмым и восьмым входами вычислительного блока, первый, второй, третий, четвертый и пятый выходы которого соединены со входами блока индикации, первый вход блока разложения на гармоники соединен с входом устройства, второй, третий и четвертый входы блока разложения на гармоники соединены с десятым и двенадцатым выходами блока управления соответственно, а выход соединен с третьим входом функционального преобразователя, одиннадцатый выход блока управления соединен с первым входом вычислительного блока, отличающийся тем, что, с целью расширения функциональных возможностей устройства путем измерения текущей частоты первой гармоники сигнала и мощности в электрической цепи, в него дополнительно введены второй и третий блок индикации, второй и третий вычислительный блок, второй функциональный преобразователь, пятый, шестой, седьмой и восьмой буферные регистры, второй блок разложения на гармоники, блок обратной связи и последовательно соединенные второй фильтр, второй аналого-цифровой преобразователь и второй цифровой интегратор, причем третий вход цифрового интегратора соединен с первым выходом блока управления, второй и третий выходы блока управления соединены соответственно с первым и вторым входами второго функционального преобразователя, выход которого соединен со входом второго фильтра, первый и второй выходы второго цифрового интегратора соединены соответственно с первыми входами пятого и шестого буферных регистров, вторые входы которых объединены и соединены с четвертым выходом блока управления, выходы пятого и шестого буферных регистров соединены соответственно с первыми входами седьмого и восьмого буферных регистров, вторые входы которых объединены и подключены к пятому выходу блока управления, выходы пятого и шестого буферных регистров соединены соответственно с первым и вторым входами второго вычислительного блока, выходы седьмого и восьмого регистров соединены соответственно с третьим и четвертым входами второго вычислительного блока, шестой, седьмой, восьмой и девятый выходы блока управления соединены с пятым, шестым, седьмым и восьмым входами второго вычислительного блока, первый, второй, третий, четвертый и пятый выходы которого соединены с входами второго блока индикации, первый вход второго блока разложения на гармоники соединен с вторым входом устройства, второй, третий и четвертый входы которого соединены с десятым, одиннадцатым и двенадцатым выходами блока управления соответственно, а выход соединен с третьим входом второго функционального преобразователя, одиннадцатый выход блока управления соединен с девятым входом второго вычислительного блока, первый, второй и третий входы третьего вычислительного блока соединены с первым, вторым и пятым выходами первого вычислительного блока соответственно, четвертый, пятый и шестой вход третьего вычислительного блока соединены с первым, вторым и пятым выходами второго вычислительного блока, первый, второй, третий, четвертый, пятый и шестой выходы третьего вычислительного блока соединены с входами третьего блока индикации, седьмой и восьмой входы третьего вычислительного блока соответственно соединены с одиннадцатым и девятым выходами блока управления, седьмой выход третьего вычислительного блока соединен с первым входом блока обратной связи, второй вход которого соединен с тринадцатым выходом блока управления, а выход соединен с вторым входом блока управления, первый вход которого соединен с четвертым входом устройства, а первый вход блока обратной связи с третьим входом устройства.РИСУНКИ
Рисунок 1, Рисунок 2, Рисунок 3, Рисунок 4