Многовходовой одноразрядный сумматор
Изобретение относится к вычислительной технике и микроэлектронике и предназначено для построения быстродействующих арифметических устройств ЭВМ и спецпроцессоров . Цель изобретения - расширение области применения за счет увеличения количества входов с четырех до шести. Цель достигается тем, что устройство содержит два элемента СЛОЖЕНИЕ ПО МОДУЛЮ 21, 2,пороговый элемент 4 с порогом 2, пороговый элемент 5 с порогом 4 и элемент И 3,имеет шесть входов 6-11 и три выхода 12-14. На входы 6-11 подаются двоичные переменные xi, ха, хз, Х4, xs. xe, а на выходах 12-14 реализуются логические функции f0, fi, f2, соответствующие сигналам суммы младшего и старшего переносов. 1 ил., 1 табл.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (я)5 G 06 F 7/50
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4485758/24 (22) 22.09.88 (46) 30.04.92. Бюл. М 16 (72) Л.Е.Авгуль, Н.А.Егоров и В.П.Супрун (53) 681,325.5(088.8) (56) Патент США Р 3535502, кл. 235/174, опублик. 1970.
Авторское свидетельство СССР
bh 1374216, кл, G 06 F 7/50, 1986.
Авторское свидетельство СССР
NR 1658145, кл. G 06 F 7/50, 26.08.88. (54) МНОГОВХОДОВОЙ ОДНОРАЗРЯДНЫЙ СУММАТОР (57) Изобретение относится к вычислительной технике и микроэлектронике и предназ Ы2 1730620 А1 начено для построения быстродействующих арифметических устройств ЭВМ и спецпроцессоров. Цель изобретения — расширение области применения за счет увеличения количества входов с четырех до шести. Цель достигается тем, что устройство содержит два элемента СЛОЖЕНИЕ ПО МОДУЛЮ 2 1, 2, пороговый элемент 4 с порогом "2", пороговый элемент 5 с порогом "4" и элемент И
3, имеет шесть входов 6-11 и три выхода
12-14, На входы 6-11 подаются двоичные переменные x), х, хз, х4, х5, х5. а на выходах
12-14 реализуются логические функции fo, ft, fz, соответствующие сигналам суммы младшего и старшего переносов. 1 ил., 1 табл.
1730620
i 1 ЕСли,>, xl k
j =1
РК(х1, х2, ..., хб, .= (6
О, если Х1 < k.
) — — 1
50
Изобретение относится к вычислительной технике и микроэлектронике и предназначено для построения быстродействующих арифметических устройств
Э В М и спецп роцессо ров.
Цель изобретения — расширение области применения за счет увеличения количества входов с четырех до шести, На чертеже представлена схема шестивходового одноразрядного сумматора.
Сумматор содержит два элемента СЛОЖЕНИЕ ПО МОДУЛЮ 2 1 и 2, элемент И 3, порогoBblA элемент 4 с порогом "2", пороговый элемент 5 с порогом "4", шесть входов
6 — 11, три выхода 12, 13 и 14.
Шестивходовый одноразрядный сумматор работает следующим образом, На входы 6-11 подаются двоичные переменные x1 — хб соответственно, на выходах
12, 13 и 14 реализуются логические функции
fp, f1 и f2 соответственно, составляющие двоичный код числа логических единиц, содержащихся во множестве входных сигнаЛОВ (Х1, Х2, Х3, Х4, Х5, X6f
К =, xj = 4f2+ 2f1+ fp.
) —- 1
Логические функции fp, f1 и f2 реализуются сумматором согласно следующим выражениям:
fp — X1 Г Х2 + ХЗ + Х4 . :- Х5 Ь Хб;
f1 =X1X2X3X4X6X6 + F2(X1 Х2, Х3, Х4, Х5, Хб)+
+ F4(x1, х2, х3, х4, х5, хб);
f2 = F4(x1, х2, х3, х4, х5, хб), где функции пороговых элементов 4 и 5 с порогом k (k = 2,4) on ределяются как
10 Значения реализуемых сумматором логических функций fp, f1 и f2 представлены в таблице, Формула изобретения
Многовходовой одноразрядный сумма15 тор, содержащий два элемента СЛОЖЕНИЕ
ПО МОДУЛЮ ДВА, первый пороговый элемент, имеющий значение порога "2", и элемент И, причем входы сумматора с первого по четвертый соединены с соответствующи20 ми входами первого элемента СЛОЖЕНИЕ
ПО МОДУЛЮ ДВА, элемента И и первого порогового элемента, выход первого элемента СЛОЖЕНИЕ ПО МОДУЛЮ ДВА соединен с выходом суммы сумматора, выходы
25 элемента И и первого порогового элемента соединены соответственно с первым и вторым входами второго элемента СЛОЖЕНИЕ
ПО МОДУЛЮ ДВА, выход которого соединен с выходом младшего переноса суммато30 ра, отличающийся тем, что, с целью расширения области применения за счет увеличения количества входов с четырех до шести, сумматор содержит второй пороговый элемент, имеющий значение порога "4", 35 входы которого соединены с входами сумматора с первого по шестой, а выход соединен с третьим входом второго элемента
СЛОЖЕНИЕ ПО МОДУЛЮ ДВА и с выходом старшего переноса сумматора, пятый и ше40 стой входы которого подключены к соответствующим входам первого элемента
СЛОЖЕНИЕ ПО МОДУЛЮ ДВА, элемента И и первого порогового элемента, 1730620
Таблица истинности логических Функций, реалиэуемых аестивходовым одноразрядным сумматором!
О
О
О
О
О
О
О
О
О
О
О
О
1.
1
1 !
О
1
1
1
1
О
О
О
О
С
1
О
О 1
О
О
1
0
l О
О.О
О
1
О
О
1
О ,О
1 О
1 .О
О О
О О
О О
0 . О
О
О
О
О
О
О
О
О .
1
1
1
1
1, 1
1
О
О
О
1 О
1 0
О 1
1 О
1 О
1 0 .! О
1 О
1 О
1 !
О
1
О
О
О
1
О
О
1
1
1
О
О
О
О
О.
О
О
О
О
О
О
О
О
О
О
О
О
О
О
О
О
О
О
О
О
О
О
О
О
О
О
I
1
1
1
1
1
1
1
1
1
0 О
О О
О О
О 1
О О
О
О
О
О О
О 1
О I
О 1 О 1
О 1
1 О
О 0
О I
0 1
О
0 1
О 1
О
1 О
О 1
О 1
0 1
1 О
О 1
1 О
1 О
1 0
О О
О 1
0 1
0 I
О 1
О I
О 1
1 О
О 1
О 1
О
1 О
О
1 О
1 О
1 О
О 1
О 1
О
1 О
0 . 1
I 0
О
1
О
О
О
1
О
О
О
1
0 !
0
О
1
О
О
1
О
О
О
1
О.
О
О
1
О
О !
О
О
О
О
1
О
О


