Делитель частоты
Изобретение относится к импульсной технике и может использоваться к цифровых синтезаторах частот, хронизаторах. Цель изобретения - повышение надежности - достигается организацией новых структурных связей. Устройство содержит IK-триггеры 1-5, элементы И 6 - 8, элемент ИЛИ 9, тактовую (входную) шину 10 и шину 11 сброса. Коэффициент деления устройства равен 23. 2 ил.
0003 СОВЕТСНИХ
00UNI
РЕСПУБЛИИ (gg)g Н 03 К 23/40
ОПИСАНИЕ ИЗОБРЕТЕНИЯ (54) ДЕЛИТЕЛЬ ЧАСТОТЫ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЭОВ ЕТЕНИЯМ И ОТНРЫТИЯМ
ПРИ ГННТ СССР
И ASTQPGHCNNY СВИДЕТЕЛЬСТВУ (21) 4685221/21 (22) 25.04.89 (46) 07.06,9-1. Бюл. Р 21 (72) В.А.Базалев (53) 621.374 (088.8) (56) Авторское свидетельство СССР
Р 1226660, кл. Н 03 К 23/40, 11.10.84, Авторское свидетельство СССР
Р 1338062, кл. Н 03 K 23/40, 27.12.85.
2 (57) Изобретение относится к импульсной технике и может использоваться к цифровых синтезаторах частот, хронизаторах. Цель изобретения — повышение надежности — достигается организацией новых структурных связей. Устройство содержит IK-триггеры 1 — 5, элементы И 6 — 8, элемент ИЛИ 9, тактовую (входную) шипу 10 и шину 11 сброса.
Коэффициент деления устройства равен 23. 2 ил.
165496S
Изобретение относится к импульсной технике и может быть использовано,например, при построении хронизаторов, цифровых синтезаторов частоты элект1
5 ромузыкальных инструментов и других приборов.
Целью изобретения является повышение надежности за счет упрощения схемы»
На фиг. 1 представлена электрическая функциональная схема делителя частоты; на фиг.2 — временные диагРаммы, поясняющие его работу.
Делитель частоты содержит первый
1, второй 2, третий 3, четвертый 4 и пятый 5 IK-триггеры, первый 6, второй 7 и третий 8 элементы И, элемент
ИЛИ 9, тактовую шину 10, шину 11 20 сброса, первую 12 и вторую 13 выходные шины, которые соединены соответственно с прямым и инверсным выходами пятого IK- òðèããåðà 5, а С- и К-входы всех IK-триггеров соединены соответственно с тактовой шиной 10 и шиной
11 сброса, Прямой выход первого IKтриггера 1 соединен с I-входом второго IK-триггера 2 и с первым входом элемента ИЛИ 9, выход которого соеди- 30 нен с 1:-входом третьего IK-триггера 3, инверсный выход которого соединен
c I-входом четвертого IK-триггера 4 и с I-входом первого IK-триггера инверсный выход которого соединен с
К-входом четвертого IK-триггера 4, с первыми входами первого 6 и третьего
8 элементов И, выходы которых соединены соответственно с I íõoäîì и с
К-входом пятого IK-триггера 5, инвер- 40 сный выход которого соединен с вто рым входом элемента ИЛИ 9, третий вход которого соединен с инверсным выходом четвертого IK-триггера 4 и с вторым входом третьего элемента И 8, третий вход которого соединен с вторым входом первого элемента И 6, с прямым выходом третьего IK-триггера
3 и с первым входом второго элемента
И 7, выход которого соединен с К-вхо- 50 дом второго IK-триггера 2, прямой выход которого соединен с К-входом первого IK-триггера 1 ° Второй вход второго элемента И 7 соединен с прямым выходом четвертого IK-триггера 4 и с
I- âõîäîì третьего IK-триггера 3. При такой схеме соединения логические уравнения для I- и К-входов всех IKтриггеров делителя частоты следующие:
3 ,= qtq3ó
Kt=0g K =0gq i K =Q,; K3-й, V Q V
К -q O Q .
Устройство работает следующим образом.
Пусть IK-триггеры 1 - 5 переключаются под действием отрицательного перепада сигнала на шине 10 (в момент изменения его с высокого уровня на низкий уровень). Работа делителя частоты определяется логическими уравнениями для I- и К-входов IKтриггеров и проходит в следующем порядке.
По сигналу Сброс", поступающему в виде импульса по шине 11, все Жтриггеры устанавливаются в исходное нулевое состояние и выходы IK-триггеров принимают следующие состояния:
Q<= о; Q,= о; о,= о; Q<= о; (-= О.
По логическим уравнениям для I- u
К-входов IK-триггеров 1 — 5 определяют их состояния, которые равны:
1, = 13 ;Ig=o; I =0; Ig-1; I =0;
К3 о К2 0 К3 i ю К 1 Kû а о (зО
qua=1ý
О =О 5
I =О ь
Ip-1; к <-=-0;
K =1
К -О. к =о;
По следующему входному тактовому импульсу устройство переходит во второе состояние, которое ха >актеризует- ся следующими значениями выходов и
Поскольку IK-триггер по последующему входному тактовому импульсу при
I = О и К = О не изменяет своего состояния, при I = 1 и К = 0 переключается в противоположное состояние,при
I = 1 и К = О переключается в состояние логической единицы (высокий уровень), а при I = О и К =
1 — в состояние логического нуля (низкий уровень), то по первому входному тактовому импульсу Ж-триггеры
1 и 4 переключаются в состояние логической единицы, а IK-триггеры 2, 3 и
5 не изменяют своего состояния (фиг.2, при i = 1, где i — номер импульса на шине 10) .
При этом состояния, выходов и входов IK-триггеров 1 — 5 становятся равны :
Формулаизобретения
Делитель частоты, содержащий три элемента И, пять IK-триггеров, С- и
К-входы которых соединены соответственно с шиной тактовых импульсов и с шиной сброса. первую и вторую выход.ные шины, которые соединены соответственно с прямым и инверсным выходами пятого IK-триггера, I-вход которого соединен с выходом первого элемента И, О 7 Z 5 0 Л 6 7 8 Ю УП П г з @ 6 16 Р УР 79 Л7 П 22
ТК
Составитель A. Соколов
Техред Л. Сердюкова Корректор А.Обручар
Редактор И.Дербак
Заказ 1958 Тираж 467 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Б-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", r. Ужгород, ул. Гагарина, 101
5 16549 входов IK-триггеров 1 — 5 (фиг. 2, при
2):
Q =1; 0 1; 0 — 1 04 1; 0=0;
Е =0 1 1 i =t Е =0 ) =0 ч 2 Э 4 5
К1,,К 1, КЭ 1, К -0, К -0.
Рассматривая и далее таким же образом работу делителя частоты, получают все состояния выходов и входов каждого IK òðèããåðà при всех значениях i от 0 до 22, По двадцать третьему входному тактовому импульсу на шине
10 устройство возвращается в свое исходное состояние.
При непрерывном поступлении входных тактовых импульсов цикл работы устройства повторяется через каждые
23 импульса.
68 6
К-вход второго IK-триггера соединен с выходом второго элемента И, первый вход которого соединен с прямым выходом третьего IK-триггера, о т л и— ч а ю шийся тем, что, с целью повышения надежности за счет упрощения, в него введен элемент ИЛИ,. выход которого соединен с К-входом третьего
IK-триггера, первый вход — с прямым выходом первого IK-триггера и с Iвходом второго IK-триггера, прямой выход которого соединен с К-входом первого IK-триггера, Е-вход которого соединен с инверсным выходом третьего и с I-входом четвертого IK-триггеров, инверсный выход — с К-входом четвертого IK — òðèããåðà, с первыми входами первого элемента И и третьего элемента И, выход которого соединен с Квходом пятого IK-триггера, инверсный выход которого соединен с вторым входом элемента ИЛИ, третий вход которого соединен с инверсным выходом четвертого ЕК-триггера и с вторым входом третьего элемента И, третий вход которого соединен с вторым входом первого элемента И и с прямым выходом третьего IK-триггера, I-вход которого соединен с прямым выходом четвертого IK-триггера и с вторым входом второго элемента И.