Устройство для контроля канала связи
Изобретение относится к электросвязи. Цель изобретения - повышение достоверности контроля за счет прогнозирования состояния контролируемого канала связи. Устройство содержит аттенюаторы 1, компараторы 2, хронизатор 3, счетчики 4, датчик 5 интервалов анализа, блоки деления 6 и 9, логарифматоры 7, сумматор 8 с усреднением, блок экстраполяции /БЭ/ 10, блок селекторов 11 и блок регистрации 12. Огибающая входного сигнала последовательно уменьшается в аттенюаторах 1. Полученные сигналы опрашиваются в компараторах 2 сигналами хронизатора 3. Компаратор 2, пороговый уровень которого превышается, вырабатывает сигнал, записывающий единицу в соответствующий счетчик 4. Сигналы с счетчиков 4 попарно поступают в блоки деления 6 и далее через логарифматоры 7 - на сумматор 8. Полученное усредненное значение логарифмов отношения коэффициентов заполнения затем через блок деления 9, БЭ 10 и блок селекторов 11 поступает в блок регистрации 12. Он производит печать значений вычисленных параметров и прогнозов по разрешающим сигналам, поступающим с управляющего выхода блока селекторов. Устройство по п.2 ф-лы отличается выполнением БЭ 10. 1 з.п. ф-лы, 2 ил.
СООЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН
n9) 01) М
А2 (51)5 Н 04 В 17/00
ГОСУДАРСТВЕННЫЙ НОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГННТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ,", : .: :
Н А ВТОРСКОМЪГ СВИДЕТЕЛЬСТВУ
1 (61) 1241502 (21) 4411317/24-09 (22) 02.03.88 (46) 15.01.90. Бюл. Р 2 (72) В.В. Давьщенко, Г.А. Поляков, А.И. Белоусов и Ю.Э. Гинтс (53) 621.396,664 (088.8) (56) Авторское свидетельство СССР
У 1241502, кл. Н 04 В 17/00, 1985. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ КАНАЛА
СВЯЗИ (57) Изобретение относится к электросвязи. Цель изобретения — повышение достоверности контроля за счет прогнозирования состояния контролируемого канала связи. Устр-во содержит аттенюаторы i компараторы 2, хронизатор 3, счетчики 4, датчик 5 интервалов анализа, блоки деления 6 и 9, логарифматоры 7, сумматор 8 с усреднением, блок .экстраполяции (БЭ) 10, блок селекто2 ров 11 и блок регистрации 12. Огибающая входного сигнала последовательно уменьшается в аттенюаторах 1. Полученные сигналы опрашиваются в компараторах 2 сигналами хронизатора 3.
Компаратор 2, пороговый уровень которого превышается, вырабатывает сигнал, записывающий единицу в соответствующий счетчик 4 ° Сигналы с счетчиков 4 попарно поступают в блоки деления. 6 и далее через логарифматоры 7—
t на сумматор 8. Полученное усредненное значение логарифмов отношения коэффициентов заполнения затем через блок деления 9, БЭ 10 и блок селекторов 11 поступает в блок регистрации
12. Он производит печать значений вычисленных параметров и прогнозов по разрешающим сигналам, поступающим с управляющего выхода блока селекторов °
Устр-во по п.2 ф-лы отличается выполнением БЭ 10. 1 з.п.ф-лы, 2 ил.. 1536517
1( г
1я
В
K (2) Изобретение относится к технике электросвязи и может быть использовано для коптроля каналов связи с изменяющимися параметрами с прогнозированием его состояния.
Цель изобретения — повышение достоверности контроля за счет прогнозирования состояния контролируемого канала связи.
На фиг.I — структурная электрическая схема предложенного устройства; на фиг.2 - вариант выполнения блока экстраполяции.
Устройство для контроля канала
=вязи содержит и аттенюаторов 1, (п+1) компараторов 2, хронизатор 3, (и+1) счетчиков 4, датчик 5 интервалон анализа, и блоков 6 деления, и логарифматоров 7, сумматор 8 с усреднением, блок 9 деления, блок 10 экстраполяции, блок 11 селекторов, блок I2 регистрации.
Блок 10 экстраполяции содержит (фиг„2) первый 13, второй 14 и тре тий 15 буферные регистры, первый элемент 16 задержки, сдвигающий регистр 17, первый блок 18 селекторов, нторой элемент 19 задержки, первый блок 20 умножения, первый элемент
И 21„ третий элемент 22 задержки, второй элемент И 23, четвертый элемент 24 "адержки, сумматор 25, второй блок 26,:"множения, блок 27 вычитания, третий элемент И 28, второй 29, третий ЗС и четвертый 31 блоки селекторон.
Устройство работает следующим образом, Огибающая входного сигнала поступает на входы последовательно соеди„10 ненных и аттенюаторов 1. Каждый аттенюатор 1 уменьшает сигнал на К дБ, что равнозначно увеличению порогового урснчя каждого соответствующего компаратора 2, на вход которого поступает этот сигнал на К дБ. Компараторы 2 с определенной частотой опрашинаются сигналами с выхода хронизатора 3. Бели но время опроса сигнал, поступающий на вход одного из (и+1) компарэторон 2, превышает пороговын уровень, то вырабатывается сигнал, который записывает "1" в соответствующий счетч :;к 4. Количество единиц, записанное за время Т н i-й счетчик 55 где R - количество единиц записан0
Э ных за время 1-го метеорного отражения, L — количество метеорных отражений, амплитуда которых превьппает порог i-ro компаратора 2 за время Т.
При известных H неизвестных величинах длительностей сигнала опроса и интервала времени Т коэффициент заполнения для каждого значения порогового напряжения оказывается пропорциональным количеству единиц N, записанных соответствующим счетчиком 4.
Через интервал времени Т датчик
5 интервалов анализа формирует импульс, при поступлении которого на вторые входы (и+1) счетчиков 4 показания последних считываются и попарно подаются на входы и блоков 6 деления, осуществляющих деление этих показателей в цифровом виде. Результаты деления подаются на входы и логарифматорон 7 и далее поступают на и входов сумматора 8 с усреднением.
Усредненное значение логарифмов отношения коэффициентов заполнения поступает на вход блока 9 деления с коэффициентом деления К для определения оценки распределения амплитуд огибающей, характеризуемой параметром
Результат вычисления с выхода блока 9 деления поступает в блок 10 ,экстраполяции и по сигналу с датчика
l5 интервалов анализа через блок 11 селекторов в блок 12 регистрации с интервалом времени Т. По этому же сигналу из блока 10 экстраполяции через блок 11 селекторов в блок t2 регистрации поступает значение прогноза пара.метра а на последующий интервал Т
Л ° времени а (+1) . Блок 12 регистра,ции печатает значения вычисленных параметров и прогнозов по разрешающим сигналам, поступающим с управляющего выхода блока 11 селекторов, Блок 10 экстраполяции работает следующим образом (фиг.2).
При включении устройства в буферные регистры 13-15 и сдвигающий регистр 17 записываются нули и сохра(3) а (j+1) = a(j) 30 аналогично прототипу. На выходе третьего элемента И 28 формируется сигнал, поступающий на первый управляющий вход второго блока 29 селекторов, разрешая прохождение значения параметра с выхода первого буферного регистра 13 на выход блока 10 экстраполяции и далее через блок 11 селекторов в блок 12 регистрации.
Для этого во втором блоке 29 селекторов формируется управляющий сиг- щ нал, поступающий на управляющий выход блока 10.
По окончании второго периода анализа на управляющий вход блока 10 с выхода датчика 5 интервалов анализа поступает сигнал, переписывающий информацию из первого буферного регистра во второй записывающий второе значение вычисленного параметра в первый буферный регистр 13, записывающий и продвигающий "1" в сдвигающем регистре 17. Через время "., на входах элементов И 21, 23 и 28 образуется комбинация 1011, по которой формируется импульс на выходе только второго элемента И 23.
При наличии двух отчетов прогноз вычисляется по формуле:
5 153651 няются в течение длительности первого интервала анализа. По сигналу об окончании интервала анализа, поступающему с выхода датчика 5 интервалов анализа на управляющий вход блока
10 экстраполяции, "1" записывается в первую ячейку сдвигающего регистра
17. Одновременно значения параметра распределения амплитуд огибающей с выхода блока 9 деления в параллельном m-элементном коде поступают на вход записи данных первого буферного регистра 13, являющегося информационным входом блока 10 экстраполяции .. По истечении времени . задержки ñ, < равного времени сдвига в сдвигающем регистре 17, на выходе первого элемента 16 задержки, появляется им-. пульс. На входах элементов И 21, 23 20 .и ?8 образуется комбинация 1001, которая является разрешенной только для третьего элемента И 28. При наличии только одного отсчета для прогноза параметра используется предшествующее значение параметра
Сигнал с выхода второго элемента И
23 обеспечивает прием значений параметра, вычисленных по результатам второго измерения, с выходов первого буферного регистра 13 на первый блок 20 умножения и его запуск. Пос ле выполнения операции умножения через соответствующее этому действию время задержки „ сигнал с выхода третьего элемента 22 задержки, поступая на первые управляющие входы блоков 18 и 31 селекторов, разрешает передачу на блок 27 вычитания в качестве уменьшаемого значение параметра, вычисленное по результатам второго измерения, умноженного í"= два и поступающего с выхода первого блока 20 умножения,а в качестве вычитаемого— значение параметра, вычисленное по результатам первого измерения, поступакицего с выхода второго буферного регистра 14, а также запуск блока 27 вычитания. Результат выполнения операции вычитания и управляющий сигнал поступают с выходов блока 27 соответственно на вторые информационный и управляющий входы второго блока 29 селекторов и в последующем на выходы блока 10 экстраполяции.
По окончании третьего периода анализа очередной сигнал с выхода датчика 5 интервалов анализа перезаписывает содержимое второго буферного регистра 14 в третий буферный регистр 15, первого буферного регистра 13 — во второй буферный регистр 14, записывает в первый буферный регистр 13 третьего значения вычисленного параметра, продвигает и записывает "1" в сдвигающем регистре
17. Через время,, на входах элементов И 21, 23 и 28 образуется комбинация 1111, по которой формируется импульс на. выходе только первого элемента И 21. В этом случае используется следующая формула экстраполяции л а (1+1) = 3a(j) — 3a(j-1) + (5)
+ a(j-2) .
Сигнал с выхода первого элемента
И 21 обеспечивает прием значений параметра, вычисленных по результатам последнего измерения, с выходов пеу
1536517 вого буферного регистра 13 на вход второго блока 26 умножения через первый информационный вход третьего блока 30 селекторов и запуск второго блока 26 умножения через первый уп5 равляющий вход третьего блока 30 селЕкторов, Задержанный во втором элементе 19 задержки на время,, равное времени работы второго блока 26 умнОжения, сигнал с выхода первого элемента И 21 подается на управляющий вМод сумматора 25 и разрешает его запуск. В сумматоре 25 производится сложение чисел, поступающих на его ин«, формационные входы с выходов .третьего буферного регистра 15 и второго блока 26 умножения. Одновременно сигнал с выхода второго элемента 19 задержки поступает на второй управляющий вход третьего блока 30 селекторов и обесnå÷Hâàåò прохождение числа с выхода второго буферного регистра 14 через цторой информационный вход третьего
6лока 30 селекторов на информационНый вход второго блока 26 умножения
И запуск его подачей сигнала на его управляющий вход, Через время ь равное времени работы второго блока
26 умножения, которое обеспечивается в четвертом элементе 24 задержки, 30 управляющие сигналы подаются на вторые управляющие входы блоков 18 и
31 селекторов, разрешая прохождение через вторые информационные входы данных соответственно с выхода сумматора 25 и второго блока 26 умножения на входы уменьшаемого и вычитаемого блока 27 вычитания, а также управляющего сигнала на запуск этого блока 27 с управляющего выхода пер- 40
aoro блока 18 селекторов. Результат выполнения операции вычитания и управляющий сигнал поступает с выходов блока 27 соответственно на вторые информационный и управляющий входы второго блока 29 селекторов и затем на выход блока 10 экстраполяUHH o
Формула. из обретения50
1. Устройство для контроля канала связи по авт.св. У 1241502, о тл и ч а ю щ е е с я тем, что, с целью повышения достоверности конт- 55 роля за счет прогнозирования состояния контролируемого канала связи, выход блока деления соединен с информационным входом блока регистрации через введенный блок селекторов, управляющий вход блока регистрации соединен с управляющим выходом блока селекторов, первый управляющий вход которого соединен.с выходом датчика интервалов анализа, выход блока деления подключен к информационному входу введенного блока экстраполяции, управляющий вход и первый и второй выходы которого соединены соответственно с выходом датчика интервалов анализа и вторыми информационным и управляющим входами блока селекторов.
2. Устройство по п.1, о т л ич а ю щ е е с я тем, что блок экстраполяции содержит последовательно соединенные первый буферный регистр, вход которого является информационным входом блока экстраполяции, второй буферный регистр, третий буферный регистр, сумматор, первый блок селекторов, блок вычитания и второй блок селекторов, первый и второй выходы которого являются соответственно информационным и управляющим выходами блока экстраполяции, первый, второй и третий элементы И, первый элемент задержки, выход которого соединен с первыыт входами первого, второго и третьего элементов И, первый блок умножения, вход и выход которого соединены соответственно с выходом первого буферного регистра и вторым входом первого блока селекторов, последовательно соединенные третий блок селекторов, вход которого соединен с выходом первого буферного регистра, и второй блок умножения, выход которого соединен с вторым входом сумматора, второй, третий и четвертый элементы задержки, четвертый блок селекторов, первый вход и выход которого соединены соответственно с выходом второго блока умножения и вторым входом блока вычитания, сдвигающий регистр, выкоды которого соединены с соответствующими входами первого, второго и третьего элементов И, выход первого элемента И соединен с тактовым входом третьего блока селекторов и через второй элемент задержки — с тактовым входом сумматора и входом
"Сброс" третьего блока селекторов, второй вход и тактовый выход которого соединены соответственно с выкодом
9 1536517 10
Е Ьи0д 7
Составитель Е. Голуб
Техред М.Дидык Корректор В. Гирняк
Редактор Л. Пчолинская
Заказ 116 Тираж 518 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5. Производственно-издательский комбинат "Патент", г.ужгород, ул . Гагарина, 101 второго буферного регистра и тактовым входом второго блока умножения, выход второго элемента И соединен с тактовым входом первого блока умножения и через третий элемент задержки - с
5 тактовыми входами первого и четвер-! того блоков селекторов, выход треть"
его элемента И соединен с тактовым входом второго блока селекторов, вто- 10 рой вход и управляющий вход которого соединены соответственно с выходом первого буферного регистра и управляющим выходом блока вычитания, управляющий вход которого соединен с управляющим выходом первого блока селекторов, выход второго элемента задержки соединен с входами "Сброс" первого и четвертого блоков селекторов,через четвертый элемент задержки, выход второго буферного регистра соединен с вторым входом четвертого блока селекторов, тактовые входы перво го, второго и третьего буферных регистров, вход первого элемента задержки, тактовый и управляющий входы сдвигающего регистра объединены и являются управляющим входом блока экстра" поляции




