Цифровой измеритель скорости
Изобретение относится к области автоматики . Цель изобретения - расширение области применения. Коммутатор 3 при наличии логической единицы на его управляющем в.ходе подключает свой информационный вход на вход суммирования двоичного реверсивного счетчика 6, при наличии уровня логического нуля - на его вычитающий вход. Коэффициент деления делителя 4 частоты определяется кодом, поступающим на его третий вход с вы.хода двоичного реверсивного счетчика 6, а также уровнем логического сигнала, поступающего на его первый вход с выхода формирователя 2. Динамические свойства измерителя соответствуют апериодическому звену и могут регулироваться изменением параметров схемы. 1 3. и. ф-лы, 2 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (я) 4 с! 01 Р 3 48
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ
®СВс,, Дс
К ABTOPGHOMY СВИДЕТЕЛЬСТВУ @ху
""® а (21) 4067116/24-!О (22) 9.05.86 (46) 07.07.88. Бюл. № 25 (72) Г. В. Овод-Марчук, А. Е. Смирнов, В. П. Кузнецов и Ф. В. Фурман (53) 531.767:531.713(088.8) (56) Авторское свидетельство СССР № 1254390, кл. G О! Р 3/48, 1985. (54) ЦИФРОВОЙ ИЗМЕРИТЕЛЬ СКОРОСТИ (57) Изобретение относится к области автоматики. Цель изобретения — расширение ооласти применения. Коммутатор 3 при наличии логической единицы на его управляю„.SU„„1408376 А 1 щем входе подключает свой информационный вход на вход суммирования двоичного реверсивного счетчика 6, при наличии уровня логического нуля — на его вычитающий вход. Коэффициент деления делителя 4 частоты определяется кодом, поступающим на его третий вход с выхода двоичного реверсивного счетчика 6, а также уровнем логического сигнала, поступающего на его первый вход с выхода формирователя 2.
Динамические свойства измерителя соответствуют апериодичсскому звену и могут регулироваться изменением параметров схемы.
1 з. и. ф-лы, 2 ил.
1408376
Изобретение относится к автоматике и может быть использовано в системах контроля и регулирования скорости.
Цель изобретения — расширение области применения цифрового измерителя скорости.
На фиг. 1 изображена функциональная схема цифрового измерителя скорости; на фиг. 2 — функциональная схема управляе1 мого делителя частоты.
Цифровой измеритель скорости (фиг, 1) содерж IT датчик 1 импульсов, выход которого через формирователь 2 временного интервала соединен с управляющим входом коммутатора 3 и первым входом управляемого делителя 4 частоты, второй и третий входы которого соединены соответственно с выходом генератора 5 опорной частоты и разрядными выходами двоичного реверсивного счетчика 6. Выход управляемого делителя 4 частоты соединен с информационным входом коммутатора 3, выходы которого соединены с входами суммирования и вычитания двоичного реверсивного счетчика 6, разрядные входы которого соединены с уровнем логической единицы. Выход переноса Р2 двоичного реверсивного счетчика 6 соединен с его входом записи С, а выход заема Pi через первый инвертор 7 с его входом сброса P. Разрядные выходы двоичного реверсивного счетчика 6 являются выходами цифрового измерителя скорости. Второй вход формирователя 2 временного интервала соединен с выходом генератора 5 опорной частоты.
Управляемый делитель 4 частоты (фиг. 2) содержит блок 8 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ (К 155 ЛП5) и делитель 9 частоты (К 155 ИЕ8), выход которого является выходом управляемого делителя 4 частоты.
Первый и третий входы управляемого делителя 4 частоты являются соответственно первым и вторым входами блока 8 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, выходы которого соединены с информационными входами делителя 9 частоты. Счетный вход С делителя 9 частоты является вторым входом управ IHc ìoão делителя 4 частоты.
Измеритель скорости работает следующим образом.
В момент появления импульса на выходе датчика 1 импульсов на выходе формирователя 2 временного интервала появляется сигнал логической «1», который сохраняется в течение времени Т„, причем T„(1
Х fiaXC где f,." — частота импульсов на выходе датчика 1 импульсов при максимальной скорости.
Коммутатор 3 при наличии логической единицы на его управляющем входе подключает свой информационный вход на вход суммирования двоичного реверсивного счетчика
6, при наличии уровня логического нуля-на его вычитающий вход.
1 Р-М
Р при U=1;
1ф=15 — при U = О.
Р где 4—
14 я х "Р (3) (4) 45
В режиме суммирования вместо кода Ч
55 элементы ИСКЛЮЧАЮЩЕЕ ИЛИ блока 8 с требуемой точностью формируют на управляющем входе двоичного делителя 9 дополнительный код, Р— М.
Коэффициент деления управляемого делителя 4 частоты определяется кодом, поступающим на его третий вход с выхода двоичного реверсивного счетчика 6, а также уровнем логического сигнала U, поступающего на его первый вход с выхода формирователя 2 временного интервала: частота второго сигнала генератора 5 опорной частоты; частота выходного сигнала управляемого делителя 4 частоты; емкость реверсивного счетчика 6; значение, записанное в реверсивном счетчике 6.
Таким образом, за время Т„в режиме суммирования в реверсивный счетчик 6 будет записано Ni импульсов:
Ni = Т f;,— - — -
Р-М (2) а за BpeMH (— — T„) до прихода очередЕх ного входного импульса в режиме вычитания будет записано N импульсов: где t„частота входных импульсов.
В установившемся режиме Ni — — N, следовательно
Т» -„=— - — — =(— — Т g —, -11 (М тх и значение М пропорционально f„
f„= (5)
PT„
Динамические свойства предлагаемого цифрового измерителя скорости соответствуют апериодическому звену и могут регулироваться изменением параметров схемы. Это обстоятельство позволяет просто согласовать свойства измерителя с условиями измерений в широком частотном диапазоне.
При использовании двоичного реверсивного счетчика 6 управляемый делитель 4 может быть построен по схеме, изображенной на фиг. 2. Двоичный делитель 9 формирует выходной импульс при выполнении условия
xM)P, (6) где х — количество импульсов генератора 5 опорной частоты.
1408376
Формула изобретения
Составитель,.1., 1аоузона
Редактор Е. Папп ТЕКрсд И . ВсрЕС К))1).И Кт<)р Г) К ризвона
Заказ 3307 49 Тираж 847 I1о,нисное
ВНИИПИ Государственного комитета СССР по делам изооретений и ))) ).1)ь) ии
1! 3035, Москва. Ж- — 35, Раушская наб., д. 4, 5
Производственно-полиграфическое предприятие, г. Ужгород, ул. 11роектная. 4
1. Цифровой измеритель скорости, содержащий формирователь временного интервала, подключенный к выходам датчика импульсов и генератора опорной частоты, отличающийся тем, что, с целью расширения области применения, в него введены управляемый делитель частоты, реверсивный счетчик и *коммутато1, причем управляющий вход коммутатора соединен с выходом формирователя временного интервала и первым входом управляемого делителя частоты, второй и третий входы которого соединены соответственно с выходом генератора опорной частоты и выходом реверсивного счетчика, выход управляемого делителя частоты соединен с информационным входом коммутатора, выходы которого соединены с входами суммирования и вычитания реверсивного счетчика.
2. Измеритель по п. 1, отличающийся тем, что реверсивный счетчик выполнен двоичным, а управляемый делитель частоты состоит из двоичного делителя частоты и блока элементов ИСКЛЮЧАЮШЕЕ ИЛИ, причем выходы элементов ИСКЛЮЧАЮШЕЕ ИЛИ соединены с соответствующими информационными входами двоичного делителя частоты, первые входы являются третьим входом управляемого делителя частоты, вторые входы объединены и являются его первым входом, а счетный вход двоичного делителя частоты является вторым входом управляемого делителя частоты.


