Цифровой фазовый детектор
Изобретение относится к радиотехнике и может быть использовано в приемопередающей-; и измерительной аппаратуре. Целью изобретения является повьппение верхней границы диапазона рабочих частот. Дня достиже - ния поставленной цепи в цифровой фазовый детектор дополнительно введен делитель частоты 8, а емкость первого накапливающего сумматора 1 увеличена на logjM разрядов, где М - коэффициент деления. Устройство содержит накапливающие сумматоры 1 и 7, цифроаналоговый преобразователь 2, фильтр 3 низкой частоты, имиульснофазовый детектор 4, триггер 5, блок 6 деления, пшну 9 последовательности большей частоты,фазорасщепитель 10, шину 11 последовательности меньшей частоты, кодовые шины 12 и 13, выходную шину 14. Включение делителя частоты 8 на тактовом входе второго накапливающего сумматора 7 обеспечи- § вает возможность работы устройства на верхней частоте первого накапливающего сумматора. 2 ил. (О
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН (19) (И) (sg 4 Н 03 К 9/04
ОПИСАНИЕ ИЗОБРЕТЕНИЯ би) ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
flO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ
Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ. (61) 1149394 (21) 3983588/24-21 (22) 02.12.85 (46) 15. 11.87, Бюл. Ф 42 (75) В.И.Козлов (53) 621.376.5 (088.8) (56) Авторское свидетельство СССР
9 1109872, кл. Н 03 D 13/00, 1981.
Авторское свидетельство СССР
В 1149394, кл. Н 03 К 9/04, 1982. (54) ЦИФРОВОЙ ФАЗОВЫЙ ДЕТЕКТОР (57) Изобретение относится к радиотехнике и может быть использовано в приемопередающей:: и измерительной аппаратуре. Целью изобретения является повьппение верхней границы диапазона рабочих частот. Для достиже-. ния поставленной цели в цифровой фазовый детектор дополнительно введен делитель частоты 8, а емкость первого накапливающего сумматора 1 увеличена на 1оя.М разрядов, где М вЂ” коэффициент деления. Устройство содержит накапливающие сумматоры 1 и 7, цифроаналоговый преобразователь 2, фильтр 3 низкой частоты, имнульснофазовый детектор 4, триггер 5, блок
6 деления, шину 9 последовательности большей частоты,фазорасщепитель 10, шину 11 последовательности меньшей частоты, кодовые шины 12 и 13, выходную шину 14. Включение делителя частоты 8 на тактовом входе второго накапливающего сумматора 7 обеспечи- щ
C вает возможность работы устройства на верхней частоте первого накапливающего сумматора. 2 ил. С:
1352638
Изобретение относится к радиотехнике и может быть использовано в приемопередающей и измерительной технике.
Цель изобретения — повышение верхней границы диапазона рабочих частот„
На фиг. 1 показана структурная электрическая схема устройства; на фиг.2 — временные диаграммы, поясня- 10 ющие работу устройства.
Устройство содержит последовательно соединенные первый накапливающий сумматор (НС) 1, цифроаналоговый преобразователь 2, фильтр 3 низкой 15 частоты и импульсно-фазовый детектор 4, вход старшего разряда цифроаналогового преобразователя 2 соединен с выходом триггера 5, кодовый вход первого накапливающего суммато- 20 ра 1 с первым кодовым выходом блока
6 деления, второй кодовый выход которого соединен с первым кодовым
Р входом второго НС 7 с переменной емI костью, тактовый вход которого сое- 25 динен с выходом делителя 8 частоты, Кроме того, шина 9 последовательности большей частоты соединена с тактовыми входами делителя 8, блока 6 деления и первого НС 1, при этом вы- З0 ход переноса последнего соединен с ,первым входом триггера 5, второй вход которого соединен с первым выходом фазорасщепителя 10, вход которого соединен с шиной 11 последовательности меньшей частоты, Вход делителя блока 6 и второй кодовый вход второго НС 7 соединены с первой кодовой шиной 12, а вход делимого блока 6с второй кодовой шиной 13, выход детектора 4 соединен с выходной шиной
14, а второй вход — с вторым выходом фазорасщепителя 10. Кроме того, выход переноса второго НС 7 соединен с входом приема переноса первого НС 1. 4
На фиг.2 приведены следующие временные диаграммы: 2а — импульсы на выходе делителя 8; 2б — на кодовых выходах второго НС 7; 2в — на выходе переноса второго НС 7 2г — на шине
9 последовательности большей частоты;
2д — на кодовом выходе первого НС 11
2е — на выходе переноса первого НС 1;
2ж — на шине 11 последовательности меньшей частоты 2з — на выходе триг1
55 гера 5.
Временные диаграммы фиг.2 приведены для случая а=3; b=10; q=16; М=4, где M — коэффициент деления делителя 8.
Устройство работает следующим образом.
Импульсная последовательность
PA(t) с большей частотой fA с шины 9 тактирует первый НС 1, имеющий п двоичных разрядов. Ступенчатая цифровая функция x(t) с его выхода передается на ЦАП 2, старший разряд которого управляется импульсами q(t) RS-триггера 5. На соответствующие входы триггера поступают импульсы переноса (t) первого HC 1 и HMny acai 8 > (t)
P с первого выхода фазорасщепителя 10.
Из суммарного аналогового процесса
G(t) на выходе ПАП 2 фильтром 3 и детектором 4 выделяется постоянная составляющая G, пропорциональная о эквивалентной разности фаз дц =xyA(t)-q q (r) соответствующих сигнальньгх импульсных последовательностей д (t) и 6 (t) частоты которых связаны сои отношением xfA=qf, где о=2 — емкость НС 1.
Для получения числа х служат блок б деления и второй НС 7 с переменной емкостью Ь, тактируемые импульсами
gA(t). Блок деления осуществляет деление числа aq на число Ъ, в результате чего получается частное х,, поступающее на вход НС 1, и остаток дх, передаваемый на НС 7. По мере накопления единицы во втором НС 7 она в виде импульса переноса p(t) поступае на вход приема переноса первого НС 1, полное входное число которого оказывается, таким образом, равным x=aq/Ú=õ,+дх/Ь, Поэтому условие квазисинхронного детектирования может быть записано в виде afA =bf .
Второй НС 7 тактируется импульсами, частота которых в М раз меньше частоты на тактовом входе первого .
НС 1. Из этого слецует, что в М раз возрастает интервал времени Т, в течение которого импульс p(t), корректирующий число х, отсутствует. Очевидно., что погрешность процесса x(t) пропорциональна относительной погрешности ох=дх/(Ьх ) числа х и ина, о тервалу Т (интервалу интегрирования неточного числа х,). Поэтому при включении делителя в М раз возрастает и помеха, связанная с дискретным характером коррекции числа х
Исходный пренебрежимо малый уровень отмеченной помехи достигается соот1352638 ветствующим увеличением числа разрядов первого HC 1 на 1оя И. При этом число q, а следовательно, и х увеличиваются в М раз, а относительная погрешность Sx числа х во столько же раз уменьшается, т.е. произведение bx Т, определяющее уровень помехи, остается прежним. Например, при
M=8 первый НС 1 должен иметьМа 3 разряда больше, чем в известном.детекторе.
Включение делителя 8 частоты на тактовом входе второго НС 7 обеспечивает возможность работы устройства в целом на верхней тактовой частоте первого НС, в то время как в прототипе рабочая частота устройства ограничена верхней тактовой частотой второго НС, которая значительно ниze, С увеличением коэффициента деления М делителя 8 при неизменном q помеха возрастает. Работа устройства нарушается, когда приращение фазы ьс =2 и ьЕ Т превышает 2т, где аЕ=ЕqЙ Гд х/q-Юд z,/с -Е (х-х ); T=M" Ь/(f< ах) — интервал интегрирования неточного числа х . Учитывая, что х=х,+ах/Ъ, легко получить условие
И aq при котором сбои в работе устройства отсутствуют.
Формула из обретения
Цифровой фазовый детектор по авт.
15 св. У 1149394, о т л и ч а ю щ и йс я тем, что, с целью повышения
-верхней границы диапазона рабочих частот, в него введен делитель частоты с коэффициентом деления М, включенный между шиной последовательности большей частоты и тактовым вхо.дом второго накапливающего сумматора, а емкость первого накапливающего сумматора увеличена на 1оя,М разрядов.
1352638 uy)—
8 ф у) Составитель С.Иудович
Техред Л.Сердюкова
Редактор И.Рыбченко
Корректор В.Гирняк
Подписное.Заказ 5576/56 тираж 900
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035 ° Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г.ужгород, ул.Проектная,4



