Квазисинхронный детектор
Изобретение может быть использовано в синтезаторах частот на основе петли фазовой АПЧ. Цель изобретения - повышение надежности устройства. Детектор содержит накапливающий сумматор 1 переменной емкости, цифроаналоговый преобразователь 2, фильтр 3 нижних частот. В устройство введен регистр 5, что значительно упрощает детектор, поскольку исключается ряд блоков, в частности сложный блрк деления . 2 ил. S (Л (fjue.1
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИК
А1 (19) (11) (51) 4 Н 03 К 9/04 ф фЭ
)м
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К A BTOPCHOMV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3981397/24-21 (22) 26,11.85 (46) 15.11 ° 87, Бюл. ))- 42 (75) В,И. Козлов (53) 621.374(088.8) (56) Авторское свидетельство СССР
В 1109872, кл. Н 03 D 13/00, 1981.
Козлов В.И. Способ цифрового фаII зового детектирования. — Радиотехника, т. 35, 1980, )) 4, с. 25-29.
Авторское свидетельство СССР
9 1149394, кл. Н 03 К 9/04, 1982. (54) КВАЗИСИНХРОННЫЙ ДЕТЕКТОР (57) Изобретение может быть использо- вано в синтезаторах частот на основе петли фазовой АПЧ. Цель иэобретения— повьппение надежности устройства.
Детектор содержит накапливающий сумматор 1 переменной емкости, цифроаналоговый преобразователь 2, фильтр 3 нижних частот. В устройство введен регистр 5, что значительно упрощает детектор, поскольку исключается ряд блоков, в частности сложный блок деления. 2 ил.
13526
Изобретение относится к радиотехнике и может быть использовано в синтезаторах частот на основе петли фазовой АПЧ.
Цель изобретения — повышение надежности устройства.
На фиг. 1 показана структурная электрическая схема устройства; на фиг. 2 — временные диаграммы, поясняющие работу устройства. 10
Устройство (фиг. 1} содержит последовательно соединенные накапливающий сумматор 1 переменной емкости, суммирующий цифроаналоговый преобразователь 2 и фильтр 3 нижних час- 15 тот, выход которого соединен с выходной шиной 4, Второй вход цифроаналогового преобразователя 2 соединен с выходом регистра 5, К-вход которого соединен с шиной б последо- 2g вательности меньшей частоты, а
С-вход с выходом переполнения сумматора 1, тактовый вход которого соединен с шиной 7 последовательности большей частоты, первый кодовый
25 вход — с первой кодовой шиной 8, второй кодовый вход — с второй кодовой шиной 9 и В-входом регистра 5.
Устройство работает следующим образом. 30
Накапливающий сумматор 1 с переменной емкостью b формирует ступенчатую цифровую функцию a(t). Величина ступенек равна числу а, поступающему на его второй кодовой вход
35 (фиг. 2б). Емкость сумматора 1 изменяется числом b=, присутствующим на его первом кодовом входе. Сумматор 1 тактируется импульсами 8 (t) с большей частотой К„ (фиг. 2а), Импульс пере- 1п полнения (t) сумматора 1 (фиг. 2в) поступает йа тактовый вход регистра
5, в результате чего в последний записывается число Ъ, присутствующее на его информационном D-входе.
Число Ь хранится в регистре 5 до прихода очередного импульса последовательности g (t) с меньшей частотой f (фиг. 2г), который устанавливает регистр 5 в состояние логического нуля. Функция b(t) на выходе регистра 5 (фиг, 2д) представляет собой чередование уровней Ь и О. В суммирующем цифроаналоговом преобразователе 2 она суммируется с функци
eA a(t), При соблюдении условия аЕд=ЬЕ суммарный цифровой процесс
g(t) (фиг. 2е) содержит регулярные пилообразные составляющие g z(t) и
37 2
g>(t), частоты которых соответственно равны f z и fA, н постоянную составляющую я . Аналоговые эквиваленты пилообразных составляющих подавляются фильтром 3 нижних частот, а постоянная составляющая g, пропорциональная эквивалентной разности фаэ импульсных последовательностей
<„(t) и 8 (t), приходит на шину 4 устройства. В примере, приведенном на фиг. 2, Ь = 10; а = 3.
Предлагаемое устройство, таким образом, решает ту же задачу, что и известное, однако оно значительно проще последнего, поскольку исключен ряд блоков, в частности сложный блок деления, и введен такой простой блок, как регистр.
Могут быть различные варианты построения блока суммирующего цифроаналогового преобразователя 2. Наиболее очевидный из них состоит из последовательно включенных цифрового сумматора и ЦАП. Однако динамические искажения суммарного процесса g(t) в многоразрядном цифровой сумматоре из-эа различия в задержках сигнала по разрядам могут оказаться недопустимыми с точки зрения обеспечения заданного соотношения сигнал/помеха.
Такой вариант можно применять на достаточно низких частотах.
В другом варианте используются аналоговый сумматор и два ЦАП (т.е. процесса a(t) и b(t) порознь приводятся к аналоговому виду). Но при этом надо учитывать, что уровень IIO мехи дробности определяется статической точностью аналогового суммирования, которая может оказаться неудовлетворительной.
Лучшие результаты можно получить применением специального .суммирующего
ЦАП с резистивной матрицей К = 4К.
Этот вариант по статической точности суммирования обладает достоинствами первого, а по динамическим искажениям — второго из рассмотренных вариан- . тов и,, в итоге, не уступает известному.
Формула изобретения
Квазисинхронный детектор, содержащий накапливающий сумматор переменной емкости, тактовый вход которого соединен с шиной последовательности большей частоты, а первый кодовый вход — с первой кодовой шиной, послез 1352637 о довательно соединенные цифроаналого- D-вход — с второй кодовой шиной и вый преобразователь и фильтр нижних вторым кодовым входом накапливающечастот, выход которого соединен с го сумматора переменной емкости, выходной шиной, а также шину последо- С-вход — с выходом переполнения на5 вательности меньшей частоты и вторую капливающего сумматора переменной емкодовую шину, о т л и ч а ю щ и й- кости, выход которого соединен с перся тем, что, с целью повышения на- вым входом цифроаналогового преобдежности, в него введен регистр, разователя, который выполнен суммиR-вход которого соединен с шиной по- 10 рующим„ второй вход которого соедиследовательности меньшей частоты, нен с выходом регистра.
К а/ф) г b>(t)
Составитель С.Будович
Редактор И.Рыбченко Техред Л.Сердюкова . Корректор В,Гирняк
Заказ 5576/56 Тираж 900 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4


