Цифровой многофазный генератор


H03K3/64 - Импульсная техника (измерение импульсных характеристик G01R; механические счетчики с электрическим входом G06M; устройства для накопления /хранения/ информации вообще G11; устройства хранения и выборки информации в электрических аналоговых запоминающих устройствах G11C 27/02; конструкция переключателей для генерации импульсов путем замыкания и размыкания контактов, например с использованием подвижных магнитов, H01H; статическое преобразование электрической энергии H02M;генерирование колебаний с помощью схем, содержащих активные элементы, работающие в некоммутационном режиме, H03B; импульсная модуляция колебаний синусоидальной формы H03C;H04L ; схемы дискриминаторов с подсчетом импульсов H03D;

 

Полезная модель относится к радиотехнике и технике связи и может быть использована в устройствах синхронизации различного назначения для синтеза многофазных сигналов с уменьшенным уровнем дискретных побочных составляющих. Полезной моделью решается задача уменьшения уровня дискретных побочных спектральных составляющих в каждом канале устройства путем разрушения периодичности в работе основного частотнозадающего узла генератора, накапливающего сумматора, при одновременном сохранении быстродействия устройства. Этот технический результат достигается в предлагаемом устройстве за счет наличия в структуре цифрового многофазного генератора дополнительно введенных сумматора-вычитателя, формирователя кодов, вход управления, кодовый вход, вход синхронизации и выход которого соединены, соответственно, с входной шиной управления устройства, с выходом первого из Р умножителей кода, с выходом переноса накапливающего сумматора и со вторым входом дополнительного сумматора-вычитателя, первый вход и управляющий вход которого подключены соответственно к выходу накапливающего сумматора и второму выходу формирователя синхронизирующих импульсов, а выход - к объединенным вторым входам Р-1 сумматоров-вычитателей и информационному входу первого из Р вторых регистров памяти, при этом формирователь кодов содержит последовательно соединенные генератор случайных чисел и блок ключей, а также третий регистр памяти, первый и второй компаратор, первый вход первого компаратора является кодовым входом формирователя кодов, второй вход первого компаратора подключен к выходу генератора случайных чисел, а выход - к управляющему входу блока ключей, выход которого подключен к первому входу второго компаратора, на второй вход которого подается нуль, управляющий вход второго компаратора является входом управления формирователя кодов и устройства в целом, а выход подключен к информационному входу третьего регистра памяти, тактовый вход и выход которого являются соответственно входом синхронизации и выходом формирователя кодов.

Полезная модель относится к радиотехнике и технике связи и может быть использована в устройствах синхронизации различного назначения для синтеза многофазных сигналов с уменьшенным уровнем дискретных побочных составляющих.

Наиболее близким к предлагаемой полезной модели является цифровой многофазный генератор [1], содержащий накапливающий сумматор, опорный генератор импульсов, мультиплексор, блок установки сдвига фаз, Р умножителей кода, формирователь синхронизирующих импульсов, регистр кода установки частоты, Р-1 сумматоров-вычитателей, Р дополнительных регистров памяти, N фазосдвигающих каналов, содержащих последовательно соединенные блок сдвига фазы, преобразователь кодов, регистр памяти, цифроаналоговый преобразователь и фильтр низких частот, причем выход регистра кода частоты, подсоединен к входам Р умножителей кода, выход первого умножителя кода подсоединен к информационному входу накапливающего сумматора, выходы остальных умножителей кода подключены к первому входу соответствующего сумматора-вычитателя, выход накапливающего сумматора подключен к информационному входу первого дополнительного регистра памяти и вторым входам сумматоров-вычитателей, выходы которых соединены через дополнительные регистры памяти с соответствующими информационными входами мультиплексора, выход которого подключен к первому входу соответствующего блока сдвига фазы в каждом из N каналов устройства, второй вход которых подключен к соответствующим выходам блока установки фаз, выход опорного генератора подключен к входу формирователя синхронизирующих импульсов, первый выход которого соединен с входом управления мультиплексора, а второй выход - с входом синхронизации накапливающего сумматора и тактовыми входами дополнительных регистров памяти, выходы фильтров низких частот являются N выходами устройства.

При этом накапливающий сумматор может быть реализован по классической схеме [2] в виде соединенных в кольцо сумматора и регистра памяти.

Формирователь синхронизирующих импульсов представляет собой двоичный счетчик-делитель частоты f0 на постоянный коэффициент Р.

Блок установки сдвига фазы может быть выполнен в виде регистра хранения или логического устройства (набор тумблеров и т.п.), задающего уровни логических "0" и "1".

Блок сдвига фазы представляет собой многоразрядный двоичный сумматор кодов.

Однако, данный многофазный генератор имеет сравнительно высокий уровень дискретных побочных составляющих в выходном сигнале каждого канала устройства, наличие которых связано с особенностью работы основного частотно-задающего узла цифрового многофазного генератора накапливающего сумматора (НС). Особенность работы НС, как показано в [3], заключается в несоответствии периодов последовательности, определяющей моменты переполнения НС, и величиной R=2m, определяющей емкость НС, и, соответственно, количество адресуемых отсчетов фазы (выходной код НС) синтезируемой функции. Это приводит к тому что, как показано в той же литературе, в общем случае, когда код К установки частоты не кратен величине емкости НС R=2m, требуемый коэффициент преобразования частоты реализуется неточно. В результате этого спектр выходного сигнала каждого канала генератора содержит N D=2m/HOD(K,R) дискретных побочных составляющих, где HOD(K,R) - наибольший общий делитель К и R.

Основной задачей, на решение которой направлена заявляемая полезная модель, является задача уменьшения уровня дискретных побочных спектральных составляющих в каждом канале устройства путем разрушения периодичности в работе основного частотнозадающего узла генератора, накапливающего сумматора, при одновременном сохранении быстродействия устройства.

Для достижения этого технического результата в цифровой многофазный генератор, содержащий накапливающий сумматор, включающий в свой состав соединенные в кольцо сумматор и регистр памяти, опорный генератор импульсов, мультиплексор, блок установки сдвига фаз, формирователь синхронизирующих импульсов, регистр кода установки частоты, N фазосдвигающих каналов, каждый из которых содержит последовательно соединенные блок сдвига фазы, преобразователь кода, первый регистр памяти, цифроаналоговый преобразователь и фильтр низких частот, выход которого является соответствующим выходом устройства, причем выход опорного генератора подключен к входу формирователя синхронизирующих импульсов, первый выход которого соединен с входом управления мультиплексора, Р умножителей кода, Р-1 сумматоров-вычитателей, Р вторых регистров памяти, причем выход регистра кодов установки частоты подключен к входам Р умножителей кода, выход первого умножителя кода подсоединен к информационному входу накапливающего сумматора, выходы Р-1 умножителей кода подсоединены к соответствующим первым входам Р-1 сумматоров-вычитателей, вторые входы которых объединены, а выходы подсоединены к информационным входам соответствующих, начиная со второго, вторых Р-1 регистров памяти, выходы всех Р вторых регистров памяти подключены к соответствующим информационным входам мультиплексора, выход которого подключен к первому входу блоков сдвига фазы в каждом из N фазосдвигающих каналов устройства, второй вход которых подсоединен к соответствующим выходам блока установки сдвига фаз, тактовый вход накапливающего сумматора и тактовые входы вторых Р регистров памяти объединены и подключены к второму выходу формирователя синхронизирующих импульсов, дополнительно введены сумматор-вычитатель, формирователь кодов, вход управления, кодовый вход, вход синхронизации и выход которого соединены, соответственно, с входной шиной управления устройства, с выходом первого из Р умножителей кода, с выходом переноса накапливающего сумматора и со вторым входом дополнительного сумматора-вычитателя, первый вход и управляющий вход которого подключены, соответственно, к выходу накапливающего сумматора и второму выходу формирователя синхронизирующих импульсов, а выход - к объединенным вторым входам Р-1 сумматоров-вычитателей и информационному входу первого из Р вторых регистров памяти, при этом формирователь кодов содержит последовательно соединенные генератор случайных чисел и блок ключей, а также третий регистр памяти, первый и второй компаратор, первый вход первого компаратора является кодовым входом формирователя кодов, второй вход первого компаратора подключен к выходу генератора случайных чисел, а выход - к управляющему входу блока ключей, выход которого подключен к первому входу второго компаратора, на второй вход которого подается нуль, управляющий вход второго компаратора является входом управления формирователя кодов и устройства в целом, а выход подключен к информационному входу третьего регистра памяти, тактовый вход и выход которого являются соответственно входом синхронизации и выходом формирователя кодов.

Формирователь синхронизирующих импульсов представляет собой двоичный счетчик-делитель частоты f0 на постоянный коэффициент Р. Блок установки сдвига фазы может быть выполнен в виде регистра хранения или логического устройства (набор тумблеров и т.п.), задающего уровни логических "0" и "1". Блок сдвига фазы представляет собой многоразрядный двоичный сумматор кодов.

Сопоставительный анализ с прототипом показывает, что заявляемый многофазный генератор отличается наличием новых, дополнительно введенных блоков: сумматора-вычитателя и формирователя кодов, включающего в свой состав генератор случайных чисел, первый и второй компаратор, регистр памяти и блок ключей, и их связями с остальными элементами схемы. Таким образом, заявляемый многофазный генератор соответствует критерию полезной модели «новизна».

Сравнение заявляемого решения с устройством прототипа и другими техническими решениями показывает, что блоки аналогичные дополнительно введенным: такие как второй сумматор-вычитатель есть в составе прототипа, а входящие в состав формирователя кодов генератор случайных чисел, первый и второй компаратор, регистр памяти и блок ключей широко известны и их схемотехническая реализация не вызывает затруднений. Однако, при введении данных блоков в предлагаемое устройство и их соединении с остальными элементами схемы в соответствии с указанными связями в заявляемом цифровом многофазном генераторе они проявляют новые свойства, что приводит, к уменьшению уровня дискретных побочных составляющих в спектре выходного сигнала в каждом канале устройства. Это достигается за счет разрушения по случайному закону, который задается генератором случайных чисел, периодов повторения последовательности, определяющей моменты переполнения накапливающего сумматора, что обеспечивает разрушение его фазовой ошибки и в конечном итоге уменьшение уровня дискретных побочных спектральных составляющих в спектре выходных сигналов каждого канала устройства, благодаря увеличению их количества при неизменной суммарной мощности - метод рандомизации спектра. Это позволяет сделать вывод о соответствии предлагаемого технического решения критерию «существенные отличия».

На фиг.1 представлена структурная электрическая схема цифрового многофазного генератора; на фиг.2 примерный спектр выходного сигнала каждого канала многофазного генератора:

а) при работе устройства в 1-ом режиме без рандомизации спектра - «0» на шине 21 управления;

б) при работе устройства во 2-ом режиме с рандомизацией спектра - «1» на шине 21 управления.

Цифровой многофазный генератор по фиг.1 содержит накапливающий сумматор 1, опорный генератор 2 импульсов, мультиплексор 3, блок 4 установки сдвига фаз, Р умножителей 6 кода, формирователь 7 синхронизирующих импульсов, регистр 11 кода установки частоты, Р-1 сумматоров-вычитателей 12, Р вторых регистров 13 памяти, N фазосдвигающих каналов, содержащих последовательно соединенные блок 14 сдвига фазы, преобразователь 5 кодов, первый регистр 8 памяти, цифроаналоговый преобразователь 9 и фильтр 10 низких частот, формирователь 15 кодов, содержащий блок случайных чисел 16, первый 17 и второй 19 компараторы, блок 18 ключей и третий регистр 20 памяти.

При этом накапливающий сумматор может быть реализован по классической схеме [2] в виде соединенных в кольцо сумматора и регистра памяти. Формирователь 7 синхронизирующих импульсов представляет собой двоичный счетчик-делитель частоты f0 на постоянный коэффициент Р. Блок 4 установки сдвига фазы может быть выполнен в виде регистра хранения или логического устройства (набор тумблеров и т.п.), задающего уровни логических "0" и "1". Блок 14 сдвига фазы представляет собой многоразрядный двоичный сумматор кодов.

Быстродействие предлагаемого устройства равно быстродействию прототипа и достигается также как в прототипе за счет одновременного параллельного формирования Р кодов отсчета фаз с последующим выбором данных Р точек отсчета фаз мультиплексором из Р в один в определенной последовательности в фиксированные моменты времени, которые задаются блоком синхронизации. После цифроаналогового преобразования и низкочастотной фильтрации на выходах каждого канала устройства формируется выходной синтезируемый сигнал требуемой частоты и фазы.

Уменьшение уровня дискретных побочных составляющих в спектре выходного сигнала в каждом канале предлагаемого цифрового многофазного генератора достигается за счет использования метода рандомизации (см. л. [3]), а именно в преобразовании дискретного (линейчатого) спектра (см. фиг.2а) в непрерывный близкий к шумовому (см. фиг.2б). Этот технический результат достигается в предлагаемом устройстве за счет наличия в структуре устройства дополнительного сумматора-вычитателя и формирователя кодов, который формирует случайные числа х<(Р·К)-1, а также организацией соответствующих связей. Все это в совокупности позволяет разрушить когерентность (периодичность) фазовой ошибки основного частотнозадающего узла генератора накапливающего сумматора, что позволяет размыть дискретные побочные составляющие спектра в каждом канале устройства, превратив их в близкие к шумовым, как показано на фиг.2б.

Цифровой многофазный генератор по фиг.1 работает следующим образом.

Код К установки генерируемой частоты с выхода регистра 11 кода частоты поступает на входы умножителей 6 кода. Первый умножитель 6 кода формирует код числа, равный Р·К, где Р - число информационных входов мультиплексоров 3, который поступает на информационный вход накапливающего сумматора 1 и на вход первого 17 компаратора формирователя 15 кодов. Последующие Р-1 умножителей 6 кода формируют соответственно коды чисел: К, 2К, 3К,, (Р-1)К, которые поступают на первые входы соответствующих Р-1 сумматоров-вычитателей 12.

Компаратор 17 формирователя 15 кода сравнивает число Р·К с числом X, вырабатываемым генератором 16 случайных чисел, и открывает блок 18 ключей для прохождения на первый вход второго компаратора 19 только тех случайных чисел х из множества чисел X, которые меньше (Р·К)-1 (х<(Р·К)-1).

Формирователь 15 кодов может работать в двух режимах в зависимости от уровня сигнала («0» или «1»), поступающего на управляющий вход второго компаратора 19 с шины 21 управления устройством.

В 1-ом режиме работы формирователя 15 кодов и устройства в целом (без рандомизации спектра) на управляющий вход компаратора 19 с шины 21 управления устройства необходимо подать нуль («0»). Тогда на выход компаратора 19 проходит нулевой потенциал с его второго входа, который поступает на информационный вход регистра 20 памяти формирователя 15 кодов, тактируемого импульсами переполнения накапливающего сумматора 1 кода. В результате этого с выхода регистра 20 памяти на выход формирователя 15 кодов проходит «0».

Во 2-ом режиме (с рандомизацией спектра) на шину 21 управления устройством необходимо подать единицу («1»). В этом режиме на выход компаратора 19 проходят случайные числа х<(Р·К)-1 с выхода блока 18 ключей, которые, пройдя через регистр 20 памяти поступают на выход формирователя 15 кода для обеспечения рандомизации спектра выходных сигналов в каждом из N каналов устройства.

Накапливающий сумматор 1 с тактовой частотой fT=f0/Р, где f 0 - частота опорного генератора, производит накопление кода РК, в результате чего на его выходе в каждый тактовый момент времени tT=iТт=i/fT, где i=0,1,2 - целые числа, формируется код числа, пропорциональный фазе генерируемого колебания, который поступает на вторые входы Р-1 сумматоров-вычитателей 12. В результате этого на соответствующих выходах сумматоров-вычитателей 12 входной код накапливающего сумматора 1 увеличивается соответственно на величину К, 2К, 3К,, (Р-1)К. Таким образом на выходе накапливающего сумматора 1 и выходах сумматоров-вычитателей 12 в тактовые моменты времени tT формируется Р кодов чисел, пропорциональных фазе генерируемого колебания.

В 1-ом режиме работа устройства без рандомизации спектра выходных сигналов генератора (на шине 21 управления «0» потенциал) дальнейшая работа устройства происходит следующим образом.

Выход дополнительного сумматора-вычитателя 14 и выходы сумматоров-вычитателей 12 подключены к соответствующим информационным входам регистров 13 памяти, которые по тактовым импульсам с частотой fT =f0/P переписывают информацию с входа на выход, которая затем поступает на соответствующие информационные входы мультиплексора 3, выполняющего операцию коммутации сигналов из Р в один. Мультиплексор 3 с частотой синхронизации f0 в последовательности, заданной блоком 7 синхронизации, пропускает на выход входные коды таким образом, что за время Тт=РТ0 (время одного такта работы накапливающего сумматора 1) на его выходе формируются последовательно в порядке возрастания коды Р чисел: 0, К, 2К, 3К,, (Р-1)К в первый такт работы; РК, (Р+1), (Р+2)К, (Р+3)К,, (2Р-1)К во второй такт работы; 2РК, (2Р+1)К, (2Р+2)К, (2Р+3)К,, (3Р-1)К в третий такт работы накапливающего сумматора 1 и т.д. Таким образом на выходе мультиплексора 3 в моменты времени t0=iT0 происходит изменение кода фазы формируемого выходного сигнала на величину, равную коду частоты К, в то время как на выходе накапливающего сумматора 1 информация изменяется на величину РК и только в моменты времени tT=iT T, ТT0Р.

В результате такого алгоритма работы устройства тактовая частота fT работы основного частотнозадающего узла устройства - накапливающего сумматора 1 в Р раз ниже тактовой частоты f0 опорного генератора.

Для установки необходимой частоты сигналов на выходах цифрового многофазного генератора в регистр 11 кода установки частоты заносится код соответствующего числа К.

Значения кодов чисел Mi=(i=1, 2,,N), соответствующих сдвигам фаз в каналах устройства, устанавливаются на выходах блока 4 установки сдвига фаз. При этом фазовые сдвиги в каждом из N каналов устройства могут изменяться от 0 до 360°.

Частота выходного колебания на выходе каждого канала цифрового многофазного генератора определяется следующим выражением:

где fО - частота опорного генератора; К - код частоты; Ммакс - емкость накапливающего сумматора; Р - число каналов мультиплексора.

Отметим, что в 1-ом режиме работы устройства (без рандомизации спектра) спектр выходных колебаний в каждом канале генератора имеет достаточно высокий уровень дискретных побочных спектральных составляющих (примерный вид спектра показан на фиг.2а). Для их уменьшения необходимо перейти на 2-ой режим работы устройства с рандомизацией спектра. Для этого на шину 21 управления устройством необходимо подать единичный («1») потенциал.

Во 2-ом режиме с рандомизацией спектра работа устройства происходит следующим образом.

Наличие «1» на шине 21 управления устройством приводит к тому, что на выходе формирователя 15 кодов будет присутствовать код случайного числа х<(Р·К)-1. Данный код х в дополнительном сумматоре-вычитателе 14 либо прибавляется к коду накапливающего сумматора 1, при наличии единичного потенциала («1») на управляющем входе сумматора-вычитателя 14 в положительный полупериод выходного сигнала, снимаемого с первого выхода блока 7 синхронизации устройства, либо вычитается из кода накапливающего сумматора 1 при «0» потенциале на его управляющем входе в отрицательный полупериод выходного сигнала с первого выхода блока 7 синхронизации устройства. Отметим, что операция вычитания не вызывает затруднений, так как это сложение выходного кода накапливающего сумматора 1 с числом х, представленном в дополнительном коде. В результате этого на выходе дополнительного сумматора-вычитателя 14 формируется код числа равный коду накапливающего сумматора 1 плюс-минус код случайного числа х (±х). Данный код в сумматорах-вычитателях 12 добавляется к выходному коду умножителей 6 кода (начиная со второго) равного по каждому каналу соответственно К, 2К,, (Р-1)К.

Дальнейшая работа устройства во 2-ом режиме происходит аналогично работе устройства в 1-ом режиме, а именно: регистры 13 памяти по тактовым импульсам с частотой fT=f0/Р переписывают информацию с входа на выход, которая поступает на соответствующие входы мультиплексора 3 из Р в один.

С выхода мультиплексора 3 код, пропорциональный фазе генерируемого колебания, одновременно поступает на первые входы блоков 14 сдвига фазы всех N каналов устройства. В блоках 14 сдвига фазы, коды фазы корректируются на соответствующую величину фазового сдвига, задаваемую блоком 4 установки сдвига фаз.

Преобразователи 5 кода осуществляют переход от отсчетов кода фазы к отсчетам кода амплитуды генерируемых колебаний. Информация о коде амплитуды с частотой f0 опорного генератора записывается в регистры 8 (связь выхода формирователя 7 с регистрами 8 не показана). С помощью цифроаналоговых преобразователей 9 и фильтров 10 низких частот формируются синусоидальные сигналы заданной частоты и фазы во всех N каналах многофазного генератора.

Снижение уровня дискретных побочных спектральных составляющих в каждом канале предлагаемого устройства при его работе во 2-ом режиме достигается за счет периодического добавления (вычитания) псевдослучайного числа х<(Р·К)-1 к содержимому (из содержимого) накапливающего сумматора 1 кода, которое осуществляется с помощью дополнительного сумматора-вычитателя 14. Это позволяет разрушить периодичность фазовой ошибки накапливающего сумматора 1, что позволяет размыть нежелательные дискретные побочные составляющие в спектре выходного сигнала в каждом канале генератора, превратив их (см. фиг.2б) в непрерывный шум.

Так как величина х равномерно распределена в диапазоне 0, (Р·К)-1 и либо добавляется к коду накапливающего сумматора 1, либо вычитается из него, то период выходных сигналов в каждом канале устройства не будет зависеть от дрожания содержимого накапливающего сумматора 1, а следовательно, частота выходного колебания в каждом канале генератора при работе во 2-ом режиме определяется как и в 1-ом режиме его работы значением кода установки частоты К по формуле (1).

В предлагаемом цифровом многофазном генераторе удалось сохранить тоже, что и в прототипе быстродействие, но уменьшить уровень дискретных побочных спектральных составляющих в каждом канале устройства благодаря увеличению их количества при неизменной суммарной мощности за счет разрушения когерентности (периодичности) фазовой ошибки основного частотнозадающего узла устройства накапливающего сумматора 1.

Литература.

1. А.С. 1750032 (прототип)

2. Ю.Р.Гнатек Справочник по цифроаналоговым и аналогоцифровым преобразователям. М.: Радио и связь, 1982, (Цифровой синтезатор частот с.185).

3. В.Лобов, В.Стешенко, Б.Шахтарин, Цифровые синтезаторы прямого синтеза частот, CHIPNEWS 1, 1997 г., стр.16-21.

Цифровой многофазный генератор, содержащий накапливающий сумматор, включающий в свой состав соединенные в кольцо сумматор и регистр памяти, опорный генератор импульсов, мультиплексор, блок установки сдвига фаз, формирователь синхронизирующих импульсов, регистр кода установки частоты, N фазосдвигающих каналов, каждый из которых содержит последовательно соединенные блок сдвига фазы, преобразователь кода, первый регистр памяти, цифроаналоговый преобразователь и фильтр низких частот, выход которого является соответствующим выходом устройства, причем выход опорного генератора подключен к входу формирователя синхронизирующих импульсов, первый выход которого соединен с входом управления мультиплексора, Р умножителей кода, Р-1 сумматоров-вычитателей, Р вторых регистров памяти, при этом выход регистра кода установки частоты подключен к входам Р умножителей кода, выход первого умножителя кода подсоединен к информационному входу накапливающего сумматора, выходы Р-1 умножителей кода подсоединены к соответствующим первым входам Р-1 сумматоров-вычитателей, вторые входы которых объединены, а выходы подсоединены к информационным входам соответствующих, начиная со второго, вторых Р-1 регистров памяти, выходы всех Р вторых регистров памяти подключены к соответствующим информационным входам мультиплексора, выход которого подключен к первому входу блоков сдвига фазы в каждом из N фазосдвигающих каналов устройства, второй вход которых подсоединен к соответствующим выходам блока установки сдвига фаз, тактовый вход накапливающего сумматора и тактовые входы вторых Р регистров памяти объединены и подключены к второму выходу формирователя синхронизирующих импульсов, отличающийся тем, что дополнительно содержит дополнительный сумматор-вычитатель, формирователь кодов, вход управления, кодовый вход, вход синхронизации и выход которого соединены соответственно с входной шиной управления устройства, с выходом первого из Р умножителей кода, с выходом переноса накапливающего сумматора и со вторым входом дополнительного сумматора-вычитателя, первый вход и управляющий вход которого подключены соответственно к выходу накапливающего сумматора и второму выходу формирователя синхронизирующих импульсов, а выход - к объединенным вторым входам Р-1 сумматоров-вычитателей и информационному входу первого из Р вторых регистров памяти, при этом формирователь кодов содержит последовательно соединенные генератор случайных чисел и блок ключей, а также третий регистр памяти, первый и второй компараторы, первый вход первого компаратора является кодовым входом формирователя кодов, второй вход первого компаратора подключен к выходу генератора случайных чисел, а выход - к управляющему входу блока ключей, выход которого подключен к первому входу второго компаратора, на второй вход которого подается нуль, управляющий вход второго компаратора является входом управления формирователя кодов и устройства в целом, а выход подключен к информационному входу третьего регистра памяти, тактовый вход и выход которого являются соответственно входом синхронизации и выходом формирователя кодов.



 

Похожие патенты:

Изобретение относится к электротехнике, в частности, к асинхронным генераторам с конденсаторным самовозбуждением и может быть использовано в устройствах ручной дуговой электросварки
Наверх