Компаратор для 1,5-битного аналого-цифрового преобразователя

 

Полезная модель относится к области электроники и может быть использовано в составе устройств обработки информации.

Архитектура компаратора построена на основе метода сравнения зарядов, что позволяет обеспечить необходимые для 1,5-битного аналого-цифрового преобразователя уровни квантования. В состав компаратора входит тактируемый блок сравнения сигналов, который существенно увеличивает быстродействие изобретения, а две фазы синхронизации цепи переключаемых конденсаторов уменьшают ошибку смещения нуля.

Полезная модель предназначена для реализации по глубоко субмикронной КМОП технологии. Использование этой технологии обеспечивает низкое энергопотребления и малое занятие площади на кристалле.

Новым в полезной модели является блок сравнения. Стробируемый сигнал блока сравнения совпадает с сигналом тактирования аналого-цифрового преобразователя, в составе которого использовался компаратор. Техническим результатом предложенного решения является значительное упрощение количества элементов и сложности построения многоразрядного конвейерного преобразователя.

Полезная модель относится к области электроники и может быть использована в составе устройств обработки информации. Современная техника передачи, обработки и хранения информации предусматривает, в первую очередь, ее представление в цифровой форме. Неуклонный рост потоков информации с неизбежностью ужесточает требования к устройствам, осуществляющим ее преобразование из аналоговой формы в цифровую и обратно. В каждой архитектуре аналого-цифрового преобразователя (АЦП) присутствует хотя бы один компаратор того или иного типа. Компараторы, используемые в качестве блоков АЦП, должны иметь хорошее разрешение, так как характеристики всего устройства зависят от качества каждой составляющей.

Компаратор предназначен для выполнения функции сравнения либо двух входных сигналов между собой, либо одного входного сигнала с заданным постоянным уровнем. При этом на выходе формируются два значения выходного сигнала [1]. При проектировании быстродействующих аналого-цифровых преобразователей с высоким разрешением огромную роль играет выбор подходящей архитектуры компаратора, поскольку операция сравнения, как правило, является тем ограничивающим фактором, который в значительной степени определяет точность, быстродействие и энергопотребление всего устройства. Компаратор должен не только обладать высокой разрешающей способностью, но и сохранять ее в широком диапазоне синфазных напряжений.

Основной возникающий вопрос при построении многокаскадного АЦП - это вопрос о количестве каскадов и их разрядности. Когда разрядность 1,5 бита на каскад архитектура высокоразрядного конвейерного преобразователя обладает рядом достоинств: малое энергопотребление, высокая производительность преобразования, простая логика цифровой коррекции, не требующая операции вычитания, наличие только двух уровней опорного напряжения.

Во внутреннем 1,5-битном АЦП присутствует два уровня квантования сигнала: ±V ref/4, где Vref - величина опорного напряжения, то есть необходимо наличие двух компараторов с уровнями сравнения: -Vref/4 и +Vref/4.

Для сравнения входного сигнала с уровнями ±Vref/4, необходима архитектура компаратора, построенная на основе методов сравнения зарядов. Конфигурация [2] содержит ключи, емкости и блок сравнения. На ключи поступают фазы тактирования и к обкладкам конденсаторов подключаются входной сигнал и опорное напряжение. В [3] схема компаратора содержит в своем составе значительно меньше элементов. В одну фазу тактирования емкость заряжается до уровня входного сигнала, а затем в другую фазу тактирования к обкладке емкости подключается опорное напряжение. Перераспределенный заряд поступает на вход блока сравнения. Такая архитектура не подходит для использования в составе 1,5-битного АЦП, так как входной сигнал не является дифференциальным.

Из известных архитектур наиболее близкой по технической сущности к заявленному решению является схема, где уровень сравнения компаратора можно задавать номиналами емкостей [4]. Недостаток этой структуры, в необходимости генерирования дополнительной фазы тактирования, так как основная фаза тактирования компаратора отличается от фазы выборки аналого-цифрового преобразователя, в составе которого используется компаратор. В связи с этим, отличием предлагаемой полезной модели является блок сравнения.

В [5] блок сравнения содержит всего пять транзисторов: дифференциальную пару, токоотвод и токовое зеркало на р-канальных транзисторах. Блок не тактируется и его выходы не дифференциальные, то есть использование его в составе 1,5-битного АЦП невозможно.

В качестве блока сравнения в полезной модели использовалась схема компаратора, представленная в статье [6]. Архитектура компаратора полностью дифференциальная, присутствует стробируемый сигнал, который позволяет существенно увеличить быстродействие. Устройства такого типа обладают низким потреблением и малой площадью занятия на кристалле, что обуславливает их широкое применение в быстродействующих аналого-цифровых преобразователях.

Техническим результатом предложенного технического решения является достижение точности преобразования конвейерного аналого-цифрового преобразователя на уровне 10-12 разрядов.

Указанный технический результат достигается тем, что архитектура компаратора построена на основе метода сравнения зарядов и содержит цепь переключаемых конденсаторов, непосредственный блок сравнения и схему тактирования. В схеме тактирования предусмотрены две фазы синхронизации, что увеличивает быстродействие и уменьшает ошибку смещения нуля. Ошибка работы компаратора не превышает максимально допустимую ошибку смещения нуля.

Сущность предложенного технического решения показана схематично на рисунке. На фиг.1 изображена блок-схема компаратора для 1,5-битного аналого-цифрового преобразователя.

В схему компаратора входят аналоговые ключи 1, 2, 3, 4, 7, 17, 20, 21, 22, 23, конденсаторы 5, 6, 18, 19 и транзисторы 8, 9, 10, 11, 12, 13, 14, 15, 16. В фазу тактирования F1 через ключи 1, 3 и 20, 22 к обкладкам емкостей 5, 6 и 18, 19 подключаются уровни отрицательного опорного напряжения -V ref и положительного опорного напряжения +Vref . Другая обкладка этих конденсаторов через ключи 7, 17 подключается к виртуальной земле VB. В фазу тактирования F2 (инверсную F1) к обкладкам емкостей подключается входной дифференциальный сигнал Vin1 и Vin2, а заряд на емкостях разряжается на затворы n-канальных транзисторов 11, 16. Стробирующий сигнал Vlatch поступает на затвор транзистора 12. Когда на затворе ноль, n-канальный транзистор 12 заперт, и сравнения сигналов не происходит. А p-канальные транзисторы 8, 14 при V latch=0 В открыты и на выходах блока сравнения Vout+ , Vout- будет уровень напряжения питания VDD . Когда фаза тактирования Vlatch равна VDD , транзистор 12 открывается, и транзисторы 9, 10, 11, 13, 15, 16 формируют выходные сигналы Vout+, Vout- , в зависимости от значений входных сигналов Vin1, Vin2.

Полезная модель предназначена для изготовления в рамках глубоко субмикронной КМОП технологии. Разностороннее моделирование устройства проводилось в системе САПР с библиотечными элементами, предназначенными для КМОП технологии с проектной нормой 0,18 мкм. Уменьшение геометрических размеров транзисторов позволяет уменьшить паразитные емкости, улучшить быстродействие и снизить энергопотребление устройства.

Источники информации принятые во внимание

1. Проектирование аналоговых КМОП-микросхем. Краткий справочник разработчика / Под редакцией В.И.Эннса. - М.: Горячая линия - Телеком. - 2005. - 454 с

2. United States Patent Number US 6,563,363 B1 Date of Patent May 13, 2003, «SWITCHED CAPACITOR COMPARATOR NETWORK».

3. United States Patent Number 4,710,724 Date of Patent Dec. 1, 1987, «DIFFERENTIAL CMOS COMPARATOR FOR SWITCHED CAPACITOR APPLICATIONS».

4. A 150-Ms/s 8-b 71-mW CMOS Time-Interleaved ADC / Sotirios Limotyrakis, Scott D. Kulchycki, IEEE MAY 2005.

5. United States Patent Number 4,320,347 Date of Patent Mar. 16, 1982, «SWITCHED CAPACITOR COMPARATOR».

6. A 6-bit 500-Mds Digital Self-calibrated Pipelined Analog-to-Digital Converter / Yu-Hsun Chen and Tai-Cheng Lee, IEEE Aug. 4-5, 2004.

1. Компаратор для 1,5-битного аналого-цифрового преобразователя, содержащий конденсаторы, накапливающие сравниваемые заряды, ключи, управляемые двумя последовательностями тактовых импульсов и подключающие конденсаторы к источникам опорного напряжения, входного сигнала и виртуальной земляной точке, дифференциальный каскад с возможностью стробирования, блок сравнения, отличающийся тем, что в блок сравнения введена пара n-канальных транзисторов таким образом, что их затворы и стоки объединены с затворами и стоками p-канальных транзисторов исходного блока соответственно, а истоки упомянутых транзисторов соединены со стоками транзисторов дифференциального каскада.



 

Похожие патенты:

Полезная модель относится к детским развивающим устройствам, в основе которых лежит простой процесс рисования на полотне и направлена на обеспечение фиксации основания в рабочем положении

Полезная модель относится к области радиотехники и электроники. В частности, к интегральным микросхемам на основе технологии КМОП, и может быть использована в качестве устройства усиления аналоговых сигналов в структуре аналоговых микросхем различного функционального назначения.

Реактор плазменной газификации отходов относится к технике термической переработки отходов различного происхождения, а также к энергетике и энергопроизводящим технологическим системам, а именно, - к технологическим установкам плазмотермической газификации и пиролиза твердых бытовых и других органосодержащих (например, сельскохозяйственных) отходов и утилизации их энергетического потенциала как возобновляемых источников энергии.
Наверх