Анализатор распределения искажений сигнала

 

<п>930726

Союэ Советских

Социалистических

Республик

ОП ИСАКИИ

ИЗОВРЕТЕН ИЯ

К АВТОБУСНОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. санд-ву (22)Заявлено 3.06. 80 {2l) 2942838/l8-09 с прксоеднненкехт заявки М (23) Приоритет

Опубликовано 23. 05. 82 . бюллетень М l 9

Дата опубликования описания 23.05.82 (Sl)< Кл.

Н 04 L ll/08

3Ьеударстванвй квинтет

СССР по авлви нзвбретевий и втхрытвЯ

{БЗ) УДК 62l .395. .664 (088.8) (72) Авторы изобретения

Ф.Г.Гордон и И.Я.Вертлиб (71) Заявитель (54} АНАЛИЗАТОР РАСПРЕДЕЛЕНИЯ ИСКАЖЕНИЙ

СИГНАЛА

Изобретение относится к электро« связи.

Известен анализатор распределения искажений сигнала, содержащий формирователь фронтов сигнала, выход которого подключен к первому входу блока выделения фронтов сигнала, . выходы которого подключены к входам, соответственно, первой и второй группы сигналов, генератор, выход которого через блок синхронизации подключен к второму и к третьему входам блока выделения фронтов сигнала и к входам формирователя импульсов, счетчик сигналов выборки, вход которого объединен с первым входом блока вы- деления фронтов сигнала, а выход подключен к входу формирователя фронтов сигнала, другой вход которого объединен с вторым входом блока синхронизации (lj .

Однако в известном устройстве недостаточная точность анализа.

Цель изобретения — повышение точности анализа.

Поставленная цель достигается тем, что в анализатор распределения

5 искажений сигнала, содержащий форми" i рователь фронтов сигнала, выход которого подключен к первому входу блока выделения фронтов сигнала, atuxîды которого подключены к входам, тб соответственно, первой и второй груп" пы счетчиков, генератор, выход которого через блок синхронизации подключен к второму и к третьему входам блока выделения фронтов сигнала и к входам формирователя импульсов, счетчик сигналов выборки, вход которого объединен с первым входом блока выделения фронтов сигнала, а выход - подключен к входу формирователя фронтов сигнала, другой вход которого объединен с вторым входом блока синхронизации, введены регистр, коммутатор и элемент ИЛИ, при этом первый и второй входы коммутатора соединены

726

3 930 соответственно с выходом формирова1 теля импульсов и с выходом элемента ИЛИ, входы которого соединены с первым и вторым выходами блока выделения фронтов сигнала, третий и четвертый входы коммутатора соединены соответственно с выходом формирователя фронтов сигнала и с вторым выходом генератора, первый и второй выходы коммутатора подключены соответственно к входу записи и к входу продвижения регистра, каждый разояд-. ный выход регистра подключен к входу соответствующего счетчика первой и второй группы счетчиков, третий выход коммутатора подключен к четвертому входу блока выделения фронтов.

Кроме того, в данном устройстве блок выделения фронтов сигнала содержит триггер и два элемента И, при этом первые входы элементов И объединены и соединены с первым входом блока выделения фронтов сигнала, второй вход первого элемента.И соединен с вторым входом блока выделения фронтов сигнала, третий вход с вторым входом блока выделения фронтов сигнала, третий вход которого соединен с вторым входом второго элемента И, выход первого элемента И подключен к 3 входу триггера и к первому выходу блока выделения фронтов сигнала, второй выход которого соединен с К-входом триггера и с . выходом второго элемента И, О, 5 и R входы триггера соединены с четвертым входом блока выделения фронтов сигнала, а прямой и инверсный выходы триггера подключены к третьим входам соответственно второго и первого элементов И, На фиг.1 дана структурная схема предлагаемого анализатора; на фиг.2 и 3 - диаграммы, поясняющие работу устройства.

Анализатор содержит формирователь

1 фронтов сигнала, блок 2 выделения фронтов сигнала, элемент ИЛИ 3, счетчик 4 сигналов выборки, генератор 5, формирователь б импульсов, блок 7 синхронизации, коммутатор 8, регистр

9, счетчики 10 и 11,.блок 2 выделения фронтов сигнала состоит из элементов И 12 и 13 и триггера 14, коммутатор 8 состоит из элементов И 15 IS и элементов ИЛИ 19 и 20.

Устройство может работать в нескольких режимах.

В режиме анализа распределения характеристических моментов восстановления (ХНВ) одного знака (пакетообразование искажений) устройство работает следующим образом.

В этом режиме открыты элементы И

15 и И 17 коммутатора 8, а элементы И 12 и И 13 управляются триггером 14.

30 При поступлении на вход устройства информации (фиг.2а) блок 7 синхронизации формирует тактовые им пульсы ТI -1 (фиг.2б1 соответствующие математическим ожиданиям ХИВ, и и Т2-1 (фиг.2s) — соответствующие серединам единичных элементов информации. Формирователь 1 Фронтов Формирует импульсы, соответствующие ХИВ поступающей на вход устройства инщ формации. Эти импульсы поступают в блок 2 выделения фронтов.

В режиме измерения распределения искажений одного знака блок 2 выделения фронтов работает как селектор рь первого фронта в пакете фронтов одного знака, т.е. появление первого фронта отставания (ФОТ) после пакета фронтов опережения (ФОП) или наоборот (фиг.2ж). Допустим, что на

З0 вход блока 2 выделения фронтов пришел первый импульс ФОТ (фиг.2r}, а триггер 14 блока 2 выделения Фрон. тов находится в положении "0" (фиг.2е).

В этом случае на выходе элемента И зз

12 фррмируется импульс "переноса" (фиг.2з), обеспечивающий запись импульса в соответствующий счетчик II первой группы (опережения) . Одновременно через элемент ИЛИ 3 импульс по40 ступает на вход установки "1" в первом разряде и "0" во всех последующих разрядах регистра 9 (запись комбинации 100 ...}, Задним фронтом импульса ФОТ триггер 14 переводится

45 в состояние 1" и закрывает элемент И

12, через который не проходят последующие импульсы того же знака (ФОТ).

Все фронты информации через открытый элемент И 17 и элемент ИЛИ 20 поступают как импульсы продвижения регистра 9, продвигая записанный первым импульсом ФОТ "1" по разрядам регистра 9. В зависимости от количества подряд следующих импульсов ФОТ п1" будет записана в соответствующий разряд регистра 9. 8 момент появления первого импульса другого знака ФОП (фиг.2д), выделен. ного элементом И 13, этот импульс

Формула изобретения

5 проходит через открытый элемент И

13 в К-й счетчик 10 другой группы (отставания1, так как высокий уровень, поступающий от соответствующего разряда регистра 9, в котором записана "1", открывает вход этого счетчика.

Таким образом, в зависимости от количеств-. импульсов фронтов одного знака, на которое продвинется "1" по регистру 9, при каждом опросе соответствующий счетчик !О будет регистрировать наличие пакета импульсов из К подряд следующих ФОТ до появления первого ФОП. Одновременно с этим через элемент ИЛИ 3 импульс поступает на вход установки комбинации "1000.. ° " регистра 9.

Аналогично этому осуществляется регистрация распределения импульсов

ФОП в счетчиках 11. Все фронты информации из формирователя фронтов поступают в счетчик 4 сигналов выборки. После поступления в счетчик 4 выборки M фронтов с выхода счетчика объема выборки поступает импульс, закрывающий вход формирователя фронтов (фиг.2и) . При этом в счетчиках 10 и 11 будет зарегистрировано распределение искажений одного зна" ка за определенное время анализа.

В режиме анализа распределения величины искажений устройство работает следующим образом (фиг.3} .

В этом режиме открыты элементы И

I2 и И I3 и элементы И 16 и И 18 коммутатора 8, триггер I4 заблокирован по входам, р и R низким уров" нем, поступающим из коммутатора 8.

При этом на выходах Q u g триггера 14 получается высокий уровень.

Блок 2 выделения фронтов в этом случае работает как фазовый дискри" минатор и на выходах элементов И 12 и И 13 формируется последовательность импульсов всех ФОТ и ФОП. Формирователь б импульсов формирует импульсы (фиг.3б), соответствующие фронтам тактов Т1-1 и Т2-1 (фиг.За).

Эти импульсы поступают через открытый элемент И 16 и элемент ИЛИ 19 как импульсы записи комбинации

"1000..." в разряды регистра 9 (фиг.3Ь). Импульсы с второго выхода генератора 5 поступают через открытый элемент И !8 и элемент ИЛИ 20 на вход подвижения регистра 9. Частота следования этих импульсов в и раз ниже частоты следования импупь930726 б сов Т, поступающих на вход блока синхронизации 7.

Если шаг коррекции блока синхрони зации 1/ Й где Й =, то число

Т 1-<

У

Т, зон регистрации искажений М

И

= 2К, где К - число разрядов регист-! р ра 9. Число разрядов К выбирается из необходимой точности измерения рас, пределения величины искажений. Если

K I0 ай = 100 той = К/2К 5 т.е. каждая эона регистрации составf5 ляет 54 от длительности единичной посылки. Импульсы ФОТ и ФОП поступают на счетчики 10 и 11. В зависимости от того, в каком разряде регистра 9 находилась "1" в момент пого явления импульса ФОТ фиг.3г,д) или

ФОП (фиг.3е), в соответствующий счетчик 10 и 11 будет записан импульс.

Таким образом, к концу измерения

zs в счетчиках 1О и 11 будет записано распределение искажений ХМВ заданной величины, т.е. искажений находившихся в соответствующих зонах регистрации (фиг.3ж). зв Таким образом, в предлагаемом устройстве повышается точность анализа.

35.

Анализатор распределения искажений сигнала,. содержащий формирователь фронтов сигнала, выход которого подключен к первому входу блока выделения фронтов сигнала, выходы которого подключены к входам, соответственно, первой и второй группы счетчиков, генератор, выход которого через блок синхронизации подкпю"

45 чен к второму и к третьему входам блока выделения фронтов сигнала и к входам формирователя импульсов, счетчик сигналов выборки, вход которого объединен с первым входом блока вы50 деления фронтов сигнала а выход " подключен к входу формирователя фронтов сигнала, другой вход которого объединен с вторым входом блока синхронизации, о т л и ч а ю щ и йс я тем, что, с целью повышения точности анализа, в него введены регистр, коммутатор и элемент ИЛИ, при этом первый и второй входы коммутатора соединены соответственно с

7- 9307 выходом формирователя импульсов и с выходом элемента ИЛИ, входы которого соединены с первым и вторым выходами блока выделения фронтов сигнала, третий и четвертый входы комму" татора соединены соответственно с выходом формирователя фронтов сигнала и с вторым выходом- гененатора, первый и второй выходы коммутатора подключены соответственно к tO входу записи и к входу продвижения регистра, каждый разрядный выход регистра подключен к входу соответствующего .счетчика первой и второй группы счетчиков, третий выход коммутатора подключен к. четвертому входу блока выделения фронтов.

2. Анализатор по и. 1, о т л и— ч а ю шийся . тем, что блок выделения фронтов сигнала содержит триг- щ гер и два элемента И, при этом первые входы элементов И объединены и соединены с первым входом блока вы26 8 деления фронтов сигнала, второй вход первого элемента И соединен с вторым входам блока выделения фронтов сигнала, третий вход с вторым входом блока выделения фронтов сигнала, третий вход которого соединен с вторым входом второго элемента И, выход первого элемента И подключен к

J входу триггера и к первому входу блока выделения фронтов сигнала, второй выход которого соединен с К-входом триггера и с выходом второго элемента И, 0, 5 и Я входы триггера соединены с четвертым входом блока выделения фронтов сигнала, а прямой и инверсный выходы триггера подключены к третьим входам соответственно второго и первого элементов И.

Источники информации, принятые во внимание при экспертизе

1. Авторское .свидетельство СССР

Р 661837, кл. Н 04 L 11/08,1979 прототип).

930726

3руа 8wa сроп Nor

Составитель Г.Серова

Редактор А.Кушнир Техред Т. фанта Корректор 9. Макаренко

Заказ 3535/8б Тираж 685 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и. открытий

113035, Москва, N-35, Раушская наб., д. 4/5

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4

Анализатор распределения искажений сигнала Анализатор распределения искажений сигнала Анализатор распределения искажений сигнала Анализатор распределения искажений сигнала Анализатор распределения искажений сигнала Анализатор распределения искажений сигнала 

 

Похожие патенты:
Наверх