Синхронизатор импульсов
3 (72) Автор изобретения
И.П.Горяев (71) Заявитель (54) СИНХРОНИЗАТОР ИМПУЛЬСОВ
Изобретение относится к импульсной технике и предназначено для точной синхронизации принимаемых импульсных сигналов относительно тактовой частоты приемного устройства.
Известна схема синхронизации импульсов, содержащая самоблокирующиеся логические схемы, элементы задержки и триггеры управления,основанная на принципе запоминания факта прихода переднегд в управления, основанная на принципе запоминания..факта прихода переднего фронта .входного импульса, ожидания начала ближайшего синхроимпульса и выда7 чи его на выход схемы (1).
Недостаток известной схемы синхронизации .заключается в том, что для обеспечения требуемых временных соотношений между входным и синхронизирую-д щим сигналами используются элементы задержки, что не только снижает точность синхронизации, но и ограничивает диапазон перестройки частоты и длительности как входных, так и сийхронизирующих сигналов.
Наиболее близким техническим решением к предлагаемому является устройство синхронизации импульсов, ю содержащее два инвертора, два элемен.та совпадения, RS-триггер и элемент
2И-ИЛИ, выход которого соединен с выходной шиной, а первые входы элементов И элемента 2И-ИЛИ - с выходами RS-триггера, входы которого подключены к выходам элементов совпадения, первый вход первого элемента совпадения соединен с шиной тактовых импульсов,с вторым входом первого эле-: мента И элемента 2И-ИЛИ и входом второга
t инвертора, выход которого подключен к второму входу второго- элемента И элемента 2И-ИЛИ и к первому входу второго элемента совпадения (2).
Недостатком такого технического
1 решения является тот факт, что задний фронт выходного импульса схемы никак не сннхронизирован, и, следовательно, 85)757 при определенных фазовых соотношениях между сигналом запроса и сигналом синхронизации длительность вьжодного импульса определяется моментом времени снятия сигнала запроса, что значи- тельно снижает точность.
Цель изобретения — повышение точности синхронизации, заключающийся в надежной синхронизации как переднего, так и заднего фронтов выходных импуль"1O сов.
Поставленная цель достигается тем,, что в синхронизатор импульсов, содержащий два ннвертора, вход первого из которых соединен с шиной запроса, два элемента совпадения, RS-триггер и элемент 2И-ИЛИ, выход которого соединен с выходной шиной, а первые входы элементов И элемента 2И-ИЛИ с выходами
RS-триггера,, входы которого подключены к выходам элементов совпадения, первый вход первого элемента совпадения соединен с шиной тактовых импуль-. сов, с вторым входом первого элемента И элемента:2И-ИЛИ и входом второго иивертора, выход которого подключен к второму входу второго элемента
И элемента 2И-ИЛИ и к первому входу второго элемента совпадения, введены второй RS-триггер и третий элемент совпадения, первый вход которогз соединен с выходом элемента 2И-ИЛИ, вто- рой вход — с выходом первого.инвертора и с входом S второго RS-триггера, а выход — с входом R второго .
RS-триггера, нрямой выход которого подключен к третьим входам элементов
И элемента 2И-ИЛИ, а инверсный выходк вторым входам первого и второго элементов совпадения.
На чертеже представлена блок-схема синхронизатора.
Синхронизатор содержит шину 1 sanpoca, которая соединена с инвертором
2, выход которого подключен к $-вхо45 ду триггера 3 н входу элемента.4 совпадения, выход которого, в свою очередь, соединен e R-входом
RS-триггера 3. С шиной 5 тактовых „ импульсов соединен вход инвертора 6, первый вход элемента совпадения 7 и второй вход первого элемента и элемента 2И-ИЛИ 8; выход которого соединен с выходной пи|ной.. 9..и:с пер-.. вым.входом элемента 4 совпадения.
Выход инвертора 6 соединен с первым входом элемента совпадения !О и со вторым входом второго элемента И å4 мента 2И-ИЛИ 8. Выходы элементов 7 и 10
i совпадения соединены соответственно с R и S"âõîäàèè триггера 11, выходы кото" рого соединены с первыми входами элементов И элемента 2И-ИЛИ 8.
Синхронизатор импульсов работает следуюшим образом.
В исходном состоянии, когда еще отсутствует сигнал запроса и,. следовательно, выходной сигнал также отсутствует, на обоих входах элемента
4 совпадения создаются высокие уровни напряжения, и элемент 4 принудительно устанавливает RS-триггер 3 в состояние "0". Поскольку на вторйх входах элементов 7 и 10 совпадения . нри этом присутствует высокий потенциал, а на первые входы поочередно поступают прямые и инверсные тактовые импульсы, элементы 7. и 10 поочередно срабатывают, устанавливая RS-триггер
ll в состояние "О" и "1" с частотой . следования тактовых импульсов. С поступлением на шину 1 переднего фронта импульсов запроса инвертор 2 устанавливает
RS-триггер 3 в состояние "l" и тем самым блокирует дальнейшие переключения элементов 7 и 10 совпадения, а также триггера ll Предположим для определенности, что к моменту прихода переднего фронта импульса запроса
RS-триггер ll находится в состоянии
Н tt
0, т.е. иа-первом входе элемента 7" совпадения в данный момент времени действует высокий уровень тактового импульса. Состоянию "0" RS-триггера
ll соответствует низкий уровень напряжения на первом входе второго элемента И элемента 2И-ИЛИ 8, следо- .вательно, этот элемент И в данном случае не принимает участия в формировании выходного сигнала. На первом входе первого элемента И элемента
2И-ИЛИ 8 в рассматриваемый момент времени также действует низкий уровень однако, через промежуток времени, не превышающий половины периода тактовых импульсов, происходит смена уровня на высокий, на первых входах элемента
2И"ИЛИ 8 появляется набор "ГГГ", что приводит к формированию-выходного сигнала на шине 9, который исчезнет еще через полпериода. тактовой частоты.
Earns...импульс запроса заканчивается раньше, чем выходной импульс, это ие приводит к изменению состояния
ВЬ-триггера 3, поскольку на первом входе элемента 4 совпадения низкий
85175
5 потенциал действует в течение всего времени выходного импульса. С окончанием выходного импульса, при условии отсутствия сигнала запроса, RS-триггер 3 возвращается в исходное состояние и синхронизатор импульсов оказывается подготовленным к следующему .. циклу работы. Полностью аналогична работа схемы и в том случае, когда
RS-триггер ll к моменту поступления 1ф сигнала запроса находится в состоянии
"1". При этом первый элемент И элемента 2И-ИЛИ 8 блокируется, а в формировании выходного импульса принимает участие второй элемент И. Время ожида-14 ния выходного импульса и в этом случае не превышает половины периода следова ния тактовых импульсов.
Такйм образом, при использовании, предлагаемого синхронизатора импуль-20 сов обеспечивается стабильная длительность каждого выходного импульса и тем самым повышается точность синхро-. низации выходных сигналов относительно
2S тактовой частотЪ . формула изобретения
Синхронизатор импульсов, содержащий два инвертора, вход первого из щ .которых соединен с шиной запроса, два элемента совпадения, RS-триггер
7 Ь и элемент 2И-ИЛИ, выход которого соединен с выходной шиной, а первые входы элементов И элемента 2И-ИЛИ вЂ” с выходами RS-триггера, входы которого подключены к входам элементов совпащ дения, первый вход первого элемента совпадения соединен с шиной тактовых импульсов, с вторым входом первого элемента И элемента 2И-ИЛИ и входом второго инвертора, выход которого подключен к второму входу второго элемента И элемента 2И-ИЛИ и к перному входу второго элемента совпадения, отличающийся тем, что, с целью повышения точности синхрониза-. ции, в него введены второй RS-триггер и третий элемент совпадения, первый вход которого соединен с выходом элемента 2И-ИЛИ, второй вход -- с выходом первого инвертора и с входом S второго RS-триггера, а выход - с входом R второго RS-триггера, прямой выход которого подключен к третьим входам элементов И элемента 2И-ИЛИ, а инверсный выход — к вторым входам . первого и второго элементов совпадения.
Источники информации, принятые во внимание при экспертизе
1.Патент Франции У 2246117, кл. Н ОЗ К 5/153, 1975.
2. Патент Японии В 52-50114, кл. 98(5)с 32, 1977 (прототип).
ВНИИПИ Заказ 6389/87 .Тифах 988 Подписное
Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4


